数字电路仿真实验报告

数字电路仿真实验报告
数字电路仿真实验报告

数字电路技术基础

实验报告

实验一组合逻辑电路分析

一、参考元件

1、74LS00(四2输入与非门)

2、74LS20(双4输入与非门)

二、实验内容

1、组合逻辑电路分析

A B C D

X1

5 V

图1.1 组合逻辑电路分析

电路图说明:ABCD按逻辑开关“1”表示高电平,“0”表示低电平;

逻辑指示灯:灯亮表示“1”,灯不亮表示“0”。

实验表格记录如下:

表1.1 组合逻辑电路分析真值表

实验分析:

由实验逻辑电路图可知:输出X1=AB CD ?=AB+CD ,同样,由真值表也能推出此方程,说明此逻辑电路具有与或功能。

2、密码锁问题:

密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开;否则,报警信号为“1”,则接通警铃。

试分析下图中密码锁的密码ABCD 是什么?

X1

X2

5 V

A

B

C

D

图1.2 密码锁电路分析

表1.2 密码锁电路分析真值表

实验分析:

由真值表(表1.2)可知:当ABCD为1001时,灯X1亮,灯X2灭;其他情况下,灯X1灭,灯X2亮。由此可见,该密码锁的密码ABCD为1001.因而,可以得到:X1=ABCD

X。

X2=1

实验二 组合逻辑实验(一)

半加器和全加器

一、实验目的

熟悉用门电路设计组合电路的原理和方法步骤。 二、预习内容

1、复习用门电路设计组合逻辑电路的原理和方法步骤。

2、复习二进制数的运算

①用“与非”门设计半加器的逻辑图 ②完成用“异或”门、“与或非”门、“与非”门设计全加器的逻辑图 ③完成用“异或”门设计三变量判奇电路的原理图 三、参考元件

1、74LS283(集成超前4位进位加法器)

2、74LS00(四2输入与非门)

3、74LS51(双与或非门)

4、74LS136(四2输入异或门) 四、实验内容

1、用与非门组成半加器 由理论课知识可知:

i S =i i A B ⊕=i i i i AB A B +=i i i i i i A B A A B B ???

i C =i i A B =i i A B

根据上式,设计如下电路图:

Ai

Bi Si

Ci

图2.1与非门设计半加器电路图

表2.1 半加器实验结果记录表格

2、用异或门、与或非门、与非门组成全加器 由理论课知识可知:

i S =1i i i A B C -⊕⊕

i C =1()i i i i i A B A B C -+⊕

根据上式,设计如下电路:

Ai Bi

Ci-1

Si

Ci

图2.2 用异或门、与或非门、与非门设计的全加器

表2.2 全加器实验数据表格

3、用异或门设计3变量判奇电路,要求变量中1的个数为奇数时,输出为1,否则为0.

根据题目要求可知:

输出L=ABC ABC ABC ABC A B C +++=⊕⊕ 则可以设计出如下电路:

74LS136N

A B C

L

图2.3 用异或门设计的3变量判奇电路

根据上图,可以得到如下实验数据表格:

表2.3 判奇电路实验数据表格

4、用“74LS283”全加器逻辑功能测试

U1

74LS283N

S U M _410S U M _313S U M _1

4

S U M _21C 4

9

B 411A 412B 315A 314B 22A 23B 16

A 1

5

C 0

7

图2.4 元件74LS283

利用74LS283进行如下表格中的测试:

表2.4 “74LS283”全加器功能测试表格

实验三 组合逻辑实验(三) 数据选择器和译码器的应用

一、实验目的

熟悉数据选择器和数据分配器的逻辑功能和掌握其使用方法。 二、预习内容

1、了解所用元器件的逻辑功能和管脚排列

2、复习有关数据选择器和译码器的内容

3、用八选一数据选择器产生逻辑函数L ABC ABC ABC ABC =+++和

L A B C =⊕⊕

4、用3线-8线译码器和与非门构成一个全加器 三、参考元件

1、数据选择器74LS151

2、3—8线译码器74LS138 四、实验内容

1、数据选择器的使用:

当使能端EN=0时,Y 是2A 、1A 、0A 和输入数据0D ~7D 的与或函数,其表达式为:

7

i i i Y m D ==?∑(表达式1)

式中i m 是2A 、1A 、0A 构成的最小项,显然当i D =1时,其对应的最小项i m 在与或表达式中出现。当i D =0时,对应的最小项就不出现。利用这一点,不难实现组合逻辑电路。

将数据选择器的地址信号2A 、1A 、0A 作为函数的输入变量,数据输入0D ~7D 作为控制信号,控制各个最小项在输出逻辑函数中是否出现,使能端EN 始终保持低电平,这样,八选一的数据选择器就成为一个三变量的函数产生器。

①用八选一的数据选择器74LS151产生逻辑函数L ABC ABC ABC ABC =+++ 将上式写成如下形式:11336677L m D m D m D m D =+++

该式符合表达式1的标准形式,显然1D 、3D 、6D 、7D 都应该等于1,而式中没有出现的最小项0m 、2m 、4m 、5m ,它们的控制信号0D 、2D 、4D 、5D 都应该等于0,由此可画出该逻辑函数产生器的逻辑图:

1

0X1

图3.1 逻辑电路图

经过实验验证,得到如下真值表:

表3.1 真值表

由实验所得真值表可知:此逻辑电路能实现逻辑表达式

L ABC ABC ABC ABC =+++ 的功能

②用八选一的数据选择器74LS151产生逻辑函数L A B C =⊕⊕,根据上述原理自行设计逻辑图,并验证实际结果。

L A B C =⊕⊕=(1,2,4,7)m ∑

由以上最小项形式可以设计如下逻辑电路图:

X1

01

C B A

图3.2 逻辑电路图

实验测的真值表如下:

表3.2 真值表

2、3-8线译码器的应用

用3-8线译码器74LS 138和与非门构成一个全加器,写出逻辑表达式并设计逻辑电路图。验证实际结果。

全加器的和i S 与新进位i C 的表达式如下:

i S =1i i i A B C -⊕⊕=1111i i i i i i i i i i i i A BC AB C A B C ABC ----+++=(1,2,4,7)m ∑

i C =1()i i i i i A B A B C -+⊕=1111i i i i i i i i i i i i ABC A BC AB C ABC ----+++=(3,5,6,7)m ∑

做出如下逻辑电路图:

U2B

74LS20N

Si

Ci

图3.3 74LS138做成的全加器逻辑电路图

表3.3 全加器真值表

通过真值表中的数据可以看出,按照图3.3的逻辑电路可以做成全加器。

3.扩展内容

用一片74LS151构成四变量的判奇电路。

L ABCD ABCD ABCD ABCD ABCD ABCD ABCD ABCD =+++++++

01234567m D m D m D m D m D m D m D m D =+++++++

画出如下电路图:

D'

D

图3.4 74LS151做成的判奇电路通过实验得到如下真值表:

表3.4 判奇电路真值表

实验四触发器和计数器

一、实验目的

1、熟悉JK触发器的基本逻辑功能和原理

2、了解二进制计数器工作原理

3、设计并验证十进制、六进制计数器

二、预习内容

1、复习有关RS触发器,JK触发器,D触发器的内容

2、预习有关计数器的工作原理

3、用JK触发器组成三精制计数器,设计电路图

4、用74LS163和与非门组成四维二进制计数器,十进制计数器,六进制计数器,设计电路图

三、参考元件

1、74LS00四反相器

2、74LS107双JK触发器

3、74LS74双D触发器

4、74LS63可预置四位二进制计数器(同步清零)

四、实验内容

1、RS触发器逻辑功能测试

用一块74LS00与非门构成RS触发器,用万用表测量Q及Q的电位,并记录于下表中

R S

图4.1 RS触发器电路图

表4.1 RS触发器实验功能表

2、六进制计数器

DCD_HEX

图4.2 六进制计数器

3、十进制计数器

DCD_HEX

图4.3 十进制计数器

4、六十进制计数器

图4.4 六十进制计数器

实验五数字电路综合实验

一、实验目的

1、学会计数器、译码器、显示器等器件的使用方法

2、学会用它们组成具有计数、译码、显示等功能的综合电路,并了解他们的工作原理。

二、预习内容

1、复习有关计数器、译码器、寄存器、显示器的内容

2、熟悉有关元器件的管脚排列

3、设计十进制计数译码显示电路。

三、参考元件

译码器74LS248、计数器74LS169、共阴极七段显示器

四、实验内容

1、按自行设计电路图接线

图5.1 十进制的加计数电路

2、合上电源。当计数器预置初始状态“0000”后,将“置数”改为“1”态,由CP输入1Hz的连续方波。检查输入脉冲数与显示器上显示的十进制数字是否相符。

五、实验分析

分析实验结果,讨论:利用上述方法,能否扩大成0~99的计数、译码、显示电路?计数器的进位如何实现?

答:可以扩大成100进制的计数、译码显示电路,利用两块计数器、两块译码器和两个

显示器,组合后就能有以上功能。

可以设计成如下电路:

图5.2 100进制电路图

实验六 555集成定时器

一、实验目的

熟悉与使用555集成定时器 二、预习内容

复习有关555集成定时器的内容和常用电路 三、参考元件

555集成定时器 四、实验内容

1、555单稳电路

①按图接线,组成一个单稳触发器。 ②测量输出端(3端),控制端(5端)的电位并与理论值比较。

③用示波器观察输出波形以及输出电压的脉宽。(脉宽ln 3 1.1w t RC RC ==)。

图6.1 555单稳触发器

图6.2 示波器观察单稳触发器输出端的波形

2、555多谐振荡器

①按图接线,组成一个多谐振荡器。 输出矩形波的频率为:

②用示波器观察输出波形。

VCC OUT

U1

555_TIMER_RATED GND

DIS RST THR CON

TRI 5V

R1100kΩ

C1270pF C210nF

2

R210kΩ

1VCC

5

图6.3 555构成的多谐振荡器

三相交流电路实验报告1

中国石油大学(华东)现代远程教育 实验报告 课程名称:电工电子学 实验名称:三相交流电路 实验形式:在线模拟 +现场实践 提交形式:在线提交实验报告 学生姓名:赵军学号: 年级专业层次:14 春石油开采技术高起专 学习中心:江苏油田学习中心 提交时间:2014 年 6 月8 日

一、实验目的 1 . 练习三相交流电路中负载的星形接法。 2 . 了解三相四线制中线的作用。 二、实验原理 1 . 对称三相电路中线、相电压和线、相电流的关系,三相电路中,负载的连接分为星形连接和三角形连接两种。一般认为电源提供的是对称三相电压。 ( 1 )星形连接的负载如图1 所示: 图1 星形连接的三相电路 A、B、C表示电源端,N为电源的中性点(简称中点),N'为负载的中性点。无论是三线制或四线制,流过每一相负载的相电流恒等于与之相连的端线中的线电流: (下标I 表示线的变量,下标p 表示相的变量) 在四线制情况下,中线电流等于三个线电流的相量之和,即 端线之间的电位差(即线电压)和每一相负载的相电压之间有下列关系:

当三相电路对称时,线、相电压和线、相电流都对称,中线电流等于零,而线、相电压满足: ( 2 )三角形连接的负载如图2 所示: 其特点是相电压等于线电压: 线电流和相电流之间的关系如下: 当三相电路对称时,线、相电压和线、相电流都对称,此时线、相电流满足: 2 . 不对称三相电路 在三相三线制星形连接的电路中,若负载不对称,电源中点和负载中点的电位不再相等,称为中点位移,此时负载端各相电压将不对称,电流和线电压也不对称。 在三相四线制星形连接的电路中,如果中线的阻抗足够小,那么负载端各相电压基本对称,线电压也基本对称,从而可看出中线在负载不对称时起到了很重要的作用。但由于负载不对称,因此电流是不对称的三相电流,这时的中线电流将不再为零。 在三角形连接的电路中,如果负载不对称,负载的线、相电压仍然对称,但线、相电流不再 对称。 如果三相电路其中一相或两相开路也属于不对称情况。

数字钟设计报告——数字电路实验报告

. 数字钟设计实验报告 专业:通信工程 :王婧 班级:111041B 学号:111041226 .

数字钟的设计 目录 一、前言 (3) 二、设计目的 (3) 三、设计任务 (3) 四、设计方案 (3) 五、数字钟电路设计原理 (4) (一)设计步骤 (4) (二)数字钟的构成 (4) (三)数字钟的工作原理 (5) 六、总结 (9) 1

一、前言 此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用Quartus II软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行硬件测试。明白了一定要学会看开发板资料以清楚如何给程序的输入输出信号配置管脚。这次实验为我今后对 EDA的进一步学习奠定了更好的理论基础和应用基础。 通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。 2

二、设计目的 1.掌握数字钟的设计方法。 2熟悉集成电路的使用方法。 3通过实训学会数字系统的设计方法; 4通过实训学习元器件的选择及集成电路手册查询方法; 5通过实训掌握电子电路调试及故障排除方法; 6熟悉数字实验箱的使用方法。 三、设计任务 设计一个可以显示星期、时、分、秒的数字钟。 要求: 1、24小时为一个计数周期; 2、具有整点报时功能; 3、定时闹铃(未完成) 四、设计方案 一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、 3

单管共射极放大电路仿真实验报告

单管共射极分压式放大电路仿真实验报告 班级__________姓名___________学号_________ 一、实验目的:1.学会放大器静态工作点的调试方法,分析静态工作点对放大器性能的影响。 2.掌握放大器电压放大倍数、输入电阻、输出电阻及最大不失真输出电压的 测量法。 3.熟悉简单放大电路的计算及电路调试。 4.能够设计较为简单的对温度稳定的具有一定放大倍数的放大电路。 二、实验要求:输入信号Ai=5 mv, 频率f=20KHz, 输出电阻R0=3kΩ, 放大倍数Au=60,直 流电源V cc=6v,负载R L=20 kΩ,Ri≥5k,Ro≤3k,电容C1=C2=C3=10uf。三、实验原理: (一)双极型三极管放大电路的三种基本组态。 1.单管共射极放大电路。 (1)基本电路组成。如下图所示: (2)静态分析。I BQ=(V cc-U BEQ)/R B (V CC为图中RC(1)) I=βI BQ

U CEQ=V CC-I CQ R C (3)动态分析。A U=-β(R C管共集电极放大电路(射极跟随器)。 (1)基本电路组成。如下图所示: (2)静态分析。I BQ=(V cc-U BEQ)/(R b +(1+β)R e)(V CC为图中Q1(C)) I CQ=βI BQ U CEQ=V CC-I EQ R e≈V CC-I CQ R e (3)动态分析。A U=(1+β)(R e管共基极放大电路。 (1)基本电路组成。如下图所示:

(2)静态分析。I EQ=(U BQ-U BEQ)/R e≈I CQ (V CC为图中RB2(2)) I BQ=I EQ/(1+β) U CEQ=V CC-I CQ R C-I EQ R e≈V CC-I QC(R C+R e) (3)动态分析。AU=β(R C极管将输入信号放大。 2.两电阻给三极管基极提供一个不受温度影响的偏置电流。 3.采用单管分压式共射极电流负反馈式工作点稳定电路。 四、实验步骤: 1.选用2N1711型三极管,测出其β值。 (1)接好如图所示测定电路。为使ib达到毫安级,设定滑动变阻器Rv1的最大阻值是 1000kΩ,又R1=3 kΩ。

数字逻辑电路实验报告

数字逻辑电路 实验报告 指导老师: 班级: 学号: 姓名: 时间: 第一次试验一、实验名称:组合逻辑电路设计

二、试验目的: 1、掌握组合逻辑电路的功能测试。 2、验证半加器和全加器的逻辑功能。 3、、学会二进制数的运算规律。 三、试验所用的器件和组件: 二输入四“与非”门组件3片,型号74LS00 四输入二“与非”门组件1片,型号74LS20 二输入四“异或”门组件1片,型号74LS86 四、实验设计方案及逻辑图: 1、设计一位全加/全减法器,如图所示: 电路做加法还是做减法是由M决定的,当M=0时做加法运算,当M=1时做减法运算。当作为全加法器时输入信号A、B和Cin分别为加数、被加数和低位来的进位,S 为和数,Co为向上的进位;当作为全减法时输入信号A、B和Cin分别为被减数,减数和低位来的借位,S为差,Co为向上位的借位。 (1)输入/输出观察表如下: (2)求逻辑函数的最简表达式 函数S的卡诺图如下:函数Co的卡诺如下: 化简后函数S的最简表达式为: Co的最简表达式为:

(3)逻辑电路图如下所示: 2、舍入与检测电路的设计: 用所给定的集成电路组件设计一个多输出逻辑电路,该电路的输入为8421码,F1为“四舍五入”输出信号,F2为奇偶检测输出信号。当电路检测到输入的代码大于或等于5是,电路的输出F1=1;其他情况F1=0。当输入代码中含1的个数为奇数时,电路的输出F2=1,其他情况F2=0。该电路的框图如图所示: (1)输入/输出观察表如下: B8 B4 B2 B1 F2 F1 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 1 0 0 0 1 1 0 0 0 1 0 0 1 0 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 1 1 1 0 0 0 1 1 1 0 0 1 0 1 1 0 1 0 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 0 1 1 1

电路仿真实验报告

单片机原理及接口技术电路仿真实验报告 实验一:独立式键盘与LED显示示例 例4—17: 功能:数码管的数据端与P0口引脚采用正序,试编写程序,分别实现功能:上电后数码管显示“P”,按下任何键后,显示从“0”开始每隔1秒加1,加至“F”后,数码管显示“P”,进入等待按键状态。 Keil编程: 电路图: 初始状态时:

3 秒后:程序: TEMP EQU 30H ORG 0000H JMP START ORG 0100H START:MOV SP,#5FH MOV P0,#8CH MOV P3,#0FFH NOKEY:MOV A,P3 CPL A JZ NOKEY MOV TEMP,P3 CALL D10ms MOV A,P3 CJNE A,TEMP,NOKEY MOV R7,#16 MOV R2,#0 LOOP:MOV A,R2 MOV DPTR,#CODE_P0 MOVC A,@A+DPTR MOV P0,A INC R2 SETB RS0 CALL D_1S CLR RS0 DJNZ R7,LOOP JMP START D_1S:MOV R6,#100 D10:CALL D10ms DJNZ R6,D10 RET D10ms:MOV R5,#10 D1ms:MOV R4,#249 DL:NOP NOP DJNZ R4,DL DJNZ R5,D1ms RET CODE_P0:DB 0C0H,0F9H,0A4H,0B0H,99H, 92H,82H,0F8H DB 80H,90H,88H,83H,0C6H,0A1 H,86H,8EH END 例4—18: 功能:执行程序时,先显示“P” 1、按键K0按下后,数码管显示拨动开关S3~S0对应的十进制值; 2、按键K1按下后,P0口数码管显示拨动开关S3~S0对应的十六进制值; 3、按键K2按下后,P2口数码管显示拨动开关S3~S0对应的十六制值;

电路仿真实验报告42016年度

电路仿真实验报告 实验一直流电路工作点分析和直流扫描分析 一、实验目的 (1)学习使用Pspice软件,熟悉它的工作流程,即绘制电路图、元件类别的选择及其参数的赋值、分析类型的建立及其参数的设置、Probe窗口的设置和分析的运行过程等。 (2)学习使用Pspice进行直流工作点的分析和直流扫描的操作步骤。 二、原理与说明 对于电阻电路,可以用直观法列些电路方程,求解电路中各个电压和电流。Pspice软件是采用节点电压法对电路进行分析的。 使用Pspice软件进行电路的计算机辅助分析时,首先编辑电路,用Pspice的元件符号库绘制电路图并进行编辑。存盘。然后调用分析模块、选择分析类型,就可以“自动”进行电路分析了。 三、实验示例 1、利用Pspice绘制电路图如下 2、仿真 (1)点击Psipce/New Simulation Profile,输入名称; (2)在弹出的窗口中Basic Point是默认选中,必须进行分析的。点击确定。 (3)点击Pspice/Run(快捷键F11)或工具栏相应按钮。 (4)如原理图无错误,则显示Pspice A/D窗口。

(5)在原理图窗口中点击V,I工具栏按钮,图形显示各节点电压和各元件电流值如下。 四、选做实验 1、直流工作点分析,即求各节点电压和各元件电压和电流。 2、直流扫描分析,即当电压源的电压在0-12V之间变化时,求负载电阻R l中电流虽电压源的变化

曲线。 曲线如图: 直流扫描分析的输出波形3、数据输出为: V_Vs1 I(V_PRINT1) 0.000E+00 1.400E+00 1.000E+00 1.500E+00 2.000E+00 1.600E+00 3.000E+00 1.700E+00 4.000E+00 1.800E+00 5.000E+00 1.900E+00 6.000E+00 2.000E+00 7.000E+00 2.100E+00 8.000E+00 2.200E+00 9.000E+00 2.300E+00 1.000E+01 2.400E+00 1.100E+01 2.500E+00 1.200E+01 2.600E+00

数字电路实验报告

数字电路实验报告 姓名:张珂 班级:10级8班 学号:2010302540224

实验一:组合逻辑电路分析一.实验用集成电路引脚图 1.74LS00集成电路 2.74LS20集成电路 二、实验内容 1、组合逻辑电路分析 逻辑原理图如下:

U1A 74LS00N U2B 74LS00N U3C 74LS00N X1 2.5 V J1 Key = Space J2 Key = Space J3 Key = Space J4 Key = Space VCC 5V GND 图1.1组合逻辑电路分析 电路图说明:ABCD 按逻辑开关“1”表示高电平,“0”表示低电平; 逻辑指示灯:灯亮表示“1”,灯不亮表示“0”。 真值表如下: A B C D Y 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 表1.1 组合逻辑电路分析真值表 实验分析: 由实验逻辑电路图可知:输出X1=AB CD =AB+CD ,同样,由真值表也能推出此方程,说明此逻辑电路具有与或功能。 2、密码锁问题: 密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开;否则,报警信号为“1”,则接通警铃。

试分析下图中密码锁的密码ABCD 是什么? 密码锁逻辑原理图如下: U1A 74LS00N U2B 74LS00N U3C 74LS00N U4D 74LS00N U5D 74LS00N U6A 74LS00N U7A 74LS00N U8A 74LS20D GND VCC 5V J1 Key = Space J2 Key = Space J3 Key = Space J4 Key = Space VCC 5V X1 2.5 V X2 2.5 V 图 2 密码锁电路分析 实验真值表记录如下: 实验真值表 A B C D X1 X2 0 0 0 0 0 1 0 0 0 1 0 1 0 0 1 0 0 1 0 0 1 1 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 0 1 1 0 0 0 0 1 1 0 0 1 1 0 1 0 1 0 0 1 1 0 1 1 0 1 1 1 0 0 0 1 1 1 0 1 0 1 1 1 1 0 0 1 1 1 1 1 0 1 表1.2 密码锁电路分析真值表 实验分析: 由真值表(表1.2)可知:当ABCD 为1001时,灯X1亮,灯X2灭;其他情况下,灯X1灭,灯X2亮。由此可见,该密码锁的密码ABCD 为1001.因而,可以得到:X1=ABCD ,X2=1X 。

电路仿真实验报告

本科实验报告实验名称:电路仿真

实验1 叠加定理的验证 1.原理图编辑: 分别调出接地符、电阻R1、R2、R3、R4,直流电压源、直流电流源,电流表电压表(Group:Indicators, Family:VOLTMETER 或AMMETER)注意电流表和电压表的参考方向),并按上图连接; 2. 设置电路参数: 电阻R1=R2=R3=R4=1Ω,直流电压源V1为12V,直流电流源I1为10A。 3.实验步骤: 1)、点击运行按钮记录电压表电流表的值U1和I1; 2)、点击停止按钮记录,将直流电压源的电压值设置为0V,再次点击运行按钮记录电压表电流表的值U2和I2; 3)、点击停止按钮记录,将直流电压源的电压值设置为12V,

将直流电流源的电流值设置为0A,再次点击运行按钮记录电压表电流表的值U3和I3; 4.根据叠加电路分析原理,每一元件的电流或电压可以看成是每一个独立源单独作用于电路时,在该元件上产生的电流或电压的代数和。 所以,正常情况下应有U1=U2+U3,I1=I2+I3; 经实验仿真: 当电压源和电流源共同作用时,U1=-1.6V I1=6.8A. 当电压源短路即设为0V,电流源作用时,U2=-4V I2=2A 当电压源作用,电流源断路即设为0A时,U3=2.4V I3=4.8A

所以有U1=U2+U3=-4+2.4=-1.6V I1=I2+I3=2+4.8=6.8A 验证了原理 实验2 并联谐振电路仿真 2.原理图编辑: 分别调出接地符、电阻R1、R2,电容C1,电感L1,信号源V1,按上图连接并修改按照例如修改电路的网络标号; 3.设置电路参数: 电阻R1=10Ω,电阻R2=2KΩ,电感L1=2.5mH,电容C1=40uF。信号源V1设置为AC=5v,Voff=0,Freqence=500Hz。 4.分析参数设置: AC分析:频率范围1HZ—100MHZ,纵坐标为10倍频程,扫描

电工电子综合实验1--裂相电路仿真实验报告格 2

电子电工综合实验论文 专题:裂相(分相)电路 院系:自动化学院 专业:电气工程及其自动化 姓名:小格子 学号: 指导老师:徐行健

裂相(分相)电路 摘要: 本实验通过仿真软件Mulitinism7,研究如何将一个单相的交流分裂成多相交流电源的问题。用如下理论依据:电容、电感元件两端的电压和电流相位差是90度,将这种元件和与之串联的电阻当作电源,这样就可以把单相交流源分裂成两相交流电源、三相电源。同时本实验还研究了裂相后的电源接不同的负载时电压、功率的变化。得到如下结论: 1.裂相后的电源接相等负载时两端的电压和负载值成正相关关系; 2.接适当的负载,裂相后的电路负载消耗的功率将远大于电源消耗的功率; 3.负载为感性时,两实验得到的曲线差别较小,反之,则较大。 关键词:分相两相三相负载功率阻性容性感性 引言 根据电路理论可知,电容元件和电感元件最容易改变交流电的相位,又因它们不消耗能量,可用作裂相电路的裂相元件。所谓裂相,就是将适当的电容、电感与三相对称负载相配接,使三相负载从单相电源获得三相对称电压。而生活和工作中一般没有三相动力电源,只有单相电源,如何利用单相电源为三相负载供电,就成了值得深入研究的问题了。 正文 1.实验材料与设置装备 本实验是理想状态下的实验,所有数据都通过在电路专用软件Multisim 7中模拟实验测得的;所有实验器材为(均为理想器材) 实验原理: (1). 将单相电源分裂成两相电源的电路结构设计 把电源U1分裂成U1和U2输出电压,如下图所示为RC桥式分相电压原理,可以把输入电压分成两个有效值相等,相位相差90度的两个电压源。 上图中输出电压U1和U2与US之比为

电源仿真实验报告.

电子技术软件仿真报告 组长: 组员: 电源(一)流稳压电源(Ⅰ)—串联型晶体管稳压电源 1.实验目的 (1)研究单相桥式整流、电容滤波电路的特性。 (2)掌握串联型晶体管稳压电源主要技术指标的测试方法。 2.实验原理 电子设备一般都需要直流电源供电。除少数直接利用干电池和直流发电机提供直流电外,大多数是采用把交流电(市电)转变为直流电的直流稳压电源。

直流稳压电源由电源变压器、整流、滤波和稳压电路四部分组成,其原理框图如图7.18.1所示。电网供给的交流电源Ui(220V,5OHz)经电源变压器降压后,得到符合电路需要的交流电压U2;然后由整流电路变换成方向不变、大小随时间变化的脉动电压U3;再用滤波器滤去其交流分量,就可得到比较平直的直流电压Ui。但这样的直流输出电压还会随交流电网电压的波动或负载的变动而变化。在对直流供电要求较高的场合,还需要用稳压电路,以保证输出直流电压更加稳定。 图7.18.2所示为分立元件组成的串联型稳压电源的电路图。其整流部分为单相桥式整流、电容滤波电路。稳压部分为串联型稳压电路它由调整元件(晶体管V1)、比较放大器(V2,R7)、取样电路(R1,R2,RP)、基准电压(V2,R3)和过流保护电路(V3及电阻R4,R5,R6)等组成。整个稳压电路是一个具有电压串联负反馈的闭环系统。其稳压过程为:当电网电压波动或负载变动引起输出直流电压发生变化时,取样电路取出输出电压的一部分送入比较放大器,并与基准电压进行比较,产生的误差信号经V2放大后送至调整管V1的基极,使调整管改变其管压降,以补偿输出电压的变化,从而达到稳定输出电压的目的。 由于在稳压电路中,调整管与负载串联,因此流过它的电流与负载电流一样大。当输出电流过大或发生短路时,调整管会因电流过大或电压过高而损坏坏,所以需要对调整管加以保护。在图7.18.2所示的电路中,晶体管V3,R4,R5及R6组成减流型保护电路,此电路设计成在Iop=1.2Io时开始起保护作用,此时输出电路减小,输出电压降低。故障排除后应能自动恢复正常工作。在调试时,若保护作用提前,应减小R6的值;若保护作用迟后,则应增大R6的值。 稳压电源的主要性能指标: (1)输出电压Uo和输出电压调节范围 调节RP可以改变输出电压Uo。 (2)最大负载电流Iom (3)输出电阻Ro 输出电阻Ro定义为:当输入电压Ui(指稳压电路输入电压)保持不变,由于负载变化而引起的输出电压变化量与输出电流变化量之比,即 (4)稳压系数S(电压调整率)

电工电子学实验报告_实验三_三相交流电路.doc

一、实验目的 1.学习三相交流电路中三相负载的连接。 2.了解三相四线制中线的作用。 3.掌握三相电路功率的测量方法。 二、主要仪器设备 1.实验电路板 2.三相交流电源 3.交流电压表或万用表 4.交流电流表 5.功率表 6.单掷刀开关 7.电流插头、插座 三、实验内容 1.三相负载星形联结 按图 3-2 接线,图中每相负载采用三只白炽灯,电源线电压为220V。 图3-2 三相负载星形联结 (1) 测量三相四线制电源的线电压和相电压,记入表3-1( 注意线电压和相电压的关系) 。 U UV/V U VW/V U WU/V U UN/V U VN/V U WN/V 219218 220127 127127 表 3-1 (2)按表 3-2 内容完成各项测量,并观察实验中各白炽灯的亮度。表中对称负载时为每相开亮三 只灯;不对称负载时为 U相开亮一只灯, V 相开亮两只灯, W相开亮三只灯。 测量值相电压相电流中线电流中点电压负载情况U UN’ /V U VN’ /V U WN’ /VI U/AI V/AI W/A I N/A U N’N/V 对称有中线124 124 124 0 负载无中线125 125 123 1 不对称有中线126 125 124

负载 无中线 167 143 78 50 表 3-2 2. 三相负载三角形联结 按图 3-3 连线。测量功率时可用一只功率表借助电流插头和插座实现一表两用, 具体接法见图 3-4 所示。接好实验电路后,按表 3-3 内容完成各项测量,并观察实验中白炽灯的亮度。表中对称负载和不 对称负载的开灯要求与表 3-2 中相同。 图 3-3 三相负载三角形联结 图 3-4 两瓦特表法测功率 测量值 线电流 (A) 相电流 (A) 负载电压 (V) 功率 (W) 负载情况 I U I V I W I UV I VW I WU UV VW WU 1 2 U U U P P 对称负载 213 212 215 -111 -109 不对称负载 220 217 216 表 3-3

数字电子技术实验报告汇总

《数字电子技术》实验报告 实验序号:01 实验项目名称:门电路逻辑功能及测试 学号姓名专业、班级 实验地点物联网实验室指导教师时间2016.9.19 一、实验目的 1. 熟悉门电路的逻辑功能、逻辑表达式、逻辑符号、等效逻辑图。 2. 掌握数字电路实验箱及示波器的使用方法。 3、学会检测基本门电路的方法。 二、实验仪器及材料 1、仪器设备:双踪示波器、数字万用表、数字电路实验箱 2. 器件: 74LS00 二输入端四与非门2片 74LS20 四输入端双与非门1片 74LS86 二输入端四异或门1片 三、预习要求 1. 预习门电路相应的逻辑表达式。 2. 熟悉所用集成电路的引脚排列及用途。 四、实验内容及步骤 实验前按数字电路实验箱使用说明书先检查电源是否正常,然后选择实验用的集成块芯片插入实验箱中对应的IC座,按自己设计的实验接线图接好连线。注意集成块芯片不能插反。线接好后经实验指导教师检查无误方可通电实验。实验中

1.与非门电路逻辑功能的测试 (1)选用双四输入与非门74LS20一片,插入数字电路实验箱中对应的IC座,按图1.1接线、输入端1、2、4、5、分别接到K1~K4的逻辑开关输出插口,输出端接电平显 图 1.1 示发光二极管D1~D4任意一个。 (2)将逻辑开关按表1.1的状态,分别测输出电压及逻辑状态。 表1.1 输入输出 1(k1) 2(k2) 4(k3) 5(k4) Y 电压值(v) H H H H 0 0 L H H H 1 1 L L H H 1 1 L L L H 1 1 L L L L 1 1 2. 异或门逻辑功能的测试

图 1.2 (1)选二输入四异或门电路74LS86,按图1.2接线,输入端1、2、4、5接逻辑开关(K1~K4),输出端A、B、Y接电平显示发光二极管。 (2)将逻辑开关按表1.2的状态,将结果填入表中。 表1.2 输入输出 1(K1) 2(K2) 4(K35(K4) A B Y 电压(V) L H H H H L L L H H H H L L L H H L L L L L H H 1 1 1 1 1 1 1 1

数字电路实验Multisim仿真

实验一 逻辑门电路 一、与非门逻辑功能的测试 74LS20(双四输入与非门) 仿真结果 二、 或非门逻辑功能的测试 74LS02(四二输入或非门) 仿真结果: 三、与或非门逻辑功能的测试 74LS51(双二、三输入与或非门) 仿真结果: 四、异或门逻辑功能的测试 74LS86(四二输入异或 门)各一片 仿真结果: 二、思考题 1. 用一片74LS00实现Y = A+B 的逻辑功能 ; 2. 用一片74LS86设计 一个四位奇偶校验电路; 实验二 组合逻辑 电路 一、分析半加器的逻辑功能 二. 验证

的逻辑功能 4.思考题 (1)用两片74LS138 接成四线-十六线译码器 0000 0001 0111 1000 1111 (2)用一片74LS153接成两位四选一数据选择器; (3)用一片74LS153一片74LS00和接成一位全加器 (1)设计一个有A、B、C三位代码输入的密码锁(假设密码是011),当输入密码正确时,锁被打开(Y1=1),如果密码不符,电路发出报警信号(Y2=1)。 以上四个小设计任做一个,多做不限。 还可以用门电路搭建 实验三触发器及触发器之间的转换 1.D触发器逻辑功能的测试(上升沿) 仿真结果; 2.JK触发器功能测试(下降沿) Q=0 Q=0略

3.思考题: (1) (2) (3)略 实验四寄存器与计数器 1.右移寄存器(74ls74 为上升沿有效) 2.3位异步二进制加法,减法计数器(74LS112 下降沿有效) 也可以不加数码显示管 3.设计性试验 (1)74LS160设计7进制计数器(74LS160 是上升沿有效,且异步清零,同步置数)若采用异步清零: 若采用同步置数: (2)74LS160设计7进制计数器 略 (3)24进制 83进制 注意:用74LS160与74LS197、74LS191是完全不一样的 实验五555定时器及其应用 1.施密特触发器

三相交流电路实验报告-百度文库(精)

三相交流电路实验报告-百度文库(精)

中国石油大学(华东)现代远程教育 实验报告 课程名称:电工电子学 实验名称:三相交流电路 实验形式:在线模拟+现场实践 提交形式:在线提交实验报告 学生姓名:毕义合学号:12952112061 年级专业层次:网络12春高起专 学习中心:建设工程分院函授站 提交时间: 2013 年 6 月 23 日

一、实验目的 1. 练习三相交流电路中负载的星形接法。 2. 了解三相四线制中线的作用。 二、实验原理 1. 对称三相电路中线、相电压和线、相电流的关系,三相电路中,负载的连接分为星形连接和三角形连接两种。一般认为电源提供的是对称三相电压。 (1)星形连接的负载如图1所示: 图1 星形连接的三相电路

A、B、C表示电源端,N为电源的中性点(简称中点),N' 为负载的中性点。无论是三线制或四线制,流过每一相负载的相电流恒等于与之相连的端线中的线电流: (下标I表示线的变量,下标p表示相的变量) 在四线制情况下,中线电流等于三个线电流 的相量之和,即 端线之间的电位差(即线电压)和每一相负载的相电压之间有下列关系: 当三相电路对称时,线、相电压和线、相电流都对称,中线电流等于零,而线、相电压满足: (2)三角形连接的负载如图2所示:

其特点是相电压等于线电压: 线电流和相电流之间的关系如下: 当三相电路对称时,线、相电压和线、相电 流都对称,此时线、相电流满足: 2.不对称三相电路 在三相三线制星形连接的电路中,若负载不对称,电源中点和负载中点的电位不再相等,称

为中点位移,此时负载端各相电压将不对称,电流和线电压也不对称。 在三相四线制星形连接的电路中,如果中线的阻抗足够小,那么负载端各相电压基本对称,线电压也基本对称,从而可看出中线在负载不对称时起到了很重要的作用。但由于负载不对称,因此电流是不对称的三相电流,这时的中线电流将不再为零。 在三角形连接的电路中,如果负载不对称,负载的线、相电压仍然对称,但线、相电流不再对称。 如果三相电路其中一相或两相开路也属于不对称情况。 3.三相负载接线原则 连接后加在每相负载上的电压应等于其额定

单相半波整流电路仿真实验报告

单相半波整流电路仿真实验报告 一、实验目的和要求 1.掌握晶闸管触发电路的调试步骤与方法; 2.掌握单相半波可控整流电路在电阻负载和阻感负载时的工作; 3.掌握单相半波可控整流电路MATLAB的仿真方法,会设置各个模块的参数。 二、实验模型和参数设置 1. 总模型图: 有效值子系统模型图: 平均值子系统模型图:

2.参数设置 晶闸管:Ron=1e-3,Lon=1e-5,Vf=,Ic=0,Rs=500, Cs=250e-9.电源:Up=100*, f=50Hz. 脉冲发生器:Amplitude=5, period=, Pulse Width=2 情况一:R=1Ω,L=10mH; a=0°or a=60°; 情况二:L=10mH; a=0°or a=60°; 三、波形记录和实验结果分析 (1)R=1Ω,L=10mH; a=0°时的波形图: (2)R=1Ω,L=10mH; a=60°时的波形图:

(3)L=10mH; a=0°时的波形图: (4)L=10mH; a=60°时的波形图:

在波形图中,从上到下依次代表电源电压、脉冲发生器电压、晶闸管的电流,、晶闸管两端电压、负载电流和负载两端电压。 分析对比这四张图可以知道,由于负载中有电感,因此晶闸管截止的时刻并不在电压源为负值的时刻,而是在流过晶闸管的电流为零的时刻;同时,在对比中可以发现在电感相同的情况下,电阻负载的存在会使关断时间提前。 1.计算负载电流、负载电压的平均值: 以R=1Ω,L=10mH时 o α = 负载电压的平均值为如下: o α 60 = 负载电压的平均值为如下:

实验三 Matlab的数字调制系统仿真实验(参考)

成都理工大学实验报告 课程名称:数字通信原理 姓名:__________________学号:______________ 成绩:____ ___ 实验三Matlab的数字调制系统仿真实验(参考) 1 数字调制系统的相关原理 数字调制可以分为二进制调制和多进制调制,多进制调制是二进制调制的推广,主要讨论二进制的调制与解调,简单讨论一下多进制调制中的差分相位键控调制(M-DPSK)。 最常见的二进制数字调制方式有二进制振幅键控(2-ASK)、移频键控(2-FSK)和移相键控(2-PSK 和2-DPSK)。下面是这几种调制方式的相关原理。 1.1 二进制幅度键控(2-ASK) 幅度键控可以通过乘法器和开关电路来实现。载波在数字信号1 或0 的控制下通或断,在信号为1 的状态载波接通,此时传输信道上有载波出现;在信号为0 的状态下,载波被关断,此时传输信道上无载波传送。那么在接收端我们就可以根据载波的有无还原出数字信号的1 和0。 幅移键控法(ASK)的载波幅度是随着调制信号而变化的,其最简单的形式是,载波在二进制调制信号控制下通断,此时又可称作开关键控法(OOK)。多电平MASK调制方式是一种比较高效的传输方式,但由于它的抗噪声能力较差,尤其是抗衰落的能力不强,因而一般只适宜在恒参信道下采用。 2-ASK 信号功率谱密度的特点如下: (1)由连续谱和离散谱两部分构成;连续谱由传号的波形g(t)经线性调制后决定,离散谱由载波分量决定; (2)已调信号的带宽是基带脉冲波形带宽的二倍。 1.2 二进制频移键控(2-FSK) 数字频率调制又称频移键控(FSK),二进制频移键控记作2FSK。数字频移键控是用载波的频率来传送数字消息,即用所传送的数字消息控制载波的频率。2FSK

multisim电路仿真实验报告

模拟电子技术课程 multisim 仿真 一、目的 2.19 利用multisim 分析图P2.5所示电路中b R 、c R 和晶体管参数变化对Q 点、u A ? 、i R 、o R 和om U 的影响。 二、仿真电路 晶体管采用虚拟晶体管,12V C C V =。 1、当5c R k =Ω, 510b R k =Ω和1b R M =Ω时电路图如下(图1): 图 1 2、当510b R k =Ω,5c R k =Ω和10c R k =Ω时电路图如下(图2)

图 2 3、当1b R M =Ω时, 5c R k =Ω和10c R k =Ω时的电路图如下(图3) 图 3 4、当510b R k =Ω,5c R k =Ω时,β=80,和β=100时的电路图如下(图4)

图 4 三、仿真内容 1. 当5c R k =Ω时,分别测量510b R k =Ω和1b R M =Ω时的C E Q U 和u A ? 。由于输出电压很小,为1mV ,输出电压不失真,故可从万用表直流电压(为平均值)档读出静态管压降C E Q U 。从示波器可读出输出电压的峰值。 2. 当510b R k =Ω时,分别测量5c R k =Ω和10c R k =Ω时的C E Q U 和u A ? 。 3. 当1b R M =Ω时,分别测量5c R k =Ω和10c R k =Ω时的C E Q U 和u A ? 。 4. 当510b R k =Ω,5c R k =Ω时,分别测量β=80,和β=100时的C E Q U 和u A ? 。 四、仿真结果 1、当5c R k =Ω,510b R k =Ω和1b R M =Ω时的C E Q U 和u A ? 仿真结果如下表(表1 仿真数据)

数字电路仿真实验报告

数字逻辑与CPU 仿真实验报告 姓名: 班级: 学号:

仿真实验 摘要:Multisim是Interactive Image Technologies公司推出的以Windows为基础的仿真工具,具有丰富的仿真分析能力。本次仿真实验便是基于Multisim软件平台对数字逻辑电路的深入研究,包括了对组合逻辑电路、时序逻辑电路中各集成元件的功能仿真与验证、对各电路的功能分析以及自行设计等等。 一、组合逻辑电路的分析与设计 1、实验目的 (1)掌握用逻辑转换器进行逻辑电路分析与设计的方法。 (2)熟悉数字逻辑功能的显示方法以及单刀双掷开关的应用。 (3)熟悉字信号发生器、逻辑分析仪的使用方法。 2、实验内容和步骤 (1)采用逻辑分析仪进行四舍五入电路的设计 ①运行Multisim,新建一个电路文件,保存为四舍五入电路设计。 ②在仪表工具栏中跳出逻辑变换器XLC1。 图1-1 逻辑变换器以及其面板 ③双击图标XLC1,其出现面板如图1-1所示 ④依次点击输入变量,并分别列出实现四舍五入功能所对应的输出状态(点击输出依 次得到0、1、x状态)。 ⑤点击右侧不同的按钮,得到输出变量与输入变量之间的函数关系式、简化的表达式、 电路图及非门实现的逻辑电路。 ⑥记录不同的转换结果。

(2)分析图1-2所示代码转换电路的逻辑功能 ①运行Multisim,新建一个电路文件,保存为代码转换电路。 ②从元器件库中选取所需元器件,放置在电路工作区。 ?从TTL工具栏选取74LS83D放置在电路图编辑窗口中。 ?从Source库取电源Vcc和数字地。 ?从Indictors库选取字符显示器。 ?从Basic库Switch按钮选取单刀双掷开关SPD1,双击开关,开关的键盘控制设 置改为A。后面同理,分别改为B、C、D。 图1-2 代码转换电路 ③将元件连接成图1-2所示的电路。 ④闭合仿真开关,分别按键盘A、B、C、D改变输入变量状态,将显示器件的结果填 入表1-1中。 ⑤说明该电路的逻辑功能。 表1-1 代码转换电路输入输出对应表

数字集成电路设计实验报告

哈尔滨理工大学数字集成电路设计实验报告 学院:应用科学学院 专业班级:电科12 - 1班 学号:32 姓名:周龙 指导教师:刘倩 2015年5月20日

实验一、反相器版图设计 1.实验目的 1)、熟悉mos晶体管版图结构及绘制步骤; 2)、熟悉反相器版图结构及版图仿真; 2. 实验内容 1)绘制PMOS布局图; 2)绘制NMOS布局图; 3)绘制反相器布局图并仿真; 3. 实验步骤 1、绘制PMOS布局图: (1) 绘制N Well图层;(2) 绘制Active图层; (3) 绘制P Select图层; (4) 绘制Poly图层; (5) 绘制Active Contact图层;(6) 绘制Metal1图层; (7) 设计规则检查;(8) 检查错误; (9) 修改错误; (10)截面观察; 2、绘制NMOS布局图: (1) 新增NMOS组件;(2) 编辑NMOS组件;(3) 设计导览; 3、绘制反相器布局图: (1) 取代设定;(2) 编辑组件;(3) 坐标设定;(4) 复制组件;(5) 引用nmos组件;(6) 引用pmos组件;(7) 设计规则检查;(8) 新增PMOS基板节点组件;(9) 编辑PMOS基板节点组件;(10) 新增NMOS基板接触点; (11) 编辑NMOS基板节点组件;(12) 引用Basecontactp组件;(13) 引用Basecontactn 组件;(14) 连接闸极Poly;(15) 连接汲极;(16) 绘制电源线;(17) 标出Vdd 与GND节点;(18) 连接电源与接触点;(19) 加入输入端口;(20) 加入输出端口;(21) 更改组件名称;(22) 将布局图转化成T-Spice文件;(23) T-Spice 模拟; 4. 实验结果 nmos版图

电路仿真实验报告

本科实验报告 实验名称:电路仿真 实验1 叠加定理的验证 1.原理图编辑: 分别调出接地符、电阻R1、R2、R3、R4,直流电压源、直流电流源,电流表电压表(Group:Indicators, Family:VOLTMETER 或

AMMETER)注意电流表和电压表的参考方向),并按上图连接; 2. 设置电路参数: 电阻R1=R2=R3=R4=1Ω,直流电压源V1为12V,直流电流源 I1为10A。 3.实验步骤: 1)、点击运行按钮记录电压表电流表的值U1和I1; 2)、点击停止按钮记录,将直流电压源的电压值设置为0V,再次点击运行按钮记录电压表电流表的值U2和I2; 3)、点击停止按钮记录,将直流电压源的电压值设置为12V,将直流电流源的电流值设置为0A,再次点击运行按钮记录电压表电流表的值U3和I3; 4.根据叠加电路分析原理,每一元件的电流或电压可以看成是每一个独立源单独作用于电路时,在该元件上产生的电流或电压的代数和。 所以,正常情况下应有U1=U2+U3,I1=I2+I3; 经实验仿真: 当电压源和电流源共同作用时,U1=-1.6V I1=6.8A. 当电压源短路即设为0V,电流源作用时,U2=-4V I2=2A 当电压源作用,电流源断路即设为0A时,U3=2.4V I3=4.8A

所以有U1=U2+U3=-4+2.4=-1.6V I1=I2+I3=2+4.8=6.8A 验证了原理 实验2 并联谐振电路仿真 2.原理图编辑: 分别调出接地符、电阻R1、R2,电容C1,电感L1,信号源V1,按上图连接并修改按照例如修改电路的网络标号; 3.设置电路参数: 电阻R1=10Ω,电阻R2=2KΩ,电感L1=2.5mH,电容C1=40uF。信号源V1设置为AC=5v,Voff=0,Freqence=500Hz。 4.分析参数设置: AC分析:频率范围1HZ—100MHZ,纵坐标为10倍频程,扫描点数为10,观察输出节点为Vout响应。 TRAN分析:分析5个周期输出节点为Vout的时域响应。 实验结果: 要求将实验分析的数据保存 (包括图形和数据),并验证结果是否正确,最后提交实验报告时需要将实验结果附在实验报告后。 根据并联谐振电路原理,谐振时节点out电压最大且谐振频率为w0=1/LC=1000 10,f0=w0/2 =503.29Hz 谐振时节点out电压 * 理论值由分压公式得u=2000/(2000+10)*5=4.9751V.

(完整版)基于QuartusII的数字电路仿真实验报告手册

数字电路仿真实验报告 班级通信二班姓名:孔晓悦学号:10082207 作业完成后,以班级为单位,班长或课代表收集齐电子版实验报告,统一提交. 文件命名规则如“通1_王五_学号” 一、实验目的 1. 熟悉译码器、数据选择器、计数器等中规模数字集成电路(MSI)的逻辑功能及其使 用方法。 2. 掌握用中规模继承电路构成逻辑电路的设计方法。 3. 了解EDA软件平台Quartus II的使用方法及主要功能。 二、预习要求 1. 复习数据选择器、译码器、计数器等数字集成器件的工作原理。 2. 熟悉所有器件74LS153、74LS138、74LS161的功能及外引线排列。 3.完成本实验规定的逻辑电路设计项目,并画出接线图,列出有关的真值表。 三、实验基本原理 1.译码器 译码器的逻辑功能是将每个输入的二进制代码译成对应的高、低电平信号。译码器按功能可分为两大类,即通用译码器和显示译码器。通用译码器又包括变量译码器和代码变换译码器。 变量译码器是一种完全译码器,它将一系列输入代码转换成预知一一对应的有效信号。 这种译码器可称为唯一地址译码器。如3线—8线、4线—16线译码器等。 显示译码器用来将数字或文字、符号的代码译成相应的数字、文字、符号的电路。如BCD-七段显示译码器等。 2.数据选择器 数据选择器也陈伟多路选择器或多路开关,其基本功能是:在选择输入(又称地址输入)信号的控制下,从多路输入数据中选择某一路数据作为输出。因此,数据选择器实现的是时分多路输入电路中发送端电子开关的功能,故又称为复用器。一般数据选择器有n 个地址输入端,2n错误!未找到引用源。个数据输入端,一个数据输出端或反码数据输出端,同时还有选通端。目前常用的数据选择器有2选1、4选1、8选1、16选1等多种类型。 3.计数器 计数器是一个庸医实现技术功能的时序部件,它不仅可以用来对脉冲计数,还常用作数字系统的定时、分频、执行数字运算以及其他一些特定的逻辑功能。 74LS161是4位同步二进制计数器,它除了具有二进制加法计数功能外,还具有预置数、保质和异步置零等附加功能。 四、实验内容

相关文档
最新文档