《数字电子技术基础》 阎石编著_数字电路教案

《数字电子技术基础》 阎石编著_数字电路教案
《数字电子技术基础》 阎石编著_数字电路教案

数字电路教案

本课程理论课学时数为70,实验24学时。各章学时分配见下表:

第一章逻辑代数基础

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、掌握二进制数、二—十进制数(主要是8421 BCD码)

2、熟练掌握逻辑代数的若干基本公式和常用公式。

3、熟练掌握逻辑函数的几种表达形式。

【教学重点与教学难点】

本周教学重点:

1、绪论:重点讲述数字电路的基本特点、应用状况和课程主要内容。

2、逻辑代数的基本运算:重点讲述各种运算的运算规则、符号和表达式。

3、逻辑代数的基本公式和常用公式:重点讲述逻辑代数的基本公式与普通代数公式的区别,常用公式的应用背景。

4、逻辑函数的表示方法:重点讲述各种表示方法的特点和相互转换方法。

本周教学难点:

反演定理和对偶定理:注意两者之间的区别、应用背景和变换时应注意的问题。【教学内容与时间安排】

一、绪论(约0.5学时)

1、电子电路的分类。

2、数字电路的基本特点。

3、数字电路的基本应用。

4、本课程的主要内容;

5、本课程的学习方法和对学生的基本要求。

二、数制与码制(约1.5学时)(若前置课程已学,可作简单复习0.5学时)

1、几种不同进制(二、八、十、十六进制)。

2、几种不同进制相互转换。

3、码制(BCD码)。

三、逻辑代数

1、基本逻辑运算和复合逻辑运算:与、或、非运算是逻辑代数的基本运算;还可以形成其他复合运算,常用的是与非、或非、与或非、异或、同或运算。(约0.5学时)

2、常用公式(18个)(约0.5学时)

3、基本定理(代入定理、反演定理、对偶定理)(约0.5学时)

4、逻辑函数的概念及表示方法(约0.5学时)

5、逻辑函数各种表示方法间的转换:常用的转换包括:函数式←→真值表;函数式←→逻辑图(约1学时)

【教学方法与教学手段】

采用课堂讲授的方法,可组织学生讨论逻辑代数公式和普通代数公式的相同和不同之处,讨论逻辑函数各种表示方法的特点和相互转换方法。

【作业】

P38 1.1 1.2 1.8 1.10

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、熟练掌握四变量以下的卡诺图化简的方法和步骤,并学会在化简中正确利用约束项。

2、正确理解公式化简法及化简的原则。

【教学重点与教学难点】

本周教学重点:

1、逻辑函数的标准形式:重点讲述逻辑函数标准与或式的展开方法。

2、逻辑函数的公式化简法:重点讲述最简与或式的概念和常用化简技巧。

3、逻辑函数的卡诺图表示方法:重点讲述函数的卡诺图画法。

4、逻辑函数的卡诺图化简法:重点讲述图形法的化简步骤以及与公式化简法的对比(特点与适用范围)。

本周教学难点:

1、公式化简法的技巧:注意结合实例说明各种技巧的综合运用。

2、逻辑函数的卡诺图表示方法:注意讲述卡诺图的结构、相邻的含义和函数的卡诺图画法。

3、具有无关项的逻辑函数化简:注意讲述卡诺图化简法的化简技巧。

【教学内容与时间安排】

一、逻辑函数的两种标准形式(约1学时) 1、最小项的定义和性质; 2、最大项的定义和性质;

3、逻辑函数的最小项之和形式; 结论:任何一个逻辑函数均可展为最小项之和形式即标准与或式,且该形式唯一。 展开方法:利用基本公式去掉括号和非号,再利用公式1=+A A 展开。

4、逻辑函数的最大项之积形式; 结论:任何一个逻辑函数均可展为最大项之积形式即标准或与式,且该形式唯一。 展开方法:先求出反函数的标准与或式,再利用反演定理求反即可。 二、最简与或式的定义

最简与或式满足如下两个条件:a )乘积项的个数最少;b )在满足条件a 的前提下,每个乘积项中因子的个数最少。 三、公式化简法(约1学时)

原理:利用逻辑代数的基本公式和常用公式化简。

常用方法:1、合并项法;2、吸收法;3、消去法;4、消项法;5、 配项法。 *注意在实际化简时,往往要综合运用上述方法。

四、逻辑函数的卡诺图表示法:(约1学时)

1、卡诺图的概念;

2、卡诺图的结构;

3、函数的卡诺图表示法

五、卡诺图化简法(约1学时)

原理:利用函数的卡诺图合并相邻的最小项。

化简步骤:1、将函数展开为标准与或式;2、画出函数的卡诺图;3、合并相邻的最小项;4、选择乘积项,写出最简与或式。

选择乘积项的原则:a.须包含函数的全部最小项;b.选用乘积项的总数应最少;

c.每个乘积项包含的因子最少。

六、具有无关项的逻辑函数化简(约0.5学时)

1、无关项的概念

2、函数化简方法

七、逻辑函数的变换与实现(约0.5学时)

1、逻辑函数的其他表达形式

a.与—或式

b.与非—与非式

c.或—与式

d.或非—或非式

e.与或非式

2、逻辑函数的变换与实现

利用逻辑函数公式和定理将最简与—或式变换为其他表达形式

【教学方法与教学手段】

本讲主要采用课堂讲授的方法,可组织学生讨论卡诺图化简法中的“画圈”技巧。【作业】

P40 1.11 1.13 1.16 1.20

第二章门电路

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、正确理解TTL的门电路结构、工作原理、逻辑功能和主要参数。

2、熟练掌握其外部特性及特点,并从输入特性、输出特性、电压传输特性、速度、功耗、抗干扰能力、带负载能力对电路进行比较,以便为实际使用这些器件打下必要的基础。

【教学重点与教学难点】

本周教学重点:

1、半导体器件的开关特性:重点讲述各种器件的导通和截止条件与特点。

2、TTL反相器的结构和原理:重点讲述典型结构和定性分析方法。

3、TTL反相器的电压传输特性:重点讲述各种特性的含义、相关参数和应用背景。

本周教学难点:

1、半导体器件的结构和特性曲线:主要讲述各种器件的外部特性和主要参数。

2、TTL反相器的原理:主要讲述根据三极管的开关条件与特点进行定性分析的方法。

3、TTL反相器的电压传输特性:结合TTL反相器的结构理解各种特性,在此基础上讲述相关参数。

【教学内容与时间安排】

一、门电路的基本概念(约0.5学时)

1、门电路的定义和分类:门电路按照逻辑功能可分为与门、或门、非门、与非门等;按照制造工艺可分为TTL门、CMOS门等。

2、逻辑状态的表示方法:在逻辑电路中,利用电路输入或输出的高、低电平来表示逻辑状态,可分为正逻辑和负逻辑两种。注意高电平和低电平是指两个电平范围,而不是固定的电压值。

二、二极管的开关特性(约0.5学时)

1、二极管导通的条件和特点;

2、二极管截止的条件和特点;

3、动态开关特性:存在反向恢复时间t re,其原因在于PN结的电容效应。

三、三极管的开关特性(约0.5学时)

1、三极管饱和导通的条件和特点

2、三极管截止的条件和特点

3、动态开关特性:存在开启时间T ON和关断时间T OFF,影响了三极管的开关速度。

四、MOS管的开关特性(约0.5学时)

1、MOS管导通的条件和特点

2、MOS管截止的条件和特点

3、动态开关特性:主要影响因素是开关电路中输入、输出回路中等效电容的充、放电时间。

五、分立元件门电路(约1学时)

包括二极管与门、二极管或门和三极管非门,它们的结构简单,但是输出电平存在偏移而且带负载能力较差,通常只是作为LSI的内部单元来使用。

六、TTL反相器的结构和原理(约1学时)

1、结构:TTL反相器由三部分构成:输入级、中间级和输出级。

2、原理:A为低电平时,T1饱和,V B1≈0.9V,V B2≈0.2V,T2和T5截止,T4和D2导通,Y为高电平;A为高电平时,V B1≈2.1V ,T1倒置,V B2≈1.4V,T2和T5饱和,T4和D2截止,Y为低电平。

七、TTL反相器的电压传输特性(约1学时)

1、电压传输特性的定义;

2、电压传输特性的分析:分为四个区段:

AB段:U I<0.6伏,截止区;BC段:0.6伏<U I<1.3伏,线性区;

CD段:U I≈1.4伏,转折区;DE段:U I>1.4伏,饱和区。

3、相关参数:阀值电平V TH,开门电平V ON,关门电平V OFF,高电平噪声容限V NH,低电平噪声容限V NL。

【教学方法与教学手段】

本讲主要采用课堂讲授的方法,可组织学生讨论半导体器件作为开关器件使用和作为放大器件使用时在特性上的区别,在讲述TTL门电路的电气特性时可采用多媒体教学。

【作业】

P125 2.1 2.2

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、了解OC门和三态门的使用。

2、课堂自学正确理解COMS的门电路结构、工作原理、逻辑功能和主要参数。

3、培养学生的自学能力、独立思考与解决问题的能力,帮助学生克服学习中的畏难心理。

【教学重点与教学难点】

本周教学重点:

1、TTL反相器的静态输入和输出特性:重点讲述各种特性的含义、相关参数和应用背景。

2、其他逻辑功能的TTL门:重点讲述各种门电路的功能及其电气特性方面与TTL反相器的相同和不同之处。

3、集电极开路的门电路(OC门)和三态输出门电路(TS门):重点讲述OC门和TS门的功能、使用方法和应用。

本周教学难点:

1、TTL反相器的静态输入和输出特性:结合TTL反相器的结构理解各种特性,在此基础上讲述相关参数。

2、TTL反相器的动态特性:主要讲述相关概念以及对于应用的影响,不必讲述过细。

3、集电极开路的门电路(OC门)和三态输出门电路(TS门):注意讲述OC门可实现“线与”的原因和TS门输出高阻的概念。

【教学内容与时间安排】

一、TTL反相器的静态输入和输出特性(约1学时)

1、输入特性

定义:I I=f(U I)。

相关参数:输入短路电流I IL,高电平输入电流I IH。

2、输出特性

定义:V O=f(I L),分为高电平输出特性和低电平输出特性。

相关参数:最大负载电流I LMAX,扇出系数N。

3、输入端负载特性

定义:V I=f(R I)。

相关参数:开门电阻R ON,关门电阻R OFF。

二、TTL反相器的动态特性(约0.5学时)

背景:TTL反相器在状态变化过程中出现的现象。

1、传输延迟时间Tpd:门电路的输出波形相对于输入波形的滞后时间。

2、交流噪声容限V NA=f(Tw):反映动态抗干扰能力。

3、电源的动态尖峰电流I CCM:产生动态附加功耗。

三、其他逻辑功能的TTL门

包括与门、或门、与非门、或非门、与或非门、异或门等几种常见的类型。尽管它们逻辑功能各异,但输入端、端出端的电路结构形式与反相器基本相同,因此前面所讲的反相器的输入特性和输出特性对这些门电路同样适用。

四、集电极开路的门电路(OC门)(约1学时)

1、OC门的结构:将TTL 门的输出级的D3、R4和T4去除,而变为开路的结构。

2、OC门的使用方法和用途:

使用方法:使用时需外接电阻和电源,电源取值一般为+5V,电阻取值应恰当。用途:可将多个OC门的输出端直接并联以实现“线与”。

五、三态输出门电路(TS门)(约0.5学时)

1、TS门的结构:三态输出门是在普通门电路的基础上附加控制电路而构成的。

2、TS门的原理:以控制端高电平有效的TS门为例。

EN=1时,三态门工作,Y=B

A

EN=0时,三态门的输出级的T4和T5同时截止,输出为高阻态。

3、TS门的应用:基本应用是将多个TS门的输出端直接并联以实现“总线结构”,可以实现多路数据的分时传送,但要求任何时间只能使一个TS门工作。此外还可用TS门实现数据的双向传输。

六、MOS门电路(约1学时)

1、MOS反相器

2、CMOS反相器

3、CMOS或非门和与非门

七、集成门电路使用中的一些问题(约1学时)

1、TTL和CMOS之间的接口

2、TTL和MOS电路在使用中应注意的问题

*六、七可采用课堂自学与讨论方式教学,在学生自主阅读相关内容基础上,适当提出一下思考内容:

1、CMOS门电路的电源电压是否固定为+5V?为什么?

2、为什么CMOS门电路具有低功耗的特点?

3、CMOS门电路是否具有输入负载特性?为什么?

4、为什么CMOS门电路的工作速度较TTL门电路低?

5、为什么CMOS门电路需要在输入和输出端加缓冲器?

6、CMOS传输门的功能是什么?有何应用?

7、CMOS电路使用时应注意什么?

【教学方法与教学手段】

先启发式地提出自学思考题,再让学生自学,然后组织学生回答问题和进行讨论,最后总结教学内容。

【作业】

P126 2.4 2.5 2.6 2.7 2.16(a) 2.17(a)

第三章组合逻辑电路

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、熟练掌握组合逻辑电路的分析方法

2、熟练掌握组合逻辑电路的设计方法

【教学重点与教学难点】

本周教学重点:

1、组合逻辑电路的分析方法

2、组合逻辑电路的设计方法

3、编码器的概念和电路框图,注意讲解普通编码器和优先编码器的区别,讲解典型电路74LS148。

本周教学难点:

1、组合逻辑电路的设计方法:注意结合实例讲述一般设计步骤。

2、编码器具体电路,注意讲述电路框图及其应用方法,避开内部结构。

【教学内容与时间安排】

一、组合逻辑电路概述(约1学时)

1、组合逻辑电路的特点:

功能特点:在组合逻辑电路中,任意时刻的输出仅仅取决于该时该的输入,与电路原来的状态无关。

结构特点:在组合逻辑电路中,只包含门电路,不包含触发器,而且不含反馈。

2、逻辑功能的描述:逻辑功能一般通过逻辑函数式或逻辑真值表的形式来描述,也可以用逻辑图来表达。

二、组合逻辑电路的分析方法(约1学时)

所谓分析一个给定的逻辑电路,就是要通过分析找出电路的逻辑功能来。

分析步骤如下:

1、从电路的输入到输出逐级写出逻辑函数式;

2、对函数式进行化简或变换;

3、列出输入输出的逻辑真值表;

4、用文字概括说明电路逻辑功能的特点。

三、组合逻辑电路的设计方法(约1.5学时)

所谓设计一个逻辑电路,就是根据给出的实际逻辑问题、求出实现这—逻辑功能的最简单逻辑电路。

设计步骤如下:

1、进行逻辑抽象,目的是得到一个逻辑真值表。

过程:确定输入变量和输出变量→逻辑赋值→列真值表。

2、由真值表求出输出逻辑函数式。

3、选择实现的器件:可用SSI、MSI或PLD来实现。

4、将逻辑函数化简或变换成适当的形式。

若用SSI实现,需要化简逻辑函数;若用MSI实现,需要变换逻辑函数。

5、据化简或变换后的逻辑函数式,画出逻辑电路图。

6、工艺设计。

四、编码器(约1.5学时)

1、编码器的概念

所谓编码就是用文字、符号或数码表示特定对象的过程。编码器就是实现编码操作的电路。编码器可分为普通编码器和优先编码器两种。每一种编码器中又可分为二进制编码器和BCD编码器等。

2、普通编码器

特点:在任何时刻只有一个编码信号有效,编码器对之进行编码。

二进制普通编码器:以8线-3线编码器为例说明。

3、优先编码器

特点:允许多个编码信号同时有效,而且电路只对优先级最高的信号编码,不理会低优先级信号。

二进制优先编码器:以8线-3线优先编码器74LS148为例。在原理分析中,应注意强调电路框图的讲解,说明输入输出信号的含义。在74LS148中注意选通信号和状态输出信号的作用。

二—十进制(BCD码)优先编码器:典型电路是74LS147,原理分析类似于74LS148。

【教学方法与教学手段】

本讲采用课堂讲授的方法,注意结合实例说明组合逻辑电路的分析步骤和设计步骤。可组织学生讨论普通编码器和优先编码器的区别,讨论编码器的应用。

【作业】

P179 3.1 3.3

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、通过对中规模集成电路的设计实例,如译码器、编码器、加法器、数据选择器及数据分配器的应用,来加深对一些常用的中规模集成电路的理解。

2、正确理解常用中规模组合逻辑电路的逻辑功能,工作原理及使用中的有关问题,学会使用手册,借助组手册解决使用电路组件的问题。

【教学重点与教学难点】

本周教学重点:

1、译码器的概念和电路框图,讲解典型电路74LS138,讲述译码器实现组合逻辑函数的方法。

2、加法器的功能框图及其应用,注意串行和并行加法器的特点。

3、数值比较器:重点讲述功能框图与使用方法,注意讲述功能扩展方法。

本周教学难点:

1、译码器的各种具体电路,注意讲述电路框图及其应用方法,避开内部结构。

2、超前进位加法器的进位构成原理和四位数值比较器扩展输入端的用法。

【教学内容与时间安排】

一、译码器(约1学时)

1、译码器的概念:译码就是将代码“翻译”为输出信号的过程,译码器就是实现译码操作的电路。

2、译码器的分类:译码器可分为二进制译码器、BCD码译码器和显示译码器。二进制译码器:二进制译码器的输入代码是二进制码,它可用二极管矩阵和集成门实现。典型电路是74LS138,原理分析中注意说明电路框图、输入信号的含义,特别注意选通信号的作用及其选通条件,注意译码器的每个输出是输入变量的一个最小项(或其反)。

二—十进制(BCD码)译码器:其输入是BCD码,原理与二进制译码器类似。显示译码器:显示译码器是专门为数码显示器件而设计的电路,其输入是BCD 码,输出是七段显示驱动信号。典型电路是7448,逻辑图见P118的图3.23。原理分析注意说明电路框图和相关控制信号的作用,并用8位数码显示系统的实例加以说明。

3、用译码器设计组合逻辑电路

设计原理:利用译码器产生输入变量的所有最小项,再利用输出端附加门实现最小项之和。

器件选择方法:实现n变量逻辑函数采用n位二进制译码器。输出附加门可选用或门(译码器输出原函数时)或者与非门(译码器输出反函数时)。

二、加法器(约1学时)

1、一位加法器:包括半加器和全加器两种。两者区别在于,半加器不考虑低位进位,全加器要考虑低位进位。一般采用全加器。

2、多位加法器:多位加法器分为串行加法器和并行加法器两种。

串行加法器的原理是将多个一位全加器串联起来,将低位加法器的进位依次接到高位加法器的进位输入。其特点是结构简单但是运算速度慢。

并行加法器的原理是利用低位的加输入和进位输入直接得到高位的和及进位输出,其典型电路是74LS283,注意讲述电路框图及相关信号的含义。并行加法器的特点是运算速度快但结构复杂。

3、用加法器设计组合逻辑电路

如果输出逻辑函数可表示为输入变量和输入变量或常数相加时,则可用加法器实现逻辑函数。但是这种方法只适用于特殊情形,不象译码器和数据选择器那样具有普遍性。

三、数据选择器(约1学时)

1、在选择输入信号的作用下,从多个数据输入通道总选择某一个通道的数据传

入到输出端。

2、数据选择器的应用。

四、数值比较器(约1学时)

1、一位数值比较器:用于比较两个一位二进制数,输入为A和B,输出是Y(A <B)、Y(A=B)和Y(A>B)。

2、多位数值比较器:它是以一位数值比较器为基础,根据多位数的比较方法而构成。典型电路是四位数值比较器CC14585,应注意功能框图和有关信号的作用。同时注意数值比较器的扩展方法。

五、竞争冒险的产生和判断(约1学时)

1、竞争:门电路两个输入信号同时向相反的逻辑电平跳变的现象叫竞争

2、竞争——冒险:由于竞争在电路输出端可能产生尖峰脉冲的现象叫竞争——冒险。

【教学方法与教学手段】

本讲主要采用课堂讲授的方法,可组织学生讨论编码器和译码器的区别,讨论译码器和显示译码器、加法器和数值比较器的应用。启发学生以互相讨论的方式完成中规模集成组合逻辑电路(MSI)的应用习题课,培养学生自学学习的能力。

【作业】

P179 3.8 3.10 3.14 3.16 3.23 3.27

第四章触发器

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、正确理解各种触发器的组成、工作原理。

2、熟练掌握触发器的逻辑功能。

【教学重点与教学难点】

本周教学重点:

1、基本触发器、同步触发器及主从触发器的电路结构、逻辑关系及动作特点。

2、基本RS触发器与同步RS触发器的区别。

本周教学难点:

1、触发器输入端的有效电平。

2、R、S触发器的不定态与约束条件。

【教学内容与时间安排】

一、触发器的定义与基本特点(约1学时)

能够储存一位二值信号的基本单元电路统称为触发器。触发器的基本特点一是具有两个能自行保持的稳定状态,二是能根据不同的输入信号置成1或0状态。

二、触发器的分类

触发器根据电路结构形式的不同,可分为基本触发器、同步触发器、维持阻塞触发器、主从触发器、CMOS边沿触发器等;根据逻辑功能的不同,可分为RS触发器、JK触发器、T触发器、D触发器等。

三、基本RS触发器(约1学时)

1、电路结构;

2、逻辑功能;

3、动作特点;

4、优缺点。

四、同步RS触发器(约1学时)

1、电路结构;

2、逻辑功能;

3、动作特点;

4、优缺点。

五、主从RS触发器(约1学时)

1、电路结构;

2、逻辑功能;

3、动作特点;

4、优缺点。

六、主从JK触发器(约1学时)

1、电路结构;

2、逻辑功能;

3、动作特点;

4、优缺点。

【教学方法与教学手段】

以讲授为主,首先分析基本RS触发器的电路结构与动作特点,然后根据电路要求引入同步RS触发器。另外组织学生讨论触发器的电压波形,以加深对动作特点的理解。

【作业】

P216 4.1 4.5 4.7 4.8 4.9

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、熟练掌握触发器一般描述触发器逻辑功能的方法:特性方程(或状态方程);状态转换真值表;状态转换图;时序图。

2、熟练掌握分析各类型触发器的输出电压波形即时序图。

3、本章讲完后,应从电路组成、逻辑功能两条线对本章的内容加以小结,以澄清学生中可能存在的糊涂概念。

【教学重点与教学难点】

本周教学重点:

1、边沿触发器的电路结构、动作特点。

2、分析触发器的输出电压波形。

3、触发器的逻辑功能及逻辑功能的转换。

本周教学难点:

1、各边沿触发器的触发方式。

2、输入端R D、S D的输入信号对输出波形的影响。

3、触发器的状态转换图。

4、触发器逻辑功能的转换。

【教学内容与时间安排】

一、边沿触发器(约1学时)

1、电路特点;

2、逻辑功能

3、动作特点

触发器的动作特点在逻辑符号中以CP输入处的“﹥表示”,另外CP输入处没有小圆圈表示上升沿触发;若输入处有小圆圈表示下降沿触发。

4、集成D触发器

重点介绍双D触发器74LS74。

二、触发器的逻辑功能和电路结构的关系(约1学时)

所谓逻辑功能,是指触发器的次态和现态及输入信号之间在稳态下的逻辑关系,这种逻辑关系可以用特性表、特性方程或状态转换固给出。根据逻辑功能的不同特点,把触发器分为RS、JK、T、D等几种类型。

而基本触发器、同步触发器、主从触发器、边沿触发器等是指电路结构的不同形式。由于电路结构形式的不同,带来了各不相同的动作特点。

同一种逻辑功能的触发器可以用不同的电路结构实现。逻辑功能与电路结构并无固定的对应关系,更不要把两者混为一谈。

三、触发器的逻辑功能分类 1、RS 触发器

按RS 触发器的特性表可得到它的特性方程: Q R S Q n n -

-++=1

S ·R=0 (约束条件)

此外,还可用状态转换图表示RS 触发器的逻辑功能。 2、 JK 型触发器

JK 触发器的特性方程:Q K J Q n

n

n Q +=+1

JK 触发器的状态转换图。 3、T 触发器

T 触发器的特性方程:Q T Q T Q n

n

n ----++=1 T 触发器的状态转换图。

当T 触发器的控制端接至固定的高电平时,则变为T ’触发器,其特性方程为:

Q n

n Q =+1

4、D 触发器

D 触发器的特性方程:D Q n =+1

D 触发器的状态转换图。

四、触发器逻辑功能的转换(约1学时)

1、转换方法:就是求转换逻辑的步骤,也即是求已有触发器驱动方程的步骤. 公式法:利用特性方程联解求转换逻辑。这种方法书写简便,便于利用逻辑代数的公式和定理进行运算,但要求一定的技巧.然而常用的触发器就那么几种,所以针对这几种具体的电路掌握起来还是容易的. 图形法:利用特性表、驱动表和卡诺图求转换逻辑.这种方法比较直观步骤清晰,不易出错,但有些繁琐.

2、JK 触发器转换成D 、T 、T ’触发器

3、D 触发器转换成JK 、T 、T ’触发器

五、分析各类型触发器的输出电压波形(习题课)。(约2学时)

分析触发器电路的输出电压波形时,不仅要知道它的逻辑功能,还必须知道它的电路结构类型。只有这样,才能正确掌握它的动作特点。 *此处可提问学生,与学生互动讨论。

【教学方法与教学手段】

本讲以讲授为主。首先分析边沿触发器的电路结构与动作特点,并组织学生分析讨论边沿触发器的输出电压波形,以加深对触发器动作特点的理解。

其二,按逻辑功能将触发器分为RS 触发器、JK 触发器、T 触发器和D 触发器。主要说明它们的特性方程和状态转换图。通过举例说明几种逻辑功能转换的实现。让学生通过讨论掌握逻辑功能的转换方法。

【作业】

P217 4.10 4.11 4.12 4.15 4.19

第五章时序逻辑电路

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、熟练掌握时序逻辑电路的分析方法。

2、正确理解各种寄存器,包括移位寄存器的电路组成、工作原理及应用。

【教学重点与教学难点】

本周教学重点:

1、同步时序逻辑电路的分析方法。

2、寄存器、移位寄存器的逻辑功能及应用。

本周教学难点:

时序逻辑电路的状态转换表、状态转换图和时序图等表示方法。

【教学内容与时间安排】

一、时序逻辑电路的特点(约1学时)

1、时序电路通常包含组合电路和存储电路两个组成部分,而存储电路是必不可少的。

2、存储电路的输出状态必须反馈到组合电路的输入端,与输入信号一起,共同决定组合逻辑电路的输出。

3、由于存储电路中触发器的动作特点不同,在时序电路中又有同步时序电路和异步时序电路之分。在同步时序电路中,所有触发器状态的变化都是在同一时钟信号操作下同时发生的。而在异步时序电路中.触发器状态的变化不是同时发生的。

二、同步时序逻辑电路的分析方法(约2学时)

分析同步时序逻辑电路归纳起来可按下列六个步骤进行

1、根据给定电路写出驱动方程。

2、根据给定电路写出输出方程

3、求状态方程

4、根据方程计算出状态转换表

5、画状态图(或状态表、或时序图)

6、分析逻辑功能。

三、寄存器(约0.5学时)

1、定义:

2、电路结构与功能实现:

四、移位寄存器(约0.5学时)

1、定义:

2、结构与功能实现:

为便于扩展逻辑功能和增加使用的灵活性,在定型生产的移位寄存器集成电路上有的又附加了左、右移控制、数据并行输入、保持、异步置零(复位)等功能。74LS194A 4位双向移位寄存器逻辑图。

五、移位寄存器型计数器(约0.5学时)

1、环型计数器

将移位寄存器首尾相连,则在连续不断地输入时钟信号时寄存器的数据将循环右移。用电路的不同状态能够表示输入时钟信号的数目。环形计数器的突出优点是电路结构极其简单。

2、扭环形计数器

扭环型计数器只要将反馈逻辑函数取为:

===

-

=Q

D n1 0。

六、计数器概述(约0.5学时)

计数器可实现对时钟脉冲的计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。

计数器的种类非常繁多。如果按计数器中的触发器是否同时翻转分类,可以把计数器分为同步式和异步式两种。

如果按计数过程中计数器中的数字增减分类,又可以把计数器分为加法计数器、减法计数器和可逆计数器(或称为加/减计数器)。

如果按计数器中数字的编码方式分类,还可以分成二进制计数器、二—十进制计数器、循环码计数器等。

【教学方法与教学手段】

本讲以讲授为主,以多媒体教学为辅的方法。首先介绍同步时序逻辑电路分析的步骤。然后通过例5.1、例5.2具体强调各设计步骤的注意点。

最后结合实例教学,说明几个时序逻辑电路的设计过程,特别要求学生参与对关键问题的讨论。通过对各种对或错答案的讨论,消除模糊认识,加深对概念的理解。

【作业】

P300 5.1 5.2 5.7

【本周学时分配】

本周5学时。周二1~2节,周四3~5节。

【教学目的与基本要求】

1、了解计数器基本原理,掌握集成计数器的正确使用方法

2、熟练掌握集成计数器的正确使用方法,以及由通用集成计数器构成N进制计数的常用方法,如置零法、置数法、级联法等

【教学重点与教学难点】

本周教学重点:

1、异步计数器的电路特点、工作原理。

2、同步计数器的电路结构、工作原理。

3、常用计数器集成芯片的功能及使用方法。

4、任意进制计数器的设计方法:置零法以及置数法。

本周教学难点:

1、移位寄存器中双向移位功能的实现。

2、二-五-十进制计数器74LS290的逻辑功能及使用方法。

3、异步式预置数与同步式预置数的区别。

4、中规模集成计数器附加控制功能的分析。

5、置零法和置数法中置零信号和置数信号的确定。

6、异步式预置数与同步式预置数的区别。

【教学内容与时间安排】

一、异步计数器(约1学时)

异步计数器是异步时序电路,它的主要特点是内部各触发器的时钟脉冲CP 不全都接在一起,因此各触发器的翻转时刻有先有后,其输出可能会产生干扰毛刺现象,但其电路结构简单。

1、异步二进制加/减计数器

1)定义:

2)结构与功能实现:

2、异步十进制加法计数器74LS290

1)定义:

2)结构与功能实现:

又可将74LS290称为二—五—十进制异步计数器。异步计数器也存在两个明显的缺点,这两个缺点使异步计数器的应用受到很大的限制。

二、同步二进制计数器(约1学时)

《数字电子技术基础》 阎石编著_数字电路教案

数字电路教案 本课程理论课学时数为70,实验24学时。各章学时分配见下表:

第一章逻辑代数基础 【本周学时分配】 本周5学时。周二1~2节,周四3~5节。 【教学目的与基本要求】 1、掌握二进制数、二—十进制数(主要是8421 BCD码) 2、熟练掌握逻辑代数的若干基本公式和常用公式。 3、熟练掌握逻辑函数的几种表达形式。 【教学重点与教学难点】 本周教学重点: 1、绪论:重点讲述数字电路的基本特点、应用状况和课程主要内容。 2、逻辑代数的基本运算:重点讲述各种运算的运算规则、符号和表达式。 3、逻辑代数的基本公式和常用公式:重点讲述逻辑代数的基本公式与普通代数公式的区别,常用公式的应用背景。 4、逻辑函数的表示方法:重点讲述各种表示方法的特点和相互转换方法。 本周教学难点: 反演定理和对偶定理:注意两者之间的区别、应用背景和变换时应注意的问题。【教学内容与时间安排】 一、绪论(约0.5学时) 1、电子电路的分类。 2、数字电路的基本特点。 3、数字电路的基本应用。 4、本课程的主要内容; 5、本课程的学习方法和对学生的基本要求。 二、数制与码制(约1.5学时)(若前置课程已学,可作简单复习0.5学时) 1、几种不同进制(二、八、十、十六进制)。 2、几种不同进制相互转换。 3、码制(BCD码)。 三、逻辑代数 1、基本逻辑运算和复合逻辑运算:与、或、非运算是逻辑代数的基本运算;还可以形成其他复合运算,常用的是与非、或非、与或非、异或、同或运算。(约0.5学时) 2、常用公式(18个)(约0.5学时) 3、基本定理(代入定理、反演定理、对偶定理)(约0.5学时) 4、逻辑函数的概念及表示方法(约0.5学时) 5、逻辑函数各种表示方法间的转换:常用的转换包括:函数式←→真值表;函数式←→逻辑图(约1学时)

数字电路教案阎石第三章逻辑门电路

第3章逻辑门电路 3.1 概述 逻辑门电路:用以实现基本和常用逻辑运算的电子电路。简称门电路。用逻辑1和0 分别来表示电子电路中的高、低电平的逻辑赋值方式,称为正逻辑,目前在数字技术中,大都采用正逻辑工作;若用低、高电平来表示,则称为负逻辑。本课程采用正逻辑。 获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。 在数字集成电路的发展过程中,同时存在着两种类型器件的发展。一种是由三极管组成的双极型集成电路,例如晶体管-晶体管逻辑电路(简称TTL电路)及射极耦合逻辑电路(简称ECL 电路)。另一种是由MOS管组成的单极型集成电路,例如N-MOS逻辑电路和互补MOS(简称COMS)逻辑电路。 3.2 分立元件门电路 3.3.1 二极管的开关特性 3.2.2三极管的开关特性NPN型三极管截止、放大、饱和3种工作状态的特点

3.2.3二极管门电路1、二极管与门 2、二极管或门

3.2.4三极管非门 3.2.5组合逻辑门电路1、与非门电路 2、或非门电路

3.3 集成逻辑门电路 一、TTL与非门 1、电路结构 (1)抗饱和三极管 作用:使三极管工作在浅饱和状态。因为三极管饱和越深,其工作速度越慢,为了提高工作速度,需要采用抗饱和三极管。 构成:在普通三极管的基极B和集电极C之间并接了一个肖特基二极管(简称SBD)。 特点:开启电压低,其正向导通电压只有0.4V,比普通硅二极管0.7V的正向导通压降小得多;没有电荷存储效应;制造工艺和TTL电路的常规工艺相容,甚至无须增加工艺就可制造出SBD。(2)采用有源泄放电路 上图中的V6、R3、R6组成。 2、TTL与非门的工作原理 (1)V1的等效电路 V1是多发射极三极管,其有三个发射结为PN结。故输入级用 以实现A、B、C与的关系。其等效电路如右图所示。 (2)工作原理分析 ①输入信号不全为1: 如u A=0.3V,u B= u C =3.6V 则u B1=0.3+0.7=1V,T2、T5 截止,T3、T4导通 忽略i B3,输出端的电位为: u Y≈5―0.7―0.7=3.6V

数字电子技术基础(第五版)阎石主编

辽宁石油化工大学考试题 2007 -- 2008 学年第 2 学期 课程名称:数字电子技术考试形式:闭卷 授课学院:信息与控制工程学院试卷共8 页试卷:A 适用专业班级:自动化、电气、电信、测控06级 1.(166)8=()16 =()10 =()2 2.D触发器的特征方程为,JK触发器的特征方 程为,T触发器的特征方程为。 3.能够存储二值信息或代码的器件有_____________、______________、 _______________。 4.下图所示权电阻网络D/A转换器中,若取V REF =5V,则当输入数字 量为d 3d 2 d 1 d =1101时输出电压为_____________。 5.下图中G1为TTL门电路,输出状态为_________。 二、选择题(每题3分,共15分) 1.测得某逻辑门输入A,B和输出F的波形如图所示,则F(A,B)的表达式为。

A、F=AB B、F=A+B C、F=A⊕B D、F=AB A B F 2.能实现分时传送数据逻辑功能的是()。 A、TTL与非门 B、三态逻辑门 C、集电极开路门 D、CMOS逻辑门3.由555定时器构成的单稳态触发器,其输出脉冲宽度取决于。 A、电源电压 B、触发信号幅度 C、触发信号宽度 D、外接R、C的数值 4.为了构成4096×8的RAM,需要________片1024×2的RAM。 A、16片; B、8片; C、4片; D、2片。 5.某模/数转换器的输入为0 ~10V模拟电压,输出为8位二进制数字信号(D7 ~ D0)。若输入电压是2V,则输出的数字信号为____________。 A、00100011 B、00110011 C、00100001 D、00110001 三、(6分)用卡诺图将下列逻辑函数化成最简“与或”式。 F(A,B,C,D)=∑m(0,6,9,10,12,15)+∑d(2,7,8,11,13,14) 四、(15分)某工厂有A、B、C三个车间,各需电力10千瓦,由变电所的 X、Y两台变压器供电。其中X变压器的功率为13千伏安,Y变压器的功率 为25千伏安。为合理供电,需设计一个送电控制电路。使控制电路的输出接 继电器线圈。送电时线圈通电;不送电时线圈不通电。要求利用与非门和异 或门完成设计电路。(写出真值表、列出逻辑表达式并化简、画出逻辑电路) 五、(10分)根据触发脉冲CP与输入信号D,B画出波形Q1、Q2,设Q1、Q2初 态为0。

自己整理的数字电路(第五版 阎石)各章重点复习

数电课程各章重点 第一、二章 逻辑代数基础知识要点 一、二进制、十进制、十六进制数之间的转换;二进制数的原码、反码和补码 二、逻辑代数的三种基本运算以及5种复合运算的图形符号、表达式和真值表:与、或、非 三、逻辑代数的基本公式和常用公式、基本规则 逻辑代数的基本公式 逻辑代数常用公式: 吸收律:A AB A =+ 消去律:B A B A A +=+ A B A AB =+ 多余项定律:C A AB BC C A AB +=++ 反演定律:B A AB += B A B A ?=+ B A AB B A B A +=+ 基本规则:反演规则和对偶规则,例1-5 四、逻辑函数的三种表示方法及其互相转换 逻辑函数的三种表示方法为:真值表、函数式、逻辑图 会从这三种中任一种推出其它二种,详见例1-7 五、逻辑函数的最小项表示法:最小项的性质;例1-8 六、逻辑函数的化简:要求按步骤解答 1、 利用公式法对逻辑函数进行化简 2、 利用卡诺图对逻辑函数化简 3、 具有约束条件的逻辑函数化简 例1.1 利用公式法化简 BD C D A B A C B A ABCD F ++++=)( 解:BD C D A B A C B A ABCD F ++++=)( BD C D A B A B A ++++= )(C B A C C B A +=+

BD C D A B +++= )(B B A B A =+ C D A D B +++= )(D B BD B +=+ C D B ++= )(D D A D =+ 例1.2 利用卡诺图化简逻辑函数 ∑=)107653()(、、、、 m ABCD Y 约束条件为 ∑8)4210(、、、、 m 解:函数Y 的卡诺图如下: 00 01 11 1000011110AB CD 111 × 11××××D B A Y += 第四章 组合逻辑电路知识要点 一、组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关 二、 组合逻辑电路的分析方法(按步骤解题) 逻辑功能 真值表化简写出逻辑函数式逻辑图→→→→ 三、 若干常用组合逻辑电路 译码器(74LS138) 全加器(真值表分析) 数选器(74151和74153) 四、 组合逻辑电路设计方法(按步骤解题) 1、 用门电路设计 2、 用译码器、数据选择器实现 例3.1 试设计一个三位多数表决电路 1、 用与非门实现 2、 用译码器74LS138实现 3、 用双4选1数据选择器74LS153

阎石数字电子技术基础第5版知识点总结课后答案

第1章数制和码制 1.1复习笔记 一、数字信号与数字电路 1.模拟信号和数字信号 模拟信号:幅度和时间连续变化的信号。例如,正弦波信号。 数字信号:在幅度和时间上取值离散的信号。例如,统计一座桥上通过的汽车数量。 模拟信号经过抽样、量化、编码后可转化为数字信号。 数字信号的表示方式: (1)采用二值数字来表示,即0、1数字;0为逻辑0,1为逻辑1。 (2)采用逻辑电平来表示,即H(高电平)和L(低电平)。 (3)采用数字波形来表示。 2.模拟电路和数字电路 模拟电路:工作在模拟信号下的电路统称为数字电路。 数字电路:工作在数字信号下的电路统称为数字电路。 数字电路的主要研究对象是电路的输入和输出之间的逻辑关系;主要分析工具是逻辑代数关系;表达电路的功能的方法有真值表,逻辑表达式及波形图等。 二、几种常用的进制 不同的数码既可以用来表示不同数量的大小,又可以用来表示不同的事物。在用数码表示数量的大小时,采用的各种计数进位制规则称为数制,主要包括进位制、基数和位权三个方面。 进位制:多位数码每一位的构成以及从低位到高位的进位规则。 基数:在进位制中可能用到的数码个数。 位权:在某一进位制的数中,每一位的大小都对应着该位上的数码乘上一个固定的数,这个固定的数就是这一位的权数,权数是一个幂。 常用的数制有十进制、二进制、八进制和十六进制几种。 1.十进制 在十进制数中,每一位有0~9十个数码,所以计数基数为10。超过9的数必须用多位数表示,其中低位和相邻高位之间的关系是“逢十进一”,故称为十进制。 十进制的展开形式为 式中,是第i位的系数,可以是0~9十个数码中的任何一个。 任意N进制的展开形式为

阎石数字电路课后答案第一章习题答案

第一章 二进制到十六进制、十进制 (1)()2=(97)16=(151)10 (2)(1101101)2=(6D)16=(109)10 (3)2=16=(0.)10 (4)2=16=10 十进制到二进制、十六进制 (1)(17)10=(10001)2=(11)16 (2)(127)10=(1111111)2=(7F)16 16 21016 210)3.19()1010 1(11001.101(25.7)(4))A D7030.6()0101 0000 0111 1101 0110 (0.0110(0.39)(3) B 用公式化简逻辑函数 (1)Y=A+B (3)Y=1 ) =+(解:1A A 1)2( C B A C C B A C B Y C B A C B A Y AD C C B A D C B C B AD D C A AB D CD B A Y )()(Y )4(解: (5)Y=0 (7)Y=A+CD E ABCD E C ABCD CE AD B BC CE AD B BC Y CE AD B BC B A D C AC Y )()()() ()()6(解: C B A C B C B A A C B A C B A C B A C B C B A A C B A C B A C B A Y C B A C B A C B A Y )())(())()(() )()((8解:)( D A D A C B Y )9( E BD E D B F E A AD AC Y )10( (a) C B C B A Y (b) C B A ABC Y (c) ACD D C A D C A B A Y D AC B A Y 21, (d) C B A ABC C B A C B A Y BC AC AB Y 21, 1.10 求下列函数的反函数并化简为最简与或式 (1)C B C A Y (2)D C A Y C B C B AC C B AC B A BC AC C A B A BC AC C A B A Y BC AC C A B A Y ))((]))([())(())(()3(解: (4)C B A Y D C AB D C B D C A D C B D A C A C D C B C A D A Y C D C B C A D A Y )() )(())()(()5(解: (6)0 Y 1.11 将函数化简为最小项之和的形式 C B A C B A ABC BC A C B A C B A C B A ABC BC A C B A A C B B A BC A C B AC BC A Y C B A C BC A Y )()()1(解: D C B A CD B A D C B A ABCD BCD A D C B A Y )(2

数字电路课件,阎石著。

54LS160A / 74LS160A 中文数据手册 Data Sheet 规 范 表 符 号 参 数 名 称 V CC 电源电压 参 数 值 最 小 典 型 最 大 54 4.5 5 5.5 74 4.75 5 5.25 单 位 V I OH 输出高电平电流 -400 μA 54 4 I OL 输出低电平电流 mA 748 BDTIC Semiconductor https://www.360docs.net/doc/0415782182.html,/Semiconductor

f CK 时钟频率 025 MHz t W (CK ) 时钟脉冲宽度 25 ns t W (CR ) 清除脉冲宽度 20 ns A ·B ·C ·D 20 ts 建立时间 EP ,ET 20置数 20 ns th 维持时间 0ns 54 -55 125 T A 工作温度 ℃74070 参数值 符 号 参 数 名 称 单位测 试 条件 最小典型最大 V IH 输入高电平电压 2V 54LS160A 0.7 V IL 输入低电平电压 74LS160A 0.8V V CD 输入钳位电压 -1.5 V V CC =最小 I I =-18mA 54LS160A 2.5 3.474LS160A 2.7 3.4V CC =最小 V IH =2V V IL =最大 I OH =-400μA V OH 输出高电平电压 V 54,74 0.25 0.4 I OL =4mA V V CC =最小 V OL 输出低电平电压74LS160A 0.350.5数据或赋能 P 0. 1V IL =最大 V IH =2V I OL =8mA 最大输入 I mA V CC =最大 V I =7V 置数、时钟或赋能 T 0.2 电压时的I 输入电流 清除 0.1数据或赋能 P 20 输入高电平电流 输入低电平电流 I IH I IL 置数、时钟或赋能 T 40清除 20数据或赋能 P -0.4置数、时钟或赋能 T -0.8清除 -0.4μA V CC =最大 V I =2.7V mA V CC =最大 V I =0.4V I OS 短路输出电流 -15-100mA V CC =最大 I CCH 高电平输出电源电流 18 31 mA V CC =最大 注 1 I CCL 低电平输出电源电流 19 32 mA V CC =最大 注 2 f MAX 最大时针频率 25 32 MHZ V CC =最大 t PLH 2035(到输出)从(输入)时钟 ns t PHL 行波进位 18 35 t PLH t PHL t PLH t PHL 132418 2713 2418 27时钟(置数输入为 高电平) 时钟(置数输入为 低电平) 任一个 Q 任一个 Q ns ns C L =15pF R L =2k ? t PLH t PHL 9149 14使能 T 行波进位ns t PHL 清除 任一个 Q 2028ns 注 1:I CCH 的测量条件是负载输入先接高电平,后接低电平,其他输入为高电平,所有输出开路; BDTIC Semiconductor https://www.360docs.net/doc/0415782182.html,/Semiconductor

阎石数字电路课后答案第一章习题答案

第一章 1.1二进制到十六进制、十进制 (1)(10010111)2=(97)16=(151)10 (2)(1101101)2=(6D)16=(109)10 (3)(0.01011111)2=(0.5F)16=(0.37109375)10 (4)(11.001)2=(3.2)16=(3.125)10 1.2十进制到二进制、十六进制 (1)(17)10=(10001)2=(11)16 (2)(127)10=(1111111)2=(7F)16 16 21016210)3.19()1010 1(11001.101(25.7)(4))A D7030.6()0101 0000 0111 1101 0110 (0.0110(0.39)(3) B ====1.8用公式化简逻辑函数 (1)Y=A+B (3)Y=1 ) =+(解:1A A 1)2(=+++=+++=+++=C B A C C B A C Y C B A C B A Y AD C B AD B C B AD D C A AB D CD B A Y =++=++=++=)()(Y )4(解: (5)Y=0 (7)Y=A+CD E ABCD E C ABCD CE AD B BC CE AD B BC Y CE AD B BC B A D C AC Y =+=?+=+?=++++=)()()() ()()6(解: C B A C B C B A A C B A C B A C B A C B C B A A C B A C B A C B A Y C B A C B A C B A Y +=++=+++=++++=++++?+=++++++=)() )(())()(() )()((8解:)( D A D A C B Y ++=)9( E BD E D B F E A AD AC Y ++++=)10( 1.9 (a) C B C B A Y += (b) C B A ABC Y += (c) ACD D C A D C A B A Y D AC B A Y +++=+=21, (d) C B A ABC C B A C B A Y BC AC AB Y +++=++=21, 1.10 求下列函数的反函数并化简为最简与或式 (1)C B C A Y += (2)D C A Y ++= C B C B AC C B AC B A BC AC C A B A BC AC C A B A Y BC AC C A B A Y +=++++=?+++=+++=+++=))((]))([())(())(()3(解: (4)C B A Y ++= D C AB D C B D C A D C B D A C A C D C B C A D A Y C D C B C A D A Y =++=+++=++++=+++=)() )(())()(()5(解: (6)0=Y 1.11 将函数化简为最小项之和的形式 C B A C B A ABC BC A C B A C B A C B A ABC BC A C B A A C B B A BC A C B AC BC A Y C B AC BC A Y +++=++++=++++=++=++=)()()1(解: D C B A CD B A D C B A ABCD BCD A D C B A Y +++++=)(2

数字电子技术基础试题及答案1_阎石第五版

一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是()、()、()和()。2.将2004个“1”异或起来得到的结果是()。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入()电平。 5.基本逻辑运算有: ()、()和()运算。 6.采用四位比较器对两个四位数比较时,先比较()位。 7.触发器按动作特点可分为基本型、()、()和边沿型; 8.如果要把一宽脉冲变换为窄脉冲应采用()触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。 10.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。 11.数字系统按组成方式可分为、两种; 12.两二进制数相加时,不考虑低位的进位信号是()加器。 13.不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。 15.计数器按CP脉冲的输入方式可分为___________和___________。 16.触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用___________、___________、___________等方法可以实现任意进制的技术器。 18.4. 一个 JK 触发器有个稳态,它可存储位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。 20.把JK触发器改成T触发器的方法是。 二.数制转换(5分):

阎石数字电路课后答案第三章习题答案

第三章 3.1 解:由图可写出Y 1、Y 2的逻辑表达式: BC AC AB Y C B A C B A C B A ABC BC AC AB C B A ABC Y ++=+++=+++++=21)( 真值表: 3.2 解: A Y A Y A Y A Y Z comp A A A Y A A A A Y A Y A Y Z comp ======++=+=====43322114324323232210001,,,时,、,,,时,、, 真值表: 3.3解: 3.4解:采用正逻辑,低电平=0,高电平=1。设水泵工作为1,不工作为0,由题目知,水泵工作情况只 有四种:全不工作,全工作,只有一个工作 真值表:

图略 3.5解: 设输入由高位到低位依次为:A4、A3、A2、A1, 输出由高位到地位依次为:B4、B3、B2、B1 3.6 11111 , 00000 31 3.7解:此问题为一优先编码问题,74LS148为8-3优先编码器,只用四个输入端即可,这里用的是7~4, 低4位不管;也可用低4位,但高位必须接1(代表无输入信号);用高4位时,低4位也可接1,以免无病房按时灯会亮。 3.8

(图略) 3.9 解: 3.11解: 3.10解: 3.12解:

3.13解: 3.14 由表知,当DIS=INH=0时 D BC A CD B A CD B A C B A D C B A D C B A Z C B A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y + + + + + = + + + + + + + = 得: 、 、 代入 7 1 2 6 1 2 5 1 2 4 1 2 3 1 2 2 1 2 1 1 2 1 2 3.15 PQ N M PQ N M Q P MN Q P N M Z+ + + = 3.16 解:4选1逻辑式为:

相关文档
最新文档