基于FPGA的CRC并行算法研究与实现

万方数据

万方数据

万方数据

万方数据

基于FPGA的CRC并行算法研究与实现

作者:常天海, 胡鉴

作者单位:华南理工大学电子与信息学院,广州,510640

刊名:

微处理机

英文刊名:MICROPROCESSORS

年,卷(期):2010,31(2)

被引用次数:0次

参考文献(7条)

1.金素梅,王家礼.基于FPGA的CRC编码器的实现[J].现代电子技术,2005(24):18-20.

2.杨敌华,李丽,沙金,等.循环冗余校验在USB数据传输中的应用[J].电子测量技术,2007,30(1):125-127.

3.Shukla S,Bergmann N W.Single bit error correction implementation in CRC-16 on FPGA[C].Field-Programmable Technology,200

4.Proceedings.2004 IEEE International Conference,2004:319-322.

4.李宥谋,房鼎益.CRC编码算法研究与实现[J].西北大学学报,2006,36(6):895-898.

5.Braun F,Waldvogel M.Fast Incremental CRC Updates for IP over ATM Networks.High Performance Switching and Routing[C].2001 IEEE Workshop,2001(5):48-52.

6.王诚,吴继华,范丽珍.Alter FPGA/CPLD设计(基础篇)[M].北京:人民邮电出版社.2005.

7.Peter Sweeney.差错控制编码[M].俞越,张丹,译.北京:清华大学出版社,2004.

本文链接:https://www.360docs.net/doc/564659189.html,/Periodical_wclj201002014.aspx

授权使用:西安交通大学(wfxajd),授权号:ba17eaee-7170-49b5-88db-9df50142e809

下载时间:2010年9月18日

相关文档
最新文档