电路设计经典知识

电路设计经典知识
电路设计经典知识

盲孔和埋孔

理论为:在最基本的PCB(单面板)上,零件都集中在其中一面,导线则都集中在另一面。这么一来我们就需要在板子上打孔,这样元件针脚才能穿过板子到另一面,所以零件的针脚是焊在另一面上的。因为如此,PCB的正反面分别被称为零件面(Component

Side)与焊接面(Solder

Side)。不过在多层板当中,如果您只想连接其中一些线路,则需要采用埋孔(Buried

vias)和盲孔(Blind

vias)技术。盲孔是将几层内部PCB与表面PCB连接,不用穿透整个电路板。埋孔则只连接内部的PCB,所以仅从表面是看不出来的。

loading...

2006-12-21

PCB设计技巧百问2

1、如何选择PCB板材?
选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectric

loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric

constant)和介质损在所设计的频率是否合用。
2、如何避免高频干扰?
避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加ground

guard/shunt

traces在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output

impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
4、差分布线方式是如何实现的?
差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side实现的方式较多。
5、对于只有一个输出端的时钟信号线,如何实现差分布线?
要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。
6、接收端差分线对之间可否加一匹配电阻?
接收端差分线对间的匹配电阻通常会加,

其值应等于差分阻抗的值。这样信号品质会好些。
7、为何差分对的布线要靠近且平行?
对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential

impedance)的值,

此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近,

差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing

delay)。
8、如何处理实际布线中的一些理论冲突的问题
1. 基本上,

将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat),

还有不要让电源和信号的回流电流路径(returning current path)变太大。2.

晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain与phase的规范,

而这模拟信号的振荡规范很容易受到干扰, 即使加ground guard

traces可能也无法完全隔离干扰。而且离的太远, 地平面上的噪声也会影响正反馈振荡电路。所以,

一定要将晶振和芯片的距离进可能靠近。3. 确实高速布线与EMI的要求有很多冲突。

但基本原则是因EMI所加的电阻电容或ferrite bead,

不能造成信号的一些电气特性不符合规范。所以,

最好先用安排走线和PCB叠层的技巧来解决或减少EMI 的问题, 如高速信号走内层。

最后才用电阻电容或ferrite bead的方式, 以降低对信号的伤害。


9、如何解决高速信号的手工布线和自动布线之间的矛盾?
现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及

name=baidusnap0>过孔数目。

各家EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。例如,

是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。

这会影响到自动布线出来的走线方式是否能符合设计者的想法。另外,

手动调整布线的难易也与绕线引擎的能力有绝对的关系。例如, 走线的推挤能力,

style="COLOR: black; BACKGROUND-COLOR:

#ffff66">过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。所以,

选择一个绕线引擎能力强的布线器, 才是解决之道。
10、关于test

coupon。
test coupon是用来以TDR (Time Domain

Reflectometer) 测量所生产的PCB板的特性阻抗是否满足设计需求。

一般要控制的阻抗有单根线和差分对两种情况。所以,test

coupon上的走线线宽和线距(有差分对时)要与所要控制的线一样。最重要的是测量时接地点的位置。

为了减少接地引线(ground lead)的电感值,

TDR探棒(probe)接地的地方通常非常接近量信号的地方(probe tip),所以,test

coupon上量测信号的点跟接地点的距离和方式要符合所用的探棒。详情参考如下链接1.

href="https://www.360docs.net/doc/8f8308620.html,/design/chipsets/applnots/pcd_pres399.pdf2">

color=#000080>https://www.360docs.net/doc/8f8308620.html,/design/chipsets/applnots/pcd_pres399.pdf2.

href="https://www.360docs.net/doc/8f8308620.html,/index.html">

color=#000080>https://www.360docs.net/doc/8f8308620.html,/index.html

(点选Application

notes)
11、在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?
一般在空白区域的敷铜绝大部分情况是接地。

只是在高速信号线旁敷铜时要注意敷铜与信号线的距离,因为所敷的铜会降低一点走线的特性阻抗。

也要注意不要影响到它层的特性阻抗,例如在dual

stripline的结构时。
12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?
是的,

在计算特性阻抗时电源平面跟地平面都必须视为参考平面。例如四层板: 顶层-电源层-地层-底层,

这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。
13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?
一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。
14、添加测试点会不会影响高速信号的质量?
至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用线上既有的穿孔(via

or DIP

pin)当测试点)可能加在线上或是从线上拉一小段线出来。前者相当于是加上一个很小的电容在线上,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge

rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。
15、若干PCB组成系统,各板之间的地线应如何连接?
各个PCB板子相互连接之间的信号或电源在动作时,例如A 板子有电源或信号送到B板子,一定会有等量的电流从地层流回到A板子

(此为Kirchoff current

law)。这地层上的电流会找阻抗最小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。
16、能介绍一些国外关于高速PCB设计的技术书籍和资料吗?
现在高速数字电路的应用有通信网路和计算机等相关领域。在通信网路方面,PCB板的工作频率已达GHz上下,迭层数就我所知有到40层之多。计算机相关应用也因为芯片的进步,无论是一般的PC或服务器(Server),板子上的最高工作频率也已经达到400MHz

(如Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried

vias)、mircrovias及build-up制程工艺的需求也渐渐越来越多。

这些设计需求都有厂商可大量生产。以下提供几本不错的技术书籍:1.Howard W.

Johnson,“High-Speed Digital Design –A Handbook of

Black Magic”;2.Stephen H. Hall,“High-Speed

Digital System Design”;3.Brian Yang,“Digital

Signal Integrity”;4.Dooglas Brook,“Integrity

Issues and printed Circuit Board

Design”。
17、两个常被参考的特性阻抗公式:
a.微带线(microstrip)

Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)]

其中,W为线宽,T为走线的铜皮厚度,H为走线到参考平面的距离,Er是PCB板材质的介电常数(dielectric

constant)。此公式必须在0.1<(W/H)<2.0及1<(Er)<15的情况才能应用。

b.带状线(stripline)

Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]}

其中,H为两参考平面的距离,并且走线位于两参考平面的中间。此公式必须在W/H<0.35及T/H<0.25的情况才能应用。
18、差分信号线中间可否加地线?
差分信号中间一般是不能加地线。因为差分信号的应用原理最重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如flux

cancellation,抗噪声(noise

immunity)能力等。若在中间加地线,便会破坏耦合效应。
19、刚柔板设计是否需要专用设计软件与规范?国内何处可以承接该类电路板加工?


可以用一般设计PCB的软件来设计柔性电路板(Flexible

Printed

Circuit)。一样用Gerber格式给FPC厂商生产。由于制造的工艺和一般PCB不同,各个厂商会依据他们的制造能力会对最小线宽、最小线距、最小孔径(via)有其限制。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。
20、适当选择PCB与外壳接地的点的原则是什么?
选择PCB与外壳接地点选择的原则是利用chassis

ground提供低阻抗的路径给回流电流(returning

current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将PCB的地层与chassis

ground做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。
21、电路板DEBUG应从那几个方面着手?
就数字电路而言,首先先依序确定三件事情:

1. 确认所有电源值的大小均达到设计所需。有些多重电源的系统可能会要求某些电源之间起来的顺序与快慢有某种规范。

2. 确认所有时钟信号频率都工作正常且信号边缘上没有非单调(non-monotonic)的问题。

3. 确认reset信号是否达到规范要求。

这些都正常的话,芯片应该要发出第一个周期(cycle)的信号。接下来依照系统运作原理与bus

protocol来debug。


22、在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高PCB的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请专家介绍在高速(>100MHz)高密度PCB设计中的技巧?
在设计高速高密度PCB时,串扰(crosstalk

interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal

integrity)有很大的影响。以下提供几个注意的地方: 1.控制走线特性阻抗的连续与匹配。

2.走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。

3.选择适当的端接方式。

4.避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。

5.利用盲埋孔(blind/buried via)来增加走线面积。但是PCB 板的制作成本会增加。

在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。
23、模拟电源处的滤波经常是用LC电路。但是为什么有时LC比RC滤波效果差?


LC与RC滤波效果的比较必须考虑所要滤掉的频带

与电感值的选择是否恰当。

因为电感的感抗(reactance)大小与电感值和频率有关。如果电源的噪声频率较低,而电感值又不够大,这时滤波效果可能不如RC。但是,使用RC滤波要付出的代价是电阻本身会耗能,效率较差,且要注意所选电阻能承受的功率。


24、滤波时选用电感,电容值的方法是什么?
电感值的选用除了考虑所想滤掉的噪声频率外,还要考虑瞬时电流的反应能力。如果LC的输出端会有机会需要瞬间输出大电流,则电感值太大会阻碍此大电流流经此电感的速度,增加纹波噪声(ripple

noise)。电容值则和所能容忍的纹波噪声规范值的大小有关。纹波噪声值要求越小,电容值会较大。而电容的ESR/ESL也会有影响。

另外,如果这LC是放在开关式电源(switching regulation

power)的输出端时,还要注意此LC所产生的极点零点(pole/zero)对负反馈控制(negative

feedback control)回路稳定度的影响。


25、如何尽可能的达到EMC要求,又不致造成太大的成本压力?
PCB板上会因EMC而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了ferrite

bead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过EMC的要求。以下仅就PCB板的设计技巧提供几个降低电路产生的电磁辐射效应。

1、尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。

2、注意高频器件摆放的位置,不要太靠近对外的连接器。

3、注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path),

以减少高频的反射与辐射。

4、在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。

5、对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到chassis ground。

6、可适当运用ground guard/shunt

traces在一些特别高速的信号旁。但要注意guard/shunt

traces对走线特性阻抗的影响。

7、电源层比地层内缩20H,H为电源层与地层之间的距离。
26、当一块PCB板中有多个数/模功能块时,常规做法是要将数/模地分开,原因何在?
将数/模地分开的原因是因为数字电路在高低电位切换时会在电源和地产生噪声,噪声的

style="COLOR: black; BACKGROUND-COLOR:

#99ff99">大小跟信号的速度及电流

style="COLOR: black;

BACKGROUND-COLOR:

#99ff99">大小有关。如果地平面上不分割且由数字区域电路所产生的噪声较大而模拟区域的电路又非常接近,则即使数模信号不交叉,

模拟的信号依然会被地噪声干扰。也就是说数模地不分割的方式只能在模拟电路区域距产生大噪声的数字电路区域较远时使用。
27、另一种作法是在确保数/模分开布局,且数/模信号走线相互不交叉的情况下,整个PCB板地不做分割,数/模地都连到这个地平面上。道理何在?
数模信号走线不能交叉的要求是因为速度稍快的数字信号其返回电流路径(return

current

path)会尽量沿着走线的下方附近的地流回数字信号的源头,若数模信号走线交叉,则返回电流所产生的噪声便会出现在模拟电路区域内。
28、在高速PCB设计原理图设计时,如何考虑阻抗匹配问题?
在设计高速PCB电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系,

例如是走在表面层(microstrip)或内层(stripline/double

stripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。
29、哪里能提供比较准确的IBIS模型库?
IBIS模型的准确性直接影响到仿真的结果。基本上IBIS可看成是实际芯片I/O

buffer等效电路的电气特性资料,一般可由SPICE模型转换而得(亦可采用测量,

但限制较多),而SPICE的资料与芯片制造有绝对的关系,所以同样一个器件不同芯片厂商提供,其SPICE的资料是不同的,进而转换后的IBIS模型内之资料也会随之而异。也就是说,如果用了A厂商的器件,只有他们有能力提供他们器件准确模型资料,因为没有其它人会比他们更清楚他们的器件是由何种工艺做出来的。如果厂商所提供的IBIS不准确,

只能不断要求该厂商改进才是根本解决之道。
30、在高速PCB设计时,设计者应该从那些方面去考虑EMC、EMI的规则呢?
一般EMI/EMC设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面.

前者归属于频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz).

所以不能只注意高频而忽略低频的部分.一个好的EMI/EMC设计必须一开始布局时就要考虑到器件的位置,

PCB迭层的安排, 重要联机的走法, 器件的选择等, 如果这些没有事前有较佳的安排,

事后解决则会事倍功半, 增加成本. 例如时钟产生器的位置尽量不要靠近对外的连接器,

高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射, 器件所推的信号之斜率(slew

rate)尽量小以减低高频成分,

选择去耦合(decoupling/bypass)电容时注意其频率响应是

否符合需求以降低电源层噪声.

另外, 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop

impedance尽量小)以减少辐射. 还可以用分割地层的方式以控制高频噪声的范围. 最后,

适当的选择PCB与外壳的接地点(chassis

ground)。
31、如何选择EDA工具?
目前的pcb 设计软件中,热分析都不是强项,所以并不建议选用,其它的功能1.3.4可以选择PADS或Cadence性能价格比都不错。

PLD的设计的初学者可以采用PLD芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。
32、请推荐一种适合于高速信号处理和传输的EDA软件。
常规的电路设计,INNOVEDA

的PADS

就非常不错,且有配合用的仿真软件,而这类设计往往占据了70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用Cadence的解决方案应该属于性能价格比较好的软件,当然Mentor的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家

王升)
33、对PCB板各层含义的解释
Topoverlay ----顶层器件名称,

也叫top silkscreen 或者top component legend, 比如R1

C5,

IC10.bottomoverlay----同理multilayer-----如果你设计一个4层板,你放置一个

free pad or via, 定义它作为multilay 那么它的pad就会自动出现在4个层

上,如果你只定义它是top layer,

那么它的pad就会只出现在顶层上。
34、2G以上高频PCB设计,走线,排版,应重点注意哪些方面?
2G以上高频PCB属于射频电路设计,不在高速数字电路设计讨论范围内。而射频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求EDA工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor公司的boardstation中有专门的RF设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是agilent的eesoft,和Mentor 的工具有很好的接口。
35、2G以上高频PCB设计,微带的设计应遵循哪些规则?
射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工具中规定。
36、对于全数字信号的PCB,板上有一个80MHz的钟源。除了采用丝网(接地)外,为了保证有足够的驱动能力,还应该采用什么样的电路进行保护?
确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信号),在计算系统时序时,要算上时钟在驱动芯片内时延。
37、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响小?
时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板的接地供电也是问题。如果要长距离传输,建议采用差分信号。LVDS信号可以满足驱动能力要求,不过您的时钟

不是太快,没有必要。
38、27M,SDRAM时钟线(80M-90M),这些时钟线二三次谐波刚好在VHF波段,从接收端高频窜入后干扰很大。除了缩短线长以外,还有那些好办法?
如果是三次谐波大,二次谐波小,可能因为信号占空比为50%,因为这种情况下,信号没有偶次谐波。这时需要修改一下信号占空比。此外,对于如果是单向的时钟信号,一般采用源端串联匹配。这样可以抑制二次反射,但不会影响时钟沿速率。源端匹配值,可以采用下图公式得到。


39、什么是走线的拓扑架构?
Topology,有的也叫routing

order.对于多端口连接的网络的布线次序。
40、怎样调整走线的拓扑架构来提高信号的完整性?
这种网络信号方向比较复杂,因为对单向,双向信号,不同电平种类信号,拓朴影响都不一样,很难说哪种拓朴对信号质量有利。而且作前仿真时,采用何种拓朴对工程师要求很高,要求对电路原理,信号类型,甚至布线难度等都要了解。
41、怎样通过安排迭层来减少EMI问题?
首先,EMI要从系统考虑,单凭PCB无法解决问题。层叠对EMI来讲,我认为主要是提供信号最短回流路径,减小耦合面积,抑制差模干扰。另外地层与电源层紧耦合,适当比电源层外延,对抑制共模干扰有好处。
42、为何要铺铜?
一般铺铜有几个方面原因。1,EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如PGND起到防护作用。2,PCB工艺要求。一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB板层铺铜。3,信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线。当然还有散热,特殊器件安装要求铺铜等等原因。
43、在一个系统中,包含了dsp和pld,请问布线时要注意哪些问题呢?
看你的信号速率和布线长度的比值。如果信号在传输线上的时延和信号变化沿时间可比的话,就要考虑信号完整性问题。另外对于多个DSP,时钟,数据信号走线拓普也会影响信号质量和时序,需要关注。
44、除protel工具布线外,还有其他好的工具吗?
至于工具,除了PROTEL,还有很多布线工具,如MENTOR 的WG2000,EN2000系列和powerpcb,Cadence的allegro,zuken的cadstar,cr5000等,各有所长。
45、什么是“信号回流路径”?


信号回流路径,即return

current。高速数字信号在传输时,信号的流向是从驱动器沿PCB传输线到负载,再由负载沿着地或电源通过最短路径返回驱动器端。这个在地或电源上的返回信号就称信号回流路径。Dr.Johson在他的书中解释,高频信号传输,实际上是对传输线与直流层之间包夹的介质电容充电的过程。SI分析的就是这个围场的电磁特性,以及他们之间的耦合。
46、如何对接插件进行SI分析?
在IBIS3.2规范中,有关于接插件模型的描述。一般使用EBD模型。如果是特殊板,如背板,需要SPICE模型。也可以使用多板仿真软件(HYPERL YNX或IS_multiboard),建立多板系统时,输入接插件的分布参数,一般从接插件手册中得到。当然这种方式会不够精确,但只要在可接受范围内即可。
47、请问端接的方式有哪些?
端接(terminal),也称匹配。一般按照匹配位置分有源端匹配和终端匹配。其中源端匹配一般为电阻串联匹配,终端匹配一般为并联匹配,方式比较多,有电阻上拉,电阻下拉,戴维南匹配,AC匹配,肖特基二极管匹配。
48、采用端接(匹配)的方式是由什么因素决定的?
匹配采用方式一般由BUFFER特性,拓普情况,电平种类和判决方式来决定,也要考虑信号占空比,系统功耗等。
49、采用端接(匹配)的方式有什么规则?
数字电路最关键的是时序问题,加匹配的目的是改善信号质量,在判决时刻得到可以确定的信号。对于电平有效信号,在保证建立、保持时间的前提下,信号质量稳定;对延有效信号,在保证信号延单调性前提下,信号变化延速度满足要求。Mentor ICX产品教材中有关于匹配的一些资料。另外《High

Speed Digital design a hand book of

blackmagic》有一章专门对terminal的讲述,从电磁波原理上讲述匹配对信号完整性的作用,可供参考。
50、能否利用器件的IBIS模型对器件的逻辑功能进行仿真?如果不能,那么如何进行电路的板级和系统级仿真?
IBIS模型是行为级模型,不能用于功能仿真。功能仿真,需要用SPICE模型,或者其他结构级模型。
51、在数字和模拟并存的系统中,有2种处理方法,一个是数字地和模拟地分开,比如在地层,数字地是独立地一块,模拟地独立一块,单点用铜皮或FB磁珠连接,而电源不分开;另一种是模拟电源和数字电源分开用FB连接,而地是统一地地。请问李先生,这两种方法效果是否一样?


应该说从原理上讲是一样的。因为电源和地对高频信号是等效的。区分模拟和数字部分的目的是为了抗干扰,主要是数字电路对模拟电路的干扰。但是,分割可能造成信号回流路径不完整,影响数字信号的信号质量,影响系统EMC 质量。因此,无论分割哪个平面,要看这样作,信号回流路径是否被增大,回流信号对正常工作信号干扰有多大。现在也有一些混合设计,不分电源和地,在布局时,按照数字部分、模拟部分分开布局布线,避免出现跨区信号。
52、安规问题:FCC、EMC的具体含义是什么?
FCC:

federal communication commission 美国通信委员会EMC:

electro megnetic compatibility

电磁兼容FCC是个标准组织,EMC是一个标准。标准颁布都有相应的原因,标准和测试方法。

loading...

2006-12-21

[转]PCB设计技巧百问1

1、如何选择PCB板材?

选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectric

loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric

constant)和介质损在所设计的频率是否合用。

2、如何避免高频干扰?

避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加ground

guard/shunt traces在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。

3、在高速设计中,如何解决信号的完整性问题?

信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output

impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。

4、差分布线方式是如何实现的?

差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side实现的方式较多。

5、对于只有一个输出端的时钟信号线,如何实现差分布线?

要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。

6、接收端差分线对之间可否加一匹配电阻?

接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号品质会好些。

7、为何差分对的布线要靠近且平行?

对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential

impedance)的值,

此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近,

差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing

delay)。

8、如何处理实际布线中的一些理论冲突的问题

1. 基本上, 将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat),

还有不要让电源和信号的回流电流路径(returning current path)变太大。2.

晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain与phase的规范,

而这模拟信号的振荡规范很容易受到干扰, 即使加ground guard

traces可能也无法完全隔离干扰。而且离的太远, 地平面上的噪声也会影响正反馈振荡电路。所以,

一定要将晶振和芯片的距离进可能靠近。3. 确实高速布线与EMI的要求有很多冲突。

但基本原则是因EMI所加的电阻电容或ferrite bead,

不能造成信号的一些电气特性不符合规范。所以,

最好先用安排走线和PCB叠层的技巧来解决或减少EMI 的问题, 如高速信号走内层。

最后才用电阻电容或ferrite bead的方式, 以降低对信号的伤害。

9、如何解决高速信号的手工布线和自动布线之间的矛盾?

现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。

各家EDA公司的绕线引擎能力和约束条件的设定项目有

时相差甚远。例如,

是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。

这会影响到自动布线出来的走线方式是否能符合设计者的想法。另外,

手动调整布线的难易也与绕线引擎的能力有绝对的关系。例如, 走线的推挤能力, 过孔的推挤能力,

甚至走线对敷铜的推挤能力等等。所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。

10、关于test coupon。

test coupon是用来以TDR (Time Domain Reflectometer)

测量所生产的PCB板的特性阻抗是否满足设计需求。一般要控制的阻抗有单根线和差分对两种情况。所以,

test coupon上的走线线宽和线距(有差分对时)要与所要控制的线一样。

最重要的是测量时接地点的位置。为了减少接地引线(ground lead)的电感值,

TDR探棒(probe)接地的地方通常非常接近量信号的地方(probe tip),所以,test

coupon上量测信号的点跟接地点的距离和方式要符合所用的探棒。详情参考如下链接1.

https://www.360docs.net/doc/8f8308620.html,/design/chipsets/applnots/pcd_pres399.pdf2.

https://www.360docs.net/doc/8f8308620.html,/index.html

(点选Application notes)

11、在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?

一般在空白区域的敷铜绝大部分情况是接地。只是在高速信号线旁敷铜时要注意敷铜与信号线的距离,

因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗,例如在dual

stripline的结构时。

12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?

是的,在计算特性阻抗时电源平面跟地平面都必须视为参考平面。例如四层板:

顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。

13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?

一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。

14、添加测试点会不会影响高速信号的质量?

至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用线上既有的穿孔(via

or DIP

pin)当测试点)可能加在线上或是从线上拉一小段线出来。前者相当于是加上一个很小的电容在线上,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge

rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。

15、若干PCB组成系统,各板之间的地线应如何连接?

各个PCB板子相互连接之间的信号或电源在动作时,例如A板子有电源或信号送到B板子,一定会有等量的电流从地层流回到A板子

(此为Kirchoff current

law)。这地层上的电流会找阻抗最小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。

16、能介绍一些国外关于高速PCB设计的技术书籍和资料吗?

现在高速数字电路的应用有通信网路和计算机等相关领域。在通信网路方面,PCB板的工作频率已达GHz上下,迭层数就我所知有到40层之多。计算机相关应用也因为芯片的进步,无论是一般的PC或服务器(Server),板子上的最高工作频率也已经达到400MHz

(如Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried

vias)、mircrovias及build-up制程工艺的需求也渐渐越来越多。

这些设计需求都有厂商可大量生产。以下提供几本不错的技术书籍:1.Howard W.

Johnson,“High-Speed Digital Design –A Handbook of

Black Magic”;2.Stephen H. Hall,“High-Speed

Digital System Design”;3.Brian Yang,“Digital

Signal Integrity”;4.Dooglas Brook,“Integrity

Issues and printed Circuit Board Design”。

17、两个常被参考的特性阻抗公式:

a.微带线(microstrip)

Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)]

其中,W为线宽,T为走线的铜皮厚度,H为走线到参考平面的距离,Er是PCB板材质的介电常数(dielectric

constant)。此公式必须在0.1<(W/H)<2.0及1<(Er)<15的情况才能应用。

b.带状线(stripline)

Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]}

其中,H为两参考平面的距离,并且走线位于两参考平面

的中间。此公式必须在W/H<0.35及T/H<0.25的情况才能应用。

18、差分信号线中间可否加地线?

差分信号中间一般是不能加地线。因为差分信号的应用原理最重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如flux

cancellation,抗噪声(noise

immunity)能力等。若在中间加地线,便会破坏耦合效应。

19、刚柔板设计是否需要专用设计软件与规范?国内何处可以承接该类电路板加工?

可以用一般设计PCB的软件来设计柔性电路板(Flexible Printed

Circuit)。一样用Gerber格式给FPC厂商生产。由于制造的工艺和一般PCB不同,各个厂商会依据他们的制造能力会对最小线宽、最小线距、最小孔径(via)有其限制。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。

20、适当选择PCB与外壳接地的点的原则是什么?

选择PCB与外壳接地点选择的原则是利用chassis

ground提供低阻抗的路径给回流电流(returning

current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将PCB的地层与chassis

ground做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。

21、电路板DEBUG应从那几个方面着手?

就数字电路而言,首先先依序确定三件事情:1.

确认所有电源值的大小均达到设计所需。有些多重电源的系统可能会要求某些电源之间起来的顺序与快慢有某种规范。

2. 确认所有时钟信号频率都工作正常且信号边缘上没有非单调(non-monotonic)的问题。

3.

确认reset信号是否达到规范要求。

这些都正常的话,芯片应该要发出第一个周期(cycle)的信号。接下来依照系统运作原理与bus

protocol来debug。

22、在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高PCB的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请专家介绍在高速(>100MHz)高密度PCB设计中的技巧?

在设计高速高密度PCB时,串扰(crosstalk

interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal

integrity)有很大的影响。以下提供几个注意的地方: 1.控制走线特性阻抗的连续与匹配。

2.走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。

3.选择适当的端接方式。

4.避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。

5.利用盲埋孔(blind/buried via)来增加走线面积。但是PCB 板的制作成本会增加。

在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。

23、模拟电源处的滤波经常是用LC电路。但是为什么有时LC比RC滤波效果差?

LC与RC滤波效果的比较必须考虑所要滤掉的频带与电感值的选择是否恰当。

因为电感的感抗(reactance)大小与电感值和频率有关。如果电源的噪声频率较低,而电感值又不够大,这时滤波效果可能不如RC。但是,使用RC 滤波要付出的代价是电阻本身会耗能,效率较差,且要注意所选电阻能承受的功率。

24、滤波时选用电感,电容值的方法是什么?

电感值的选用除了考虑所想滤掉的噪声频率外,还要考虑瞬时电流的反应能力。如果LC的输出端会有机会需要瞬间输出大电流,则电感值太大会阻碍此大电流流经此电感的速度,增加纹波噪声(ripple

noise)。

电容值则和所能容忍的纹波噪声规范值的大小有关。纹波噪声值要求越小,电容值会较大。而电容的ESR/ESL也会有影响。

另外,如果这LC是放在开关式电源(switching regulation

power)的输出端时,还要注意此LC所产生的极点零点(pole/zero)对负反馈控制(negative

feedback control)回路稳定度的影响。

25、如何尽可能的达到EMC要求,又不致造成太大的成本压力?

PCB板上会因EMC而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了ferrite

bead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过EMC的要求。以下仅就PCB板的设计技巧提供几个降低电路产生的电磁辐射效应。

1、尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。

2、注意高频器件摆放的位置,不要太靠近对外的连接器。

3、注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path),

以减少高频的反射与辐射。

4、在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。

5、对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到chassis ground。

6、可适当运用ground guard/shunt

traces在一些特别高速的信号旁。但要注意guard/shunt

traces对走线特性阻抗的影响。7、电源层比地层内缩20H,H为电源层与地层之间的距离。

26、当一块PCB板中有多个数/模功能块时,常规做法是要将数/模地分开,原因何在?

将数/模地分开的原因是因为数字电路在高低电位切换时会在电源和地产生噪声,噪声的大小跟信号的速度及电流大小有关。如果地平面上不分割且由数字区域电路所产生的噪声较大而模拟区域的电路又非常接近,则即使数模信号不交叉,

模拟的信号依然会被地噪声干扰。也就是说数模地不分割的方式只能在模拟电路区域距产生大噪声的数字电路区域较远时使用。

27、另一种作法是在确保数/模分开布局,且数/模信号走线相互不交叉的情况下,整个PCB板地不做分割,数/模地都连到这个地平面上。道理何在?

数模信号走线不能交叉的要求是因为速度稍快的数字信号其返回电流路径(return current

path)会尽量沿着走线的下方附近的地流回数字信号的源头,若数模信号走线交叉,则返回电流所产生的噪声便会出现在模拟电路区域内。

28、在高速PCB设计原理图设计时,如何考虑阻抗匹配问题?

在设计高速PCB电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系,

例如是走在表面层(microstrip)或内层(stripline/double

stripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。

29、哪里能提供比较准确的IBIS模型库?

IBIS模型的准确性直接影响到仿真的结果。基本上IBIS 可看成是实际芯片I/O

buffer等效电路的电气特性资料,一般可由SPICE模型转换而得(亦可采用测量,

但限制较多),而SPICE的资料与芯片制造有绝对的关系,所以同样一个器件不同芯片厂商提供,其SPICE的资料是不同的,进而转换后的IBIS模型内之资料也会随之而异。也就是说,如果用了A厂商的器件,只有他们有能力提供他们器件准确模型资料,因为没有其它人会比他们更清楚他们的器件是由何种工艺做出来的。如果厂商所提供的IBIS不准确,

只能不断要求该厂商改进才是根本解决之道。

30、在高速PCB设计时,设计者应该从那些方面去考虑EMC、EMI的规则呢?

一般EMI/EMC设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面.

前者归属于频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz).

所以不能只注意高频而忽略低频的部分.一个好的EMI/EMC设计必须一开始布局时就要考虑到器件的位置,

PCB迭层的安排, 重要联机的走法, 器件的选择等, 如果这些没有事前有较佳的安排,

事后解决则会事倍功半, 增加成本. 例如时钟产生器的位置尽量不要靠近对外的连接器,

高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射, 器件所推的信号之斜率(slew

rate)尽量小以减低高频成分,

选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声.

另外, 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop

impedance尽量小)以减少辐射. 还可以用分割地层的方式以控制高频噪声的范围. 最后,

适当的选择PCB与外壳的接地点(chassis ground)。

31、如何选择EDA工具?

目前的pcb设计软件中,热分析都不是强项,所以并不建议选用,其它的功能1.3.4可以选择PADS或Cadence性能价格比都不错。

PLD的设计的初学者可以采用PLD芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。

32、请推荐一种适合于高速信号处理和传输的EDA软件。

常规的电路设计,INNOVEDA 的PADS

就非常不错,且有配合用的仿真软件,而这类设计往往占据了70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用Cadence的解决方案应该属于性能价格比较好的软件,当然Mentor的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家

王升)

33、对PCB板各层含义的解释

Topoverlay ----顶层器件名称,也叫top silkscreen 或者top

component legend, 比如R1 C5,

IC10.bottomoverlay----同理multilayer-----如果你设计一个4层板,你放置一个

free pad or via, 定义它作为multilay 那么它的pad就会自动出现在4个层

上,如果你只定义它是top layer, 那么它的pad就会只出现在顶层上。

34、2G以上高频PCB设计,走线,排版,应重点注意哪些方面?

2G以上高频PCB属于射频电路设计,不在高速数字电路设计讨论范围内。而射频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求EDA工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor 公司的boardstation中有专门的RF设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是agilent的eesoft,和Mentor的工具有很好的

接口。

35、2G以上高频PCB设计,微带的设计应遵循哪些规则?

射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工具中规定。

36、对于全数字信号的PCB,板上有一个80MHz的钟源。除了采用丝网(接地)外,为了保证有足够的驱动能力,还应该采用什么样的电路进行保护?

确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信号),在计算系统时序时,要算上时钟在驱动芯片内时延。

37、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响小?

时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板的接地供电也是问题。如果要长距离传输,建议采用差分信号。LVDS信号可以满足驱动能力要求,不过您的时钟不是太快,没有必要。

38、27M,SDRAM时钟线(80M-90M),这些时钟线二三次谐波刚好在VHF波段,从接收端高频窜入后干扰很大。除了缩短线长以外,还有那些好办法?

如果是三次谐波大,二次谐波小,可能因为信号占空比为50%,因为这种情况下,信号没有偶次谐波。这时需要修改一下信号占空比。此外,对于如果是单向的时钟信号,一般采用源端串联匹配。这样可以抑制二次反射,但不会影响时钟沿速率。源端匹配值,可以采用下图公式得到。

39、什么是走线的拓扑架构?

Topology,有的也叫routing order.对于多端口连接的网络的布线次序。

40、怎样调整走线的拓扑架构来提高信号的完整性?

这种网络信号方向比较复杂,因为对单向,双向信号,不同电平种类信号,拓朴影响都不一样,很难说哪种拓朴对信号质量有利。而且作前仿真时,采用何种拓朴对工程师要求很高,要求对电路原理,信号类型,甚至布线难度等都要了解。

41、怎样通过安排迭层来减少EMI问题?

首先,EMI要从系统考虑,单凭PCB无法解决问题。层叠对EMI来讲,我认为主要是提供信号最短回流路径,减小耦合面积,抑制差模干扰。另外地层与电源层紧耦合,适当比电源层外延,对抑制共模干扰有好处。

42、为何要铺铜?

一般铺铜有几个方面原因。1,EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如PGND起到防护作用。2,PCB工艺要求。一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB板层铺铜。3,信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线。当然还有散热,特殊器件安装要求铺铜等等原因。

43、在一个系统中,包含了dsp和pld,请问布线时要注意哪些问题呢?

看你的信号速率和布线长度的比值。如果信号在传输线上的时延和信号变化沿时间可比的话,就要考虑信号完整性问题。另外对于多个DSP,时钟,

数据信号走线拓普也会影响信号质量和时序,需要关注。

44、除protel工具布线外,还有其他好的工具吗?

至于工具,除了PROTEL,还有很多布线工具,如MENTOR的WG2000,EN2000系列和powerpcb,Cadence的allegro,zuken的cadstar,cr5000等,各有所长。

45、什么是“信号回流路径”?

信号回流路径,即return

current。高速数字信号在传输时,信号的流向是从驱动器沿PCB传输线到负载,再由负载沿着地或电源通过最短路径返回驱动器端。这个在地或电源上的返回信号就称信号回流路径。Dr.Johson在他的书中解释,高频信号传输,实际上是对传输线与直流层之间包夹的介质电容充电的过程。SI分析的就是这个围场的电磁特性,以及他们之间的耦合。

46、如何对接插件进行SI分析?

在IBIS3.2规范中,有关于接插件模型的描述。一般使用EBD模型。如果是特殊板,如背板,需要SPICE模型。也可以使用多板仿真软件(HYPERL YNX或IS_multiboard),建立多板系统时,输入接插件的分布参数,一般从接插件手册中得到。当然这种方式会不够精确,但只要在可接受范围内即可。

47、请问端接的方式有哪些?

端接(terminal),也称匹配。一般按照匹配位置分有源端匹配和终端匹配。其中源端匹配一般为电阻串联匹配,终端匹配一般为并联匹配,方式比较多,有电阻上拉,电阻下拉,戴维南匹配,AC匹配,肖特基二极管匹配。

48、采用端接(匹配)的方式是由什么因素决定的?

匹配采用方式一般由BUFFER特性,拓普情况,电平种类和判决方式来决定,也要考虑信号占空比,系统功耗等。

49、采用端接(匹配)的方式有什么规则?

数字电路最关键的是时序问题,加匹配的目的是改善信号质量,在判决时刻得到可以确定的信号。对于电平有效信号,在保证建立、保持时间的前提下,信号质量稳定;对延有效信号,在保证信号延单调性前提下,信号变化延速度满足要求。Mentor ICX产品教材中有关于匹配的一些资料。另外《High

Speed Digital design a hand book of

blackmagic》有一章专门对terminal的讲述,从电磁波原理上讲述匹配对信号完整性的作用,可供参考。

50、能否利用器件的IBIS模型对器件的逻辑功能进行仿真?如果不能,那么如何进行电路的板级和系统级仿真?

IBIS模型是行为级模型,不能用于功能仿真。功能仿真,需要用SPICE模型,或者其他结构级模型。

51、在数字和模拟并存的系统中,有2种处理方法,一个是数字地和模拟地分开,比如在地层,数字地是独立地一块,模拟地独立一块,单点用铜皮或FB磁珠连接,而电源不分开;另一种是模拟电源和数字电源分开用FB连接,而地是统一地地。请问李先生,这两种方法效果是否一样?

应该说从原理上讲是一样的。因为电源和地对高频信号是等效的。区分模拟和数字部分的目的是为了抗干扰,主要是数字电路对模拟电路的干扰。但是,分割可能造成信号回流路径不完整,影响数字信号的信号质量,影响系统EMC质量。

因此,无论分割哪个平面,要看这样作,信号回流路径是否被增大,回流信号对正常工作信号干扰有多大。现在也有一些混合设计,不分电源和地,在布局时,按照数字部分、模拟部分分开布局布线,避免出现跨区信号。

52、安规问题:FCC、EMC的具体含义是什么?

FCC: federal communication commission 美国通信委员会EMC:

electro megnetic compatibility

电磁兼容FCC是个标准组织,EMC是一个标准。标准颁布都有相应的原因,标准和测试方法。

loading...

2006-12-17

[原]购买器件

昨天去买了元器件,清单和价格如下:

晶振:3*3+3*3=18.00 (25MHz,60MHz四脚有源贴片)

16210:50.00 (6pcs)

29lv033: 2*45=90.00

ICS512: 3*14=42.00

3307: 3*15=45.00

48LC4M32: 4*33=132.00

其它杂项:40.00

合计:417.00(RMB)

另外,最近买了公司内部销售的KEF的家庭影院和功放,市场价13000,今天去买了前置喇叭线,怪兽牌的(美国产),75.00/米。。杀价杀到20.00/米。。,花了120.00

昨天开支将近537.00(RMB)。所有器材都已经准备好了。。

在原理图设计好了以后,还要留出接口,供以后扩展用,因为现在只是做的最小系统,以后要想在扩展,那么就只用设计插板就可以了。。。

loading...

2006-12-14

[原]硬件设计状况

当前,硬件原理图已经设计完成了,正在布线,星期六再去市场购买器件。。为什么先买器件?因为,一方面如果没有某种器件,可以找替代品,另一方面,可以将pcb的封装和实物进行比较,如果封装不对可以及时修改。。

硬件电路设计基础知识

硬件电子电路基础

第一章半导体器件 §1-1 半导体基础知识 一、什么是半导体 半导体就是导电能力介于导体和绝缘体之间的物质。(导电能力即电导率)(如:硅Si 锗Ge等+4价元素以及化合物)

二、半导体的导电特性 本征半导体――纯净、晶体结构完整的半导体称为本征半导体。 硅和锗的共价键结构。(略) 1、半导体的导电率会在外界因素作用下发生变化 ?掺杂──管子 ?温度──热敏元件 ?光照──光敏元件等 2、半导体中的两种载流子──自由电子和空穴 ?自由电子──受束缚的电子(-) ?空穴──电子跳走以后留下的坑(+) 三、杂质半导体──N型、P型 (前讲)掺杂可以显著地改变半导体的导电特性,从而制造出杂质半导体。 ?N型半导体(自由电子多) 掺杂为+5价元素。如:磷;砷P──+5价使自由电子大大增加原理:Si──+4价P与Si形成共价键后多余了一个电子。 载流子组成: o本征激发的空穴和自由电子──数量少。 o掺杂后由P提供的自由电子──数量多。 o空穴──少子 o自由电子──多子 ?P型半导体(空穴多) 掺杂为+3价元素。如:硼;铝使空穴大大增加 原理:Si──+4价B与Si形成共价键后多余了一个空穴。 B──+3价 载流子组成:

o本征激发的空穴和自由电子──数量少。 o掺杂后由B提供的空穴──数量多。 o空穴──多子 o自由电子──少子 结论:N型半导体中的多数载流子为自由电子; P型半导体中的多数载流子为空穴。 §1-2 PN结 一、PN结的基本原理 1、什么是PN结 将一块P型半导体和一块N型半导体紧密第结合在一起时,交界面两侧的那部分区域。 2、PN结的结构 分界面上的情况: P区:空穴多 N区:自由电子多 扩散运动: 多的往少的那去,并被复合掉。留下了正、负离子。 (正、负离子不能移动) 留下了一个正、负离子区──耗尽区。 由正、负离子区形成了一个内建电场(即势垒高度)。 方向:N--> P 大小:与材料和温度有关。(很小,约零点几伏)

电工基础知识大全

电工基础知识大全 电工基础知识大全电工识图口诀巧记忆 一,通用部分 1,什麽叫电路? 电流所经过的路径叫电路。电路的组成一般由电源,负载和连接部分(导线,开关,熔断器)等组成。 2,什麽叫电源? 电源是一种将非电能转换成电能的装置。 3,什麽叫负载? 负载是取用电能的装置,也就是用电设备。 连接部分是用来连接电源与负载,构成电流通路的中间环节,是用来输送,分配和控制电能的。 4,电流的基本概念是什麽? 电荷有规则的定向流动,就形成电流,习惯上规定正电荷移动的方向为电流的实际方向。电流方向不变的电路称为直流电路。 单位时间内通过导体任一横截面的电量叫电流(强度),用符号I 表示。 电流(强度)的单位是安培(A),大电流单位常用千安(KA)表示,小电流单位常用毫安(mA),微安(μA)表示。 1KA=1000A 1A=1000 mA 1 mA=1000μA

5,电压的基本性质? 1)两点间的电压具有惟一确定的数值。 2)两点间的电压只与这两点的位置有关,与电荷移动的路径无关。 3)电压有正,负之分,它与标志的参考电压方向有关。 4)沿电路中任一闭合回路行走一圈,各段电压的和恒为零。 电压的单位是伏特(V),根据不同的需要,也用千伏(KV),毫伏(mV)和微伏(μV)为单位。 1KV=1000V 1V=1000 mV 1mV=1000μV 6,电阻的概念是什麽? 导体对电流起阻碍作用的能力称为电阻,用符号R表示,当电压为1伏,电流为1安时,导体的电阻即为1欧姆(Ω),常用的单位千欧(KΩ),兆欧(MΩ)。 1MΩ=1000KΩ 1KΩ=1000Ω 7,什麽是部分电路的欧姆定律? 流过电路的电流与电路两端的电压成正比,而与该电路的电阻成反比,这个关系叫做欧姆定律。用公式表示为:I=U/R 式中:I——电流(A);U——电压(V);R——电阻(Ω)。 部分电路的欧姆定律反映了部分电路中电压,电流和电阻的相互关系,它是分析和计算部分电路的主要依据。 8,什麽是全电路的欧姆定律?

电气经典20个电路图

电气工程师的好东东 工程师应该掌握的20个模拟电路对模拟电路的掌握分为三个层次。 初级层次是熟练记住这二十个电路,清楚这二十个电路的作用。只要是电子爱好者,只要是学习自动化、电子等电控类专业的人士都应该且能够记住这二十个基本模拟电路。 中级层次是能分析这二十个电路中的关键元器件的作用,每个元器件出现故障时电路的功能受到什么影响,测量时参数的变化规律,掌握对故障元器件的处理方法;定性分析电路信号的流向,相位变化;定性分析信号波形的变化过程;定性了解电路输入输出阻抗的大小,信号与阻抗的关系。有了这些电路知识,您极有可能成长为电子产品和工业控制设备的出色的维修维护技师。 高级层次是能定量计算这二十个电路的输入输出阻抗、输出信号与输入信号的比值、电路中信号电流或电压与电路参数的关系、电路中信号的幅度与频率关系特性、相位与频率关系特性、电路中元器件参数的选择等。达到高级层次后,只要您愿意,受人尊敬的高薪职业--电子产品和工业控制设备的开发设计工程师将是您的首选职业。 一、桥式整流电路 1、二极管的单向导电性: 2、桥式整流电流流向过程: 输入输出波形: 3、计算:Vo, Io,二极管反向电压。 二、电源滤波器 1、电源滤波的过程分析: 波形形成过程: 2、计算:滤波电容的容量和耐压值选择。 三、信号滤波器 1、信号滤波器的作用:

与电源滤波器的区别和相同点: 2、LC串联和并联电路的阻抗计算,幅频关系和相频关系曲线。 3、画出通频带曲线。 计算谐振频率。 一、微分和积分电路

1、电路的作用,与滤波器的区别和相同点。 2、微分和积分电路电压变化过程分析,画出电压变化波形图。 3、计算:时间常数,电压变化方程,电阻和电容参数的选择。 二、共射极放大电路 1、三极管的结构、三极管各极电流关系、特性曲线、放大条件。 2、元器件的作用、电路的用途、电压放大倍数、输入和输出的信号电压相位关系、交流和直流等效电路图。 3、静态工作点的计算、电压放大倍数的计算。 三、分压偏置式共射极放大电路

最新二十个经典电路

1 一、桥式整流电路2 二、 3 1、二极管的单向导电性: 4 伏安特性曲线: 5 理想开关模型和恒压降模型: 6 2、桥式整流电流流向过程: 7 输入输出波形: 8 3、计算:Vo, Io,二极管反向电压。 9 二、电源滤波器 10 11 1、电源滤波的过程分析:

12 波形形成过程: 13 2、计算:滤波电容的容量和耐压值选择。 14 15 三、信号滤波器 16 1、信号滤波器的作用: 17 与电源滤波器的区别和相同点: 18 2、LC 串联和并联电路的阻抗计算,幅频关系和相频关系曲线。 19 3、画出通频带曲线。 20 计算谐振频率。

21 22 23 24 25 四、微分和积分电路 26 五、 27 六、1、电路的作用,与滤波器的区别和相同点。

28 七、2、微分和积分电路电压变化过程分析,画出电压变化波形图。 29 八、3、计算:时间常数,电压变化方程,电阻和电容参数的选择。 30 九、五、共射极放大电路 31 十、 32 1、三极管的结构、三极管各极电流关系、特性曲线、放大条件。 33 2、元器件的作用、电路的用途、电压放大倍数、输入和输出的信号电34 压相位关系、交流和直流等效电路图。 35 3、静态工作点的计算、电压放大倍数的计算。 36 六、分压偏置式共射极放大电路

37 七、 38 八、1、元器件的作用、电路的用途、电压放大倍数、输入和输出的 39 信号电压相位关系、交流和直流等效电路图。 40 九、2、电流串联负反馈过程的分析,负反馈对电路参数的影响。 41 十、3、静态工作点的计算、电压放大倍数的计算。 42 十一、共集电极放大电路(射极跟随器) 43 十二、1、元器件的作用、电路的用途、电压放大倍数、输入和输出44 的信号电压相位关系、交流和直流等效电路图。电路的输入和输出阻抗 45 十三、特点。 46 十四、2、电流串联负反馈过程的分析,负反馈对电路参数的影响。 47 十五、3、静态工作点的计算、电压放大倍数的计算。

智能家居设计八大经典电路设计八大经典电路

智能硬件设计九个实用设计制作(附原理图、源代码、视频) 什么叫智能硬件?就如每个人心中都有一个佛一样,没有一个标准的定义。我说通过技术可以替代劳动力的就叫智能硬件;他说智能硬件只是基础,需要软件的支撑,整个系统才能算作是智能;度娘说通过软硬件结合的方式,对传统的设备进行改造,进而让其拥有智能化的功能。给大家总结了电路城上原创的一些可以认为是智能硬件的几个制作设计,看过这些设计之后,你对只能硬件的定义是否更加清晰了呢? 1、瑞萨电子——智能家居解决方案 瑞萨虽然是鬼子的产品,但不得不说,他们有些东西还是值得我们学习的。就说这套智能家居的方案设计吧,它就很全面,包含了家居的所有方案,连微型的电量计模块都没放过。设计方案、电路图,源代码也全都公布,忍不住要点个赞。 2、多功能智能宿舍改造,看的我也是醉了 前几天看新闻,几个小女生把宿舍改造成hello Kitty风格的,这算什么呢?看看这位同学改造的智能宿舍,估计前面几个小女生该自惭形秽了!语音控制日光灯、电视机、空调、窗帘自动开关,并且可以通过无线或蓝牙进行控制。最重要的一点是这套系统基于51单片机的,一是性价比高,二是简单容易上手。 3、CHDS01手持设备开发平台 先来普及什么是CHDS01?CHDS01=最小系统开发板+12864液晶屏+定制键盘+定制外壳+内置电池。加入ID卡读卡模块就可以实现ID卡读取操作,并可以进行深度开发设计出ID 卡。发卡及管理设备。另外可以用于实现温度湿度等数据采集,超声波测距,故障检测器,设备控制器等等。 4、手机蓝牙控制双轮自平衡“溜冰”智能车 溜冰机器人的设计思想来源于新型节能代步车,它涵盖了控制、模式识别、传感、计算机和机械等多个学科领域交叉的科技创意设计。STM32F407(STM32F407数据手册)主控,PWM 控制直流电机运行,实现自适应寻迹,实现溜冰效果。同时能通过手机蓝牙遥控智能车。 5、蓝牙+传感器让风扇智能化,实现自动调节、自动开关! 这是个很现代化的想法,像传感器、蓝牙、手机APP,这几个热点全都用上了,个人感觉很有代表性。大概功能是温度传感器检测时温,控制转速;红外传感器控制开关,无人时关闭。 6、智能用电的家庭能源管理系统的解决方案(In Home Display) 这个是电源管理方案,由显示屏、控制主板、通讯子板组成,成本与上一个毕业设计的电源管理相比的话,要贵出一大截,但是在可靠性、稳定性方面就要胜出许多,如果设计一个面向大众的产品,这个方案很有价值。 7、无线遥控控制懒人专用风扇好机智!勤奋一时,偷懒一世(完整资料) 说起智能硬件,有的人可能觉得很模糊。怎么说呢,智能硬件其实就在大家的身边。发挥我们的技术,生活用品也可以智能化,比如现在给大家介绍的这个智能风扇,继电器、单片机、遥控器,轻松实现智能化。

电路硬件设计基础

1.1电路硬件设计基础 1.1.1电路设计 硬件电路设计原理 嵌入式系统的硬件设计主要分3个步骤:设计电路原理图、生成网络表、设计印制电路板,如下图所示。 图1-1硬件设计的3个步骤 进行硬件设计开发,首先要进行原理图设计,需要将一个个元器件按一定的逻辑关系连接起来。设计一个原理图的元件来源是“原理图库”,除了元件库外还可以由用户自己增加建立新的元件,用户可以用这些元件来实现所要设计产品的逻辑功能。例如利用Protel 中的画线、总线等工具,将电路中具有电气意义的导线、符号和标识根据设计要求连接起来,构成一个完整的原理图。 原理图设计完成后要进行网络表输出。网络表是电路原理设计和印制电路板设计中的一个桥梁,它是设计工具软件自动布线的灵魂,可以从原理图中生成,也可以从印制电路板图中提取。常见的原理图输入工具都具有Verilog/VHDL网络表生成功能,这些网络表包含所有的元件及元件之间的网络连接关系。 原理图设计完成后就可进行印制电路板设计。进行印制电路板设计时,可以利用Protel 提供的包括自动布线、各种设计规则的确定、叠层的设计、布线方式的设计、信号完整性设计等强大的布线功能,完成复杂的印制电路板设计,达到系统的准确性、功能性、可靠性设计。 电路设计方法(有效步骤) 电路原理图设计不仅是整个电路设计的第一步,也是电路设计的基础。由于以后的设计工作都是以此为基础,因此电路原理图的好坏直接影响到以后的设计工作。电路原理图的具体设计步骤,如图所示。

图1-2原理图设计流程图 (1)建立元件库中没有的库元件 元件库中保存的元件只有常用元件。设计者在设计时首先碰到的问题往往就是库中没有原理图中的部分元件。这时设计者只有利用设计软件提供的元件编辑功能建立新的库元件,然后才能进行原理图设计。 当采用片上系统的设计方法时,系统电路是针对封装的引脚关系图,与传统的设计方法中采用逻辑关系的库元件不同。 (2)设置图纸属性 设计者根据实际电路的复杂程度设置图纸大小和类型。图纸属性的设置过程实际上是建立设计平台的过程。设计者只有设置好这个工作平台,才能够在上面设计符合要求的电路图。 (3)放置元件 在这个阶段,设计者根据原理图的需要,将元件从元件库中取出放置到图纸上,并根据原理图的需要进行调整,修改位置,对元件的编号、封装进行设置等,为下一步的工作打下基础。 (4)原理图布线 在这个阶段,设计者根据原理图的需要,利用设计软件提供的各种工具和指令进行布线,将工作平面上的元件用具有电气意义的导线、符号连接起来,构成一个完整的原理图。 (5)检查与校对 在该阶段,设计者利用设计软件提供的各种检测功能对所绘制的原理图进行检查与校对,以保证原理图符合电气规则,同时还应力求做到布局美观。这个过程包括校对元件、导线位置调整以及更改元件的属性等。 (6)电路分析与仿真 这一步,设计者利用原理图仿真软件或设计软件提供的强大的电路仿真功能,对原理图的性能指标进行仿真,使设计者在原理图中就能对自己设计的电路性能指标进行观察、测试,从而避免前期问题后移,造成不必要的返工。

硬件电路设计基础知识

硬件电路设计基础知识 Document serial number【LGGKGB-LGG98YT-LGGT8CB-LGUT-

硬件电子电路基础

第一章半导体器件 §1-1 半导体基础知识一、什么是半导体

半导体就是导电能力介于导体和绝缘体之间的物质。(导电能力即电导率)(如:硅Si 锗Ge等+4价元素以及化合物) 二、半导体的导电特性 本征半导体――纯净、晶体结构完整的半导体称为本征半导体。 硅和锗的共价键结构。(略) 1、半导体的导电率会在外界因素作用下发生变化 掺杂──管子 温度──热敏元件 光照──光敏元件等 2、半导体中的两种载流子──自由电子和空穴 自由电子──受束缚的电子(-) 空穴──电子跳走以后留下的坑(+) 三、杂质半导体──N型、P型 (前讲)掺杂可以显着地改变半导体的导电特性,从而制造出杂质半导体。 N型半导体(自由电子多) 掺杂为+5价元素。如:磷;砷 P──+5价使自由电子大大增加 原理: Si──+4价 P与Si形成共价键后多余了一个电子。 载流子组成:

o本征激发的空穴和自由电子──数量少。 o掺杂后由P提供的自由电子──数量多。 o空穴──少子 o自由电子──多子 P型半导体(空穴多) 掺杂为+3价元素。如:硼;铝使空穴大大增加 原理: Si──+4价 B与Si形成共价键后多余了一个空穴。 B──+3价 载流子组成: o本征激发的空穴和自由电子──数量少。 o掺杂后由B提供的空穴──数量多。 o空穴──多子 o自由电子──少子 结论:N型半导体中的多数载流子为自由电子; P型半导体中的多数载流子为空穴。 §1-2 PN结 一、PN结的基本原理 1、什么是PN结 将一块P型半导体和一块N型半导体紧密第结合在一起时,交界面两侧的那部分区域。

电子工程师应具备的电路设计常识及几十个经典电路解析

电子工程师应具备的电路设计常识及几十个经典电路解析一、接地技术 PCB设计—接地技术 1、接地设计的基本原理 好的接地系统是抑制电磁干扰的一种技术措施,其电路和设备地线任意两点之间的电压与线路中的任何功能部分相比较,都可以忽略不计;差的接地系统,可以通过地线产生寄生电压和电流偶合进电路,地线或接地平面总有一定的阻抗,该公共阻抗使两两接地点间形成一定的压降,引起接地干扰,使系统的功能受到影响。从而影响产品的可靠性。 2、接地目的 接地的目的主要有三个: ◆接地使整个电路系统中所有单元电路都有一个公共的参考零电位,保证电路系统能稳 定地工作。 ◆防止外界电磁场的干扰。机壳接地可以使得由于静电感应而积累在机壳上的大量电荷 通过大地泄放,否则这些电荷形成的高压可能引起设备内部的火花放电而造成干扰。 另外,对于电路的屏蔽体,若选择合适的接地,也可获得良好的屏蔽效果。 ◆保证安全作。当发生直接雷电的电磁感应时,可避免电子设备的毁坏;当工频交流 电源的输入电压因绝缘不良或其它原因直接与机壳相通时,可避免操作人员的触电事故发生。 3、接地分类 ◆ 防雷接地(LGND) 防雷接地是将可能受到雷击的物体与大地相连。当物体位置较高,距离雷云较近时,一定要将物体进行防雷接地。由于雷电的放电电流是脉冲性的,放电电流也较大,所以防雷接地时的接地电阻要小。为了避免由于雷击而造成机房里设备之间的高压差,特别是有电气连接或距离较近的设备之间要采用低电感和电阻搭接。 ★接地电阻:接地电阻不是普通的电阻而是一个阻值,是指电流由接地装置流向大地再由 大地流向无穷远处或是另一个接地装置所需克服的总电阻。接地电阻包括接 地线、接地装置本身电阻、接地装置与大地之间的接触电阻和两接地装置之 间的大地电阻或接地装置与无线远处的大地电阻。接地电阻越小,当有漏电 流或是雷电电流时,可以将其导入大地,不至于伤害人或损坏设备。如果接 地电阻变大,会造成应该导入大地的电流导不下去,因此,接地电阻越小越 安全。 ◆ 保护接地(PGND/PE/FG) 为了保护设备、装置和人身的安全。保护接地主要用于保护工频故障电压对人身造成的伤害。保护接地的工作原理:一是并联分流,当人体接触故障设备时,如果故障设备有保护接地,这时人体和保护接地线呈并联关系,保护接地线的电阻和人体相比是很小的,所以流过人体的电流很小,就会保护人身安全;二是当设备发生碰壳事件后,由于设备有保护接地,事故电流会使相线上得保护装置动作,从而切断电源,起到保障安全的作用。 ★相线:通常工业用电,三根正弦交流电。电流相位(反映电流的方向 大小)相互相差

经典电路

1.如图所示,D1和D2是两个二极管。二极管是一种具有单向导电性能的器材,当有按图中箭头方向的电流通过二极管时,二极管的电阻为零,当有按图中箭头反方向的电流通过二极管时,二极管的电阻无穷大。电流表A的指针可以双向偏转。电阻R1、R2、R3的阻值均为3欧,在a、b 间接电压恒为9伏的电源。当a接电源正极时,电流表A的示数为________安;当b接电源正极时,电流表A的示数为______安。 解题过程:画出等效电路: 2.如图所示,电源电压保持不变。当滑动变阻器的滑片P向左移动时,电压表和电流表的示数变化情况是(下列空格填增大、减小、不变) (A)A1 ,V1 (B)A2 ,V2 3.如图所示,灯泡规格均相同,甲图中电压恒为6V,乙图中电压恒为12V。分别调节R1、R2使灯均正常发光,那么此时电路消耗的总功率之比P1∶P2=,可变电阻接入电路中的电阻值之比R1′∶R2′=。 4.把两盏相同的电灯分别接成甲、乙两种电路,调节滑动变阻器使两盏灯都正常发光。若两种电路消耗的总功率相等,则甲、乙电路两端的电压U甲、U乙的关系是。 变式:如图所示,灯泡规格均相同,甲图中电压恒为6V,乙图中电压恒为18V.分别调节R1、R2使 灯均正常发光,那么此时电路消耗的总功率之比P 1:P 2 =___,可变电阻接入电路中的电阻值之比 R 1:R 2 =___.

5.电阻R1、R2串联时的总电阻为20欧,则并联时的总电阻的取值范围。 6.有两只标有“3V1W”和“6V4W”的灯泡,灯丝电阻保持不变。若将它们串联使用,则两灯泡两端允许的最大电压是__ _V,灯泡消耗的最大总功率为__ _W.若将它们并联使用,允许通过干路的最大电流为_ __A,灯泡消耗的最大总功率为_ __W. 7.在图24-22 (a)所示的电路中,电源电压保持不变。将滑动变阻器R的滑片P由a端移到b端,电压表V1、V2的示数与电流表A示数的变化关系图线如图24-22 (b)所示。根据图线可以知道,滑动变阻器R的最大阻值为__ __欧,定值电阻R2的阻值为___________欧。 8.如图,电源电压U不变,R1、R2为定值,当S1、S2闭合时,灯L正常发光且R1的功率为18W;当 S1、S2断开时,灯L的功率为正常发光时的功率的14且R2的功率为1W,其中R 1>R 2 ,求:灯正常 发光时的额定功率是多少? 9.科技小组的同学们设计了一个多档位的电热器模型,电路实物连接示意图如图所示,电路中电源两端电压保持不变,滑动变阻器的最大阻值为R .将滑动变阻器的滑片P置于B端,且只闭合开 关S 1时,电压表V1的示数为U,电流表的示数I 1 为0.2A;将滑动变阻器的滑片P置于中点M,断开 开关S 1,闭合开关S 2 时,电压表V1的示数为3/4U,电流表的示数为I 2 ,R 2 消耗的电功率P 2 为2.7W. (1)求电流表的示数I 2 ; (2)求电阻R2的阻值; (3)将滑动变阻器的滑片P置于A端,闭合开关S 1和开关S 2 时,电压表V 2的示数为3U,求此时R 1 消耗的电功率P 1 .

硬件基础知识

第三章硬件基础知识学习 通过上一课的学习,我们貌似成功的点亮了一个LED小灯,但是还有一些知识大家还没有 彻底明白。单片机是根据硬件电路图的设计来写代码的,所以我们不仅仅要学习编程知识,还有硬件知识,也要进一步的学习,这节课我们就要来穿插介绍电路硬件知识。 3.1 电磁干扰EMI 第一个知识点,去耦电容的应用,那首先要介绍一下去耦电容的应用背景,这个背景就是电磁干扰,也就是传说中的EMI。 1、冬天的时候,尤其是空气比较干燥的内陆城市,很多朋友都有这样的经历,手触碰到电脑外壳、铁柜子等物品的时候会被电击,实际上这就是“静电放电”现象,也称之为ESD。 2、不知道有没有同学有这样的经历,早期我们使用电钻这种电机设备,并且同时在听收音机或者看电视的时候,收音机或者电视会出现杂音,这就是“快速瞬间群脉冲”的效果,也称之为EFT。 3、以前的老电脑,有的性能不是很好,带电热插拔优盘、移动硬盘等外围设备的时候,内部会产生一个百万分之一秒的电源切换,直接导致电脑出现蓝屏或者重启现象,就是热插拔的“浪涌”效果,称之为Surge... ... 电磁干扰的内容有很多,我们这里不能一一列举,但是有些内容非常重要,后边我们要一点点的了解。这些问题大家不要认为是小问题,比如一个简单的静电放电,我们用手能感觉到的静电,可能已经达到3KV以上,如果用眼睛能看得到的,至少是5KV了,只是因为 这个电压虽然很高,电量却很小,因此不会对人体造成伤害。但是我们应用的这些半导体元器件就不一样了,一旦瞬间电压过高,就有可能造成器件的损坏。而且,即使不损坏,在2、3里边介绍的两种现象,也严重干扰到我们正常使用电子设备了。 基于以上的这些问题,就诞生了电磁兼容(EMC)这个名词。这节课我们仅仅讲一下去耦

电子电路设计的基础知识

电子电路设计的基础知识 一、电子电路的设计基本步骤: 1、明确设计任务要求: 充分了解设计任务的具体要求如性能指标、内容及要求,明确设计任务。 2、方案选择: 根据掌握的知识和资料,针对设计提出的任务、要求和条件,设计合理、可靠、经济、可行的设计框架,对其优缺点进行分析,做到心中有数。 3、根据设计框架进行电路单元设计、参数计算和器件选择: 具体设计时可以模仿成熟的电路进行改进和创新,注意信号之间的关系和限制;接着根据电路工作原理和分析方法,进行参数的估计与计算;器件选择时,元器件的工作、电压、频率和功耗等参数应满足电路指标要求,元器件的极限参数必须留有足够的裕量,一般应大于额定值的1.5倍,电阻和电容的参数应选择计算值附近的标称值。 4、电路原理图的绘制: 电路原理图是组装、焊接、调试和检修的依据,绘制电路图时布局必须合理、排列均匀、清晰、便于看图、有利于读图;信号的流向一般从输入端或信号源画起,由左至右或由上至下按信号的流向依次画出务单元电路,反馈通路的信号流向则与此相反;图形符号和标准,并加适当的标注;连线应为直线,并且交叉和折弯应最少,互相连通的交叉处用圆点表示,地线用接地符号表示。 二、电子电路的组装 电路组装通常采用通用印刷电路板焊接和实验箱上插接两种方式,不管哪种方式,都要注意: 1.集成电路:

认清方向,找准第一脚,不要倒插,所有IC的插入方向一般应保持一致,管脚不能弯曲折断; 2.元器件的装插: 去除元件管脚上的氧化层,根据电路图确定器件的位置,并按信号的流向依次将元器件顺序连接; 3.导线的选用与连接: 导线直径应与过孔(或插孔)相当,过大过细均不好;为检查电路方便,要根据不同用途,选择不同颜色的导线,一般习惯是正电源用红线,负电源用蓝线,地线用黑线,信号线用其它颜色的线;连接用的导线要求紧贴板上,焊接或接触良好,连接线不允许跨越IC或其他器件,尽量做到横平竖直,便于查线和更换器件,但高频电路部分的连线应尽量短;电路之间要有公共地。 4.在电路的输入、输出端和其测试端应预留测试空间和接线柱,以方便测量调试; 5.布局合理和组装正确的电路,不仅电路整齐美观,而且能提高电路工作的可靠性,便于检查和排队故障。 三、电子电路调试 实验和调试常用的仪器有:万用表、稳压电源、示波器、信号发生器等。调试的主要步骤。 1.调试前不加电源的检查 对照电路图和实际线路检查连线是否正确,包括错接、少接、多接等;用万用表电阻档检查焊接和接插是否良好;元器件引脚之间有无短路,连接处有无接触不良,二极管、三极管、集成电路和电解电容的极性是否正确;电源供电包括极性、信号源连线是否正确;电源端对地是否存在短路(用万用表测量电阻)。 若电路经过上述检查,确认无误后,可转入静态检测与调试。 2.静态检测与调试 断开信号源,把经过准确测量的电源接入电路,用万用表电压档监测电源电压,观察有无异常现象:如冒烟、异常气味、手摸元器件发烫,电源短路等,如发现异常情况,立即切断电源,排除故障; 如无异常情况,分别测量各关键点直流电压,如静态工作点、数字电路各输入端和输出端的高、低电平值及逻辑关系、放大电路输入、输出端直流电压等是否在

模拟电路设计 基础知识(笔试时候容易遇到的题目)

模拟电路设计基础知识(笔试时候容易遇到的 题目) 1、最基本的如三极管曲线特性(太低极了点) 2、基本放大电路,种类,优缺点,特别是广泛采用差分结构的原因 3、反馈之类,如:负反馈的优点(带宽变大) 4、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法 5、锁相环电路组成,振荡器(比如用D触发器如何搭) 6、A/D电路组成,工作原理如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公式推导太罗索,除非面试出题的是个老学究 ic设计的话需要熟悉的软件adence, Synopsys, Advant,UNIX当然也要大概会操作实际工作所需要的一些技术知识(面试容易问到) 如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了。 2、数字电路设计当然必问Verilog/VHDL,如设计计数器逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等比如:设计一个自动售货

机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数1、画出fsm(有限状态机)2、用verilog编程,语法要符合fpga设计的要求系统方面:如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题3、单片机、DSP、FPG A、嵌入式方面(从没碰过,就大概知道几个名字胡扯几句,欢迎拍砖,也欢迎牛人帮忙补充)如单片机中断几个/类型,编中断程序注意什么问题 DSP的结构(冯、诺伊曼结构吗?)嵌入式处理器类型(如ARM),操作系统种类 (Vxworks,ucos,winCE,linux),操作系统方面偏CS方向了,在CS篇里面讲了4、信号系统基础拉氏变换与Z变换公式等类似东西,随便翻翻书把如、h(n)=-a*h(n-1)+b*δ(n) a、求h(n)的z变换 b、问该系统是否为稳定系统 c、写出F IR数字滤波器的差分方程以往各种笔试题举例利用4选1实现F(x,y,z)=xz+yz 用mos管搭出一个二输入与非门。 用传输门和倒向器搭一个边沿触发器用运算放大器组成一个10倍的放大器微波电路的匹配电阻。 名词解释,无聊的外文缩写罢了,比如PCI、EC C、DDR、interrupt、pipeline IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散傅立叶变换) 或者是中文的,比如 a量化误差 b、直方图 c、白平衡共同的注

电路基础知识点大全

电路图:用规定的符号表示电路连接情况的图。填写以下电路图符号: 二、探究不同物质的导电性能 四、电压 1 电压的作用 1 )电压是形成电流的原因:电压使电路中的自由电荷定向移动形成了电流。电源是 提供电压的装置。 (2)电路中获得持续电流的条件:①电路中有电源(或电路两端有电压);②电路是 连通的。 、认识电路 1. 电路的基本组成: 将其他能转化为电能的装置 用电器——将电能转化为其他形式能的装置 开关——控制电路的通断 导线——起连接作用,传输电能 2. 电源 开关 灯泡 变阻器 电流表 电压表 3. 电路的连接方式:串联和并联 1. 导体:容易导电的物体。如:常见金属、 酸碱盐的水溶液、人体、大地、石墨等。 容易导电的原因:有大量的自由电荷。 具体情况:金属中有大量的自由电子;酸碱 盐的水溶液中有大量的自由离子) 2. 绝缘体:不容易导电的物体。如:油、酸碱盐的晶体、陶瓷、橡胶、纯水、空气等。 不容易导电的原因:几乎没有自由电荷。 3. 良好的导体和绝缘体都是理想的电工材料,导体和绝缘体没有明显的界限。 三、电流 1. 电流的形成:电荷的定向移动形成电流。(在金属导体中,能够做定向移动的是自由电 子;在酸 碱盐溶液中,能够做定向移动的是正离子和负离子) 2. 电流的方向:正电荷定向移动的方向为电流方向。按照这个规定, 负电荷定向移动的方 向和电流方向相反。 3. 电流用字母 I 表示,国际单位是安培,简称安,符号 A 。 比安小的单位还有毫安(mA 和微安(卩A ): 1A=10 mA 1 mA=10 3 卩 A 4. 实验室常用的电流表有两个量程:0— 0.6A (分度值0.02A ); 0—3A (分度值 0.1A )

硬件电路设计基础知识.docx

硬件电子电路基础关于本课程 § 4—2乙类功率放大电路 § 4—3丙类功率放大电路 § 4—4丙类谐振倍频电路 第五章正弦波振荡器 § 5—1反馈型正弦波振荡器的工作原理 § 5— 2 LC正弦波振荡电路 § 5— 3 LC振荡器的频率稳定度 § 5—4石英晶体振荡器 § 5— 5 RC正弦波振荡器

第一章半导体器件 §1半导体基础知识 §1PN 结 §-1二极管 §1晶体三极管 §1场效应管 §1半导体基础知识 、什么是半导体半导体就是导电能力介于导体和绝缘体之间的物质。(导电能力即电导率)(如:硅Si锗Ge等+ 4价元素以及化合物) 、半导体的导电特性本征半导体一一纯净、晶体结构完整的半导体称为本征半导体。 硅和锗的共价键结构。(略)

1、半导体的导电率会在外界因素作用下发生变化 ?掺杂一一管子 *温度--- 热敏元件 ?光照——光敏元件等 2、半导体中的两种载流子一一自由电子和空穴 ?自由电子——受束缚的电子(一) ?空穴——电子跳走以后留下的坑(+ ) 三、杂质半导体——N型、P型 (前讲)掺杂可以显著地改变半导体的导电特性,从而制造出杂质半导体。 *N型半导体(自由电子多) 掺杂为+ 5价元素。女口:磷;砷P—+ 5价使自由电子大大增加原理:Si—+ 4价P与Si形成共价键后多余了一个电子。 载流子组成: o本征激发的空穴和自由电子——数量少。 o掺杂后由P提供的自由电子——数量多。 o 空穴——少子 o 自由电子------ 多子 ?P型半导体(空穴多) 掺杂为+ 3价元素。女口:硼;铝使空穴大大增加 原理:Si—+ 4价B与Si形成共价键后多余了一个空穴。 B——+ 3价 载流子组成: o本征激发的空穴和自由电子数量少。 o掺杂后由B提供的空穴——数量多。 o 空穴——多子 o 自由电子——少子

微波电路及设计的基础知识

微波电路及设计的基础知识 1. 微波电路的基本常识 2. 微波网络及网络参数 3. Smith圆图 4. 简单的匹配电路设计 5. 微波电路的计算机辅助设计技术及常用的CAD软件 6. 常用的微波部件及其主要技术指标 7. 微波信道分系统的设计、计算和指标分配 8. 测试及测试仪器 9. 应用电路举例

微波电路及其设计 1.概述 所谓微波电路,通常是指工作频段的波长在10m~1cm(即30MHz~30GHz)之间的电路。此外,还有毫米波(30~300GHz)及亚毫米波(150GHz~3000GHz)等。 实际上,对于工作频率较高的电路,人们也经常称为“高频电路”或“射频(RF)电路”等等。 由于微波电路的工作频率较高,因此在材料、结构、电路的形式、元器件以及设计方法等方面,与一般的低频电路和数字电路相比,有很多不同之处和许多独特的地方。 作为一个独立的专业领域,微波电路技术无论是在理论上,还是在材料、工艺、元器件、以及设计技术等方面,都已经发展得非常成熟,并且应用领域越来越广泛。 另外,随着大规模集成电路技术的飞速发展,目前芯片的工作速度已经超过了1GHz。在这些高速电路的芯片、封装以及应用电路的设计中,一些微波电路的设计技术也已得到了充分的应用。以往传统的低频电路和数字电路,与微波电路之间的界限将越来越模糊,相互间的借鉴和综合的技术应用也会越来越多。 2.微波电路的基本常识 2.1 电路分类 2.1.1 按照传输线分类 微波电路可以按照传输线的性质分类,如:

图1 微带线 图2 带状线 图3 同轴线 图4 波导

图5 共面波导 2.1.2 按照工艺分类 微波混合集成电路:采用分离元件及分布参数电路混合集成。 微波集成电路(MIC):采用管芯及陶瓷基片。 微波单片集成电路(MMIC):采用半导体工艺的微波集成电路。 图6微波混合集成电路示例 图7 微波集成电路(MIC)示例

经典的20个模拟电路原理及其电路图汇总

经典的20个模拟电路原理及其电路图对模拟电路的掌握分为三个层次:初级层次:是熟练记住这二十个电路,清楚这二十个电路的作用。只要是电子爱好者,只要是学习自动化、电子等电控类专业的人士都应该且能够记住这二十个基本模拟电路。 中级层次:是能分析这二十个电路中的关键元器件的作用,每个元器件出现故障时电路的功能受到什么影响,测量时参数的变化规律,掌握对故障元器件的处理方法;定性分析电路信号的流向,相位变化;定性分析信号波形的变化过程;定性了解电路输入输出阻抗的大小,信号与阻抗的关系。有了这些电路知识,您极有可能成长为电子产品和工业控制设备的出色的维修维护技师。 高级层次:是能定量计算这二十个电路的输入输出阻抗、输出信号与输入信号的比值、电路中信号电流或电压与电路参数的关系、电路中信号的幅度与频率关系特性、相位与频率关系特性、电路中元器件参数的选择等。达到高级层次后,只要您愿意,受人尊敬的高薪职业--电子产品和工业控制设备的开发设计工程师将是您的首选职业。 一、桥式整流电路 1、二极管的单向导电性: 伏安特性曲线: 理想开关模型和恒压降模型: 2、桥式整流电流流向过程: 输入输出波形: 3、计算:Vo, Io,二极管反向电压。

二、电源滤波器 1、电源滤波的过程分析: 波形形成过程: 2、计算:滤波电容的容量和耐压值选择。 三、信号滤波器 1、信号滤波器的作用: 与电源滤波器的区别和相同点: 2、LC 串联和并联电路的阻抗计算,幅频关系和相频关系曲线。 3、画出通频带曲线。 计算谐振频率。

四、微分和积分电路 1、电路的作用,与滤波器的区别和相同点。 2、微分和积分电路电压变化过程分析,画出电压变化波形图。 3、计算:时间常数,电压变化方程,电阻和电容参数的选择。

电路设计的基本原理和方法

电路设计的基本原理和方法 本人经过整理得出如下的电路设计方法,希望对广大电子爱好者及热衷于硬件研发的朋友有所帮助。 电子电路的设计方法 设计一个电子电路系统时,首先必须明确系统的设计任务,根据任务进行方案选择,然后对方案中的各个部分进行单元的设计,参数计算和器件选择,最后将各个部分连接在一起,画出一个符合设计要求的完整的系统电路图。 一.明确系统的设计任务要求 对系统的设计任务进行具体分析,充分了解系统的性能,指标,内容及要求,以明确系统应完成的任务。 二.方案选择 这一步的工作要求是把系统要完成的任务分配给若干个单元电路,并画出一个能表示各单元功能的整机原理框图。 方案选择的重要任务是根据掌握的知识和资料,针对系统提出的任务,要求和条件,完成系统的功能设计。在这个过程中要敢于探索,勇于创新,力争做到设计方案合理,可靠,经济,功能齐全,技术先进。并且对方案要不断进行可行性和有缺点的分析,最后设计出一个完整框图。框图必须正确反映应完成的任务和各组成部分的功能,清楚表示系统的基本组成和相互关系。 三.单元电路的设计,参数计算和期间选择 根据系统的指标和功能框图,明确各部分任务,进行各单元电路的设计,参数计算和器件选择。 1.单元电路设计 单元电路是整机的一部分,只有把各单元电路设计好才能提高整机设计水平。 每个单元电路设计前都需明确各单元电路的任务,详细拟定出单元电路的性能指标,与前后级之间的关系,分析电路的组成形式。具体设计时,可以模仿传输的先进的电路,也可以进行创新或改进,但都必须保证性能要求。而且,不仅单元电路本身要设计合理,各单元电路间也要互相配合,注意各部分的输入信号,输出信号和控制信号的关系。 2.参数计算 为保证单元电路达到功能指标要求,就需要用电子技术知识对参数进行计算。例如,放大电路中各电阻值,放大倍数的计算;振荡器中电阻,电容,振荡频率等参数的计算。只有很好的理解电路的工作原理,正确利用计算公式,计算的参数才能满足设计要求。 参数计算时,同一个电路可能有几组数据,注意选择一组能完成电路设计要求的功能,在实践中能真正可行的参数。 计算电路参数时应注意下列问题: (1)元器件的工作电流,电压,频率和功耗等参数应能满足电路指标的要求; (2)元器件的极限参数必须留有足够充裕量,一般应大于额定值的1.5倍; (3)电阻和电容的参数应选计算值附近的标称值。 3.器件选择 (1)元件的选择 阻容电阻和电容种类很多,正确选择电阻和电容是很重要的。不同的电路对电阻和电容性能要求也不同,有解电路对电容的漏电要求很严,还有些电路对电阻,电容的性能和容量要求很高。例如滤波电路中常用大容量(100uF~3000uF)铝电解电容,为滤掉高频通常

电路图基础知识教程

电源电路单元 按单元电路的功能可以把它们分成若干类,每一类又有好多种,全部单元电路大概总有几百种。下面我们选最常用的基本单元电路来介绍。让我们从电源电路开始。 一、电源电路的功能和组成 每个电子设备都有一个供给能量的电源电路。电源电路有整流电源、逆变电源和变频器三种。常见的家用电器中多数要用到直流电源。直流电源的最简单的供电方法是用电池。但电池有成本高、体积大、需要不时更换(蓄电池则要经常充电)的缺点,因此最经济可靠而又方便的是使用整流电源。 电子电路中的电源一般是低压直流电,所以要想从 220 伏市电变换成直流电,应该先把220 伏交流变成低压交流电,再用整流电路变成脉动的直流电,最后用滤波电路滤除脉动直流电中的交流成分后才能得到直流电。有的电子设备对电源的质量要求很高,所以有时还需要再增加一个稳压电路。因此整流电源的组成一般有四大部分,见图 1 。其中变压电路其实就是一个铁芯变压器,需要介绍的只是后面三种单元电路。 二、整流电路 整流电路是利用半导体二极管的单向导电性能把交流电变成单向脉动直流电的电路。 ( 1 )半波整流 半波整流电路只需一个二极管,见图 2 ( a )。在交流电正半周时 VD 导通,负半周时 VD 截止,负载 R 上得到的是脉动的直流电

( 2 )全波整流 全波整流要用两个二极管,而且要求变压器有带中心抽头的两个圈数相同的次级线圈,见图2 ( b )。负载 R L 上得到的是脉动的全波整流电流,输出电压比半波整流电路高。 ( 3 )全波桥式整流 用 4 个二极管组成的桥式整流电路可以使用只有单个次级线圈的变压器,见图 2 ( c )。负载上的电流波形和输出电压值与全波整流电路相同。 ( 4 )倍压整流 用多个二极管和电容器可以获得较高的直流电压。图 2 ( d )是一个二倍压整流电路。当 U2 为负半周时 VD1 导通, C1 被充电, C1 上最高电压可接近 1.4U2 ;当 U2 正半周时 VD2 导通, C1 上的电压和 U2 叠加在一起对 C2 充电,使 C2 上电压接近 2.8U2 ,是C1 上电压的 2 倍,所以叫倍压整流电路。 三、滤波电路 整流后得到的是脉动直流电,如果加上滤波电路滤除脉动直流电中的交流成分,就可得到平滑的直流电。 ( 1 )电容滤波 把电容器和负载并联,如图 3 ( a ),正半周时电容被充电,负半周时电容放电,就可使负载上得到平滑的直流电。

开关电源中的光耦经典电路设计分析

开关电源中的光耦经典电路设计分析光耦(opticalcoupler)亦称光电隔离器、光耦合器或光电耦合器。它是以光为媒介来传输电信号的器件,通常把发光器(红外线发光二极管LED)与受光器(光敏半导体管)封装在同一管壳内。当输入端加电信号时发光二极管发出光线,光敏三极管接受光线之后就产生光电流,从输出端流出,从而实现了“电—光—电”转换。典型应用电路如下图1-1所示。 光耦典型电路 光耦的主要优点是:信号单向传输,输入端与输出端完全实现了前端与负载完全的电气隔离,输出信号对输入端无影响,减小电路干扰,简化电路设计,工作稳定,无触点,使用寿命长,传输效率高。光耦合器是70年代发展起来的新型器件,现已广泛用于电气绝缘、电平转换、级间耦合、驱动电路、开关电路、斩波器、多谐振荡器、信号隔离、级间隔离、脉冲放大电路、数字仪表、远距离

信号传输、脉冲放大、固态继电器(SSR)、仪器仪表、通信设备及微机接口中。在单片开关电源中,利用线性光耦合器可构成光耦反馈电路,通过调节控制端电流来改变占空比,达到精密稳压目的。 常用于反馈的光耦型号有TLP521、PC817等。这里以TLP521为例,介绍这类光耦的特性。图2-1所示为光耦内部结构图以及引脚图。 TLP521的原边相当于一个发光二极管,原边电流If越大,光强越强,副边三极管的电流Ic越大。副边三极管电流Ic与原边二极管电流If的比值称为光耦的电流放大系数,该系数随温度变化而变化,且受温度影响较大。作反馈用的光耦正是利用“原边电流变化将导致副边电流变化”来实现反馈,因此在环境温度变化剧烈的场合,由于放大系数的温漂比较大,应尽量不通过光耦实现反馈。此

相关文档
最新文档