555集成电路管脚,工作原理,特点及典型应用电路介绍

555集成电路管脚,工作原理,特点及典型应用电路介绍
555集成电路管脚,工作原理,特点及典型应用电路介绍

555集成电路管脚,工作原理,特点及典型应用电路介绍.

1 555集成电路的框图及工作原理

555集成电路开始是作定时器应用的,所以叫做555定时器或555时基电路。但后来经过开发,它除了作定时延时控制外,还可用于调光、调温、调压、调速等多种控制及计量检测。此外,还可以组成脉冲振荡、单稳、双稳和脉冲调制电路,用于交流信号源、电源变换、频率变换、脉冲调制等。由于它工作可靠、使用方便、价格低廉,目前被广泛用于各种电子产品中,555集成电路内部有几十个元器件,有分压器、比较器、基本R-S触发器、放电管以及缓冲器等,电路比较复杂,是模拟电路和数字电路的混合体,如图1所示。

2. 555芯片管脚介绍

555集成电路是8脚封装,双列直插型,如图2(A)所示,按输入输出的排列可看成如图2(B)所示。其中6脚称阈值端(TH),是上比较器的输入;2脚称触发端(TR),是下比较器的输入;3脚是输出端(V o),它有O和1两种状态,由输入端所加的电平决定;7脚是放电端(DIS),它是内部放电管的输出,有悬空和接地两种状态,也是由输入端的状态决定;4脚是复位端(MR),加上低电平时可使输出为低电平;5脚是控制电压端(Vc),可用它改变上下触发电平值;8脚是电源端,1脚是地端。

图2 555集成电路封装图

我们也可以把555电路等效成一个带放电开关的R-S触发器,如图3(A)所示,这个特殊的触发器有两个输入端:阈值端(TH)可看成是置零端R,要求高电平,触发端(TR)可看成是置位端S,要求低电平,有一个输出端Vo,Vo可等效成触发器的Q端,放电端(DIS)可看成是由内部放电开关控制的一个接点,由触发器的Q端控制:Q=1时DIS端接地,Q=0时DIS端悬空。另外还有复位端MR,控制电压端Vc,电源端VDD和

地端GND。这个特殊的触发器有两个特点:

(1)两个输入端的触发电平要求一高一低,置零端R即阈值端(TH)要求高电平,而置位端s 即触发端(TR)则要求低电乎;

(2)两个输入端的触发电平使输出发生翻转的阈值电压值也不同,当V c端不接控制电压时,对TH(R)端来讲,>2/3VDD是高电平1,<2/3VDD是低电平0:而对TR(S)端来讲,>1/3VDD 是高电平1,<1/3VDD是低电平0。如果在控制端(Vc)上控制电压Vc时,这时上触发电平就变成Vc值,下触发电平就变成1/2Vc值,可见改变控制端的控制电压值就可以改变上下触发电平值。它的功能表见图3(B)所示。

图3 555电路等效R—S触发器

555集成电路有双极型和CMOS型两种。CMOS型的优点是功耗低、电源电压低、输

入阻抗高,但输出功率较小,输出驱动电流只有几毫安。双极型的优点是输出功率大,驱动电流达200毫安,其他指标则不如CMOS型的。

4. 典型应用电路

555的应用电路很多,只要改变555集成电路的外部附加电路,就可以构成几百种应用电路,大体上可分为555单稳、555双稳及555无稳(即振荡器)三类。

5 555单稳电路

单稳电路有一个稳态和一个暂稳态,是利用电容的充放电形成暂稳态的,因此它的输入端都带有定时电阻和定时电容,常见的555单稳电路有两种:

1)人工启动型

将555电路的6、2脚并接起来接在RC定时电路上,在定时电容CT,两端接按钮开关SB,就成为人工启动型555单稳电路,如图4(a)所示,用等效触发器替代555,并略去与单稳工作无关的部分后见图4(b)所示,下面分析它的工作原理:

稳态:接上电源后,电容CT很快充电到VDD,从图4(b)看到,触发器输入R=1,S=1,从功能表看到输出Vo=0,这是它的稳态。

暂稳态:按下开关SB,CT上电荷很快放到零,相当于触发器输入R=0,S=0,输出立即翻转成Vo=l,暂稳态开始。开关放开后,电源又向CT充电,经过时间TD后,CT上电压上升到>2/3VDD时,输出又翻转成V o=O,暂稳态结束。TD就是单稳电路的定时时间或延时时间,它和定时电阻RT和定时电容CT的值有关:TD=1.1RTCT。

图4人工启动型555单稳电路

2)脉冲启动型

将555电路的6、7脚并接起来接在定时电容CT上,用2脚作输入就成为脉冲启动型单稳电路,如图5(a)所示,电路的2脚平时接高电平,当输入接低电平或输入负脉冲时才启动电路,用等效触发器替代555后见图5 6)所示,下面分析它的工作原理:稳态:接上电源后,R=1,S=1,输出Vo=0,DIS端接地,CT上的电压为0即R=0,输出仍保持Vo=0,这是它的稳态。

暂稳态:输入负脉冲后,输入S=0,输出立即翻转成Vo=1,DIS端开路,电源通过RT 向CT充电,暂稳态开始。经过时间TD后,CT上电压上升到>2/3VDD时,输入又成为R=1,S=1,这时负脉冲已经消失,输出又翻转成V o=0,暂稳态结束。这时内部放电开关接通,

DIS端接地,CT上电荷很快放到零,为下一次定时控制作准备。电路的定时时间TD=1.1RTCT。

这两种单稳电路常用作定时延时控制。

图5脉冲启动型单稳电路

6 555双稳电路

常见的555双稳电路有两种:

1)R-S触发器型双稳

将555电路的6、2脚作为两个控制输入端,7端不用,就成为一个R-S触发器。注意两个输入端的触发电平和阈值电压不同,如图6(a)所示,有时可能只有一个控制端,这时另外一个控制端要设法接死,根据电路要求可以把R端接到电源端,如图6(b)所示,也可以把S接地,用R端作输入。

有两个输入端的双稳电路常用作电机调速、电源上下限告警等用途。有一个输入端的双稳电路作为单端比较器用于各种检测电路。

图6 555构成R-S触发器

2)施密特触发器型双稳

将555电路的6、2脚并接起来接成只有一个输入端的触发器,如图7(a)所示,这个触发器输出电压和输入电压的关系是一个长方形的回线形,如图7(b)所示,从曲线可知,当输入V1=0时输出V o=1,当输入电压从0上升到>2/3VDD后,Vo翻转成0,当输入电压从最高值下降到<1/3VDD后,V o又翻转成1。由于它的输入有两个不同的阈值电压,所以,这种电路常用于电子开关,各种控制电路、波形的变换和整形,如图8所示。

图7 555构成施密特触发器

图8波形的变换和整形

6. 555振荡器电路(无稳电路)

由555定时器构成的多谐振荡器如图9(a)所示,其工作波形见图9(b)。

接通电源后,电源VDD通过R1和R2对电容C充电,当Uc<1/3VDD时,振荡器输出V o=1,放电管截止。当Uc充电到≥2/3VDD后,振荡器输出Vo翻转成0,此时放电管导通,使放电端(DIS)接地,电容C通过R2对地放电,使Uc下降。当Uc下降到≤1/3VDD后,振荡器输出Vo又翻转成1,此时放电管又截止,使放电端(DIS)不接地,电源VDD通过R1和R2又对电容C充电,又使Uc从1/3VDD上升到2/3VDD,触发器又发生翻转,如此周而复始,从而在输出端V o得到连续变化的振荡脉冲波形。脉冲宽度TL≈0.7R2C,由电容C 放电时间决定;TH=0.7(R1+R2)C,由电容C充电时间决定,脉冲周期T≈TH+TL。

图9 555构成多谐振荡器

上面仅讨论了由555定时器构成的几种典型应用实例。实际上,由于555定时器灵敏度高,功能灵活,因而在电子电路中获得广泛应用。

本文来自: https://www.360docs.net/doc/b31407923.html, 原文网址:https://www.360docs.net/doc/b31407923.html,/info/commonIC/0074835.html

常用集成电路管脚图

12345 6 78 9 10 11 12 13 14 74LS00 1A 1B 1Y 2A 2B 2Y GND 3Y 3A 4Y 4B 4A Vcc 3B 2输入四与非门 74LS00 1 2 3 4 5678 9 10 11 12 13 14 74LS02 1A 1B 1Y 2A 2B 2Y GND 3Y 3A 4Y 4B 4A Vcc 3B 二输入四或非门 74LS02 六反相器 74LS04 1 2 3 4 5678 9 10 11 12 13 14 74LS10 1B 1Y 1A 2A 3B 2B GND 2Y 2C 3Y 3C 3A Vcc 1C 三输入三与非门 74LS10 1 2 3 4 5678 9 10 11 12 13 14 74LS20 1B 2C 1A NC 2B 1C GND 1Y 1D 2Y NC 2A Vcc 2D 四输入二与非门 74LS20 4线-10线译码器 74LS42 1234 5 6789 10 11 12 13 14 15 16 74LS48 B C LT BI/RBO RBI D A GND e d c b a g f Vcc BCD-七段译码器/驱动器 74LS48 12 345678 9 10 11 12 13 14 74LS74 1CLR 1D 1CLK 1PR 1Q GND 2Q 2PR 2CLK 2D 2CLR Vcc 2Q 正沿触发双D 型触发器 74LS74 双J-K 触发器 74LS76 二输入四异或门 74LS86 常用集成电路管脚图(一) 4位移位寄存器 74LS95 负沿触发双J-K 触发器 74LS112

555时基电路原理以及应用

555时基电路原理以及应用 大小[6494] 更新时间[] 阅读[6613]次/评论[3]次 555内部电原理图 我们知道,555电路在应用和工作方式上一般可归纳为3类。每类工作方式又有很多个不同的电路。 在实际应用中,除了单一品种的电路外,还可组合出很多不同电路,如:多个单稳、多个双稳、单稳和无稳,双稳和无稳的组合等。这样一来,电路变的更加复杂。为了便于我们分析和识别电路,更好的理解555电路,这里我们这里按555电路的结构特点进行分类和归纳,把555电路分为3大类、8种、共18个单元电路。每个电路除画出它的标准图型,指出他们的结构特点或识别方法外,还给出了计算公式和他们的用途。方便大家识别、分析555电路。下面将分别介绍这3类电路。 单稳类电路 单稳工作方式,它可分为3种。见图示。 第1种(图1)是人工启动单稳,又因为定时电阻定时电容位置不同而分为2个不同的单元,并分别以1.1.1和1.1.2为代号。他们的输入端的形式,也就是电路的结构特点是:“RT-6.2-CT”和“CT-6.2-RT”。

第二种(见图2)是间接反馈型,振荡电阻是连在电源VCC上的。其中第1个单元电路(3.2.1)是应用最广的。第2个单元电路(3.2.2)是方波振荡电路。第3、4个单元电路都是占空比可调的脉冲振荡电路,功能相同而电路结构略有不同,因此分别以3.2.3a 和3.2.3b的代号。 第三种(见图3)是压控振荡器。由于电路变化形式很复杂,为简单起见,只分成最简单的形式(3.3.1)和带辅助器件的(3.3.2)两个单元。图中举了两个应用实例。

无稳电路的输入端一般都有两个振荡电阻和一个振荡电容。只有一个振荡电阻的可以认为是特例。例如:3.1.2单元可以认为是省略RA的结果。有时会遇上7.6.2三端并联,只有一个电阻RA的无稳电路,这时可把它看成是3.2.1单元电路省掉RB后的变形。 以上归纳了555的3类8种18个单元电路,虽然它们不可能包罗所有555应用电路,古话讲:万变不离其中,相信它对我们理解大多数555电路还是很有帮助的。 各种应用电路 555触摸定时开关 集成电路IC1是一片555定时电路,在这里接成单稳态电路。平时由于触摸片P端无感应电压,电容C1通过555第7脚放电完毕,第3脚输出为低电平,继电器KS释放,电灯不亮。 当需要开灯时,用手触碰一下金属片P,人体感应的杂波信号电压由C2加至555的触发端,使555的输出由低变成高电平,继电器KS吸合,电灯点亮。同时,555第7脚内部截止,电源便通过R1给C1充电,这就是定时的开始。 当电容C1上电压上升至电源电压的2/3时,555第7脚道通使C1放电,使第3脚输出由高电平变回到低电平,继电器释放,电灯熄灭,定时结束。 定时长短由R1、C1决定:T1=1.1R1*C1。按图中所标数值,定时时间约为4分钟。D1可选用1N4148或1N4001。

555时基电路及其应用

实验二555 时基电路及其应用 一、实验目的 1.熟悉555 型集成时基电路结构、工作原理及其特点。 2.掌握555 型集成时基电路的基本应用。 二、实验原理 集成时基电路又称为集成定时器或555 电路,是一种数字、模拟混合型的中规模集成电路,应用十分广泛。外加电阻、电容等元件可以构成多谐振荡器,单稳电路,施密特触发器等。它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K 电阻,故取名555 电路。其电路类型有双极型和CMOS型两大类,二者的结构与工作原理类似。一般双极型产品型号最后的三位数码都是555 或556, 而CMOS 产品型号最后四位数码都是7555 或7556,二者的逻辑功能和引脚排列完全相同,易于互换。555 和7555 是单定时器。556 和7556 是双定时器。双极型的电源电压U DD=+5V~+15V,输出的最大电流可达200mA,CMOS 型的电源电压为+3V~+18V,能直接驱动小型电机、继电器和低阻抗扬声器。 1.555 定时器的工作原理 555 定时器原理图及引线排列如图1 所示。其功能见表1。定时器内部由电压比较器、分压电路、RS 触发器及放电三极管等组成。 1)电压比较器 两个相同的电压比较器A1,和A2,其中A1的同相端接基准电压,反相端接外触发输人电压,称高触发端TH。电压比较器A2的反相端接基准电压,其同相端接外触发电压,称低触发端TR。 2)分压电路 分压电路由三个5K 的电阻构成,分别给A1和A2提供参考电平2/3 U DD和1/3 U DD。5 脚为控制端,平时等于2/3 U DD作为比较器的参考电平,当5 脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制。如果不在5 脚外加电压通常接0.01μF 电容到地,起滤波作用,以消除外来的干扰,确保参考电平的稳定。 3)基本RS触发器 它由交叉耦合的两个与非门组成。比较器A1的输出作为基本RS触发器的复位输入,比较器A2的输出作为基本RS触发器的置位输入。4 脚是直接复位控制端,当4 脚接入低电平时,则3脚输出U O=0;正常工作时4脚接高电平。 4)放电开关管VT A1和A2的输出端控制RS触发器状态和放电管开关状态。当输入信号自6 脚输入大于2/3 U DD时,触发器复位,3 脚输出为低电平,放电管VT导通;当输入信号自2 脚输入并低于1/3 U DD

常用电子器件管脚排列图

常用电子器件管脚排列图 附录1 逻辑符号对照示例 附录表1.1 逻辑非、逻辑极性符号对照示例(以反相器为例) 附录表1.2 几种常用逻辑门的逻辑符号比较示例 附录表1.3 逻辑符号、框图、管脚排列比较示列(以74HC390为例)

附录2 集成电路 1. 集成电路命名方法 集成电路命名方法见附录表2.1 附录表2.1 国产半导体集成电路型号命名法(GB3430-82) 2.集成电路介绍 集成电路IC 是封在单个封装件中的一组互连电路。装在陶瓷衬底上的分立元件或电路有时还和单个集成电路连在一起,称为混合集成电路。把全部元件和电路成型在单片晶体硅材料上称单片集成电路。单片集成电路现在已成为最普及的集成电路形式,它可以封装成各种类型的固态器件,也可以封装成特殊的集成电路。 通用集成电路分为模拟(线性)和数字两大类。模拟电路根据输入的各种电平,在输出端产生各种相应的电平;而数字电路是开关器件,以规定的电平响应导通和截止。有时候集成电路标有LM (线性类型) 或DM(数字类型)符号。 集成电路都有二或三个电源接线端:用CC V 、DD V 、SS V 、V +、V -或GND 来表示。这是一般应用所需要的。 双列直插式是集成电路最通用的封装形式。 其引脚标记有半圆形豁口、标志线、标志圆点 等,一般由半圆形豁口就可以确定各引脚的位置。 双列直插式的引脚排列图如附录图2.1所示。 3.使用TFL 集成电路与CMOS 集成电路的注意事项 (1) 使用TYL 集成电路注意事项 ① TYL 集成电路的电源电压不能高于V 5.5+。 使用时,不能将电源与地颠倒错接,否则将会因为过大电流而造成器件损坏。 附录图 2.1双列直插式集成电路的引脚排列

数电实验题目:实验九 555时基电路及其应用

实验九 555时基电路及其应用 姓名: 班级: 学号: 一、实验目的 1. 熟悉555集成时基电路的电路结构、工作原理及其特点。 2. 掌握555集成时基电路的典型应用。 二、实验原理 集成定时器是一种模拟、数字混合型的中规模集成电路,在波形产生、整形、变换、定时及控制系统中有着十分广泛的应用。只要外接适当的电阻电容等元件,可方便地构成单稳态触发器、多谐振荡器和施密特触发器等脉冲产生或波形变换电路,由于内部电压标准使用了三个5k 电阻,故取名555电路。定时器有双极型和CMOS 两大类,其结构和工作原理基本相似。通常双极型定时器具有较大的驱动能力,而CMOS 定时器则具有功耗低,输入阻抗高等优点。几乎所有的双极型产品型号最后的三位数码都是555和556;所有的CMOS 产品型号最后四位数码都是7555和7556,二者的逻辑功能和引脚排列完全相同,易于互换。双极型集成时基电路的电源电压为U CC =+5V~+15V ,输出的最大电流可达200mA ;CMOS 型的集成时基电路电源电压为U CC =+3V~+18V 。 555的内部电路框图如图9-1所示,从图中可见,它含有两个高精度电压比较器A 1、A 2,一个基本RS 触发器G 1、G 2及放电晶体管T D 。比较器的参考电压由三只5kΩ的电阻的分压提供,它们分别使比较器A 1的同相输入端和A 2的反相输入端的电位分别为 3 1 U CC 和3 2 U CC ,如果在引脚5外加控制电压,就可以方便的改变两个比较器的比较电平,若控制电压端5不用时需在该端与地之间接入约0.01μF 的电容,以清除外接干扰,保证参考电压稳定值。比较器的状态决定了基本RS 触发器的输出,基本RS 触发器的输出一路作为整个电路的输出,另一路控制晶体管T D 的导通与截止,T D 导通时给接在7脚的电容提供放电通路。这就很方便地构成从微秒到数十分钟的延时电路。 集成定时器的典型应用 1.单稳态触发器 单稳态触发器在外来脉冲作用下,能够输出一定幅度与宽度的脉冲,输出脉冲的宽度就是暂稳态的持续时间t W 。 图9-2为由555定时器和外接定时元件R 、C 构成的单稳态触发器。在输入u i 端未加触发信号时,电路处于初始稳态,单稳态触发器的输出u O 为低电平。当在u i 端加入具有一定幅度的负脉冲时,在TR 端出现一个尖脉冲,使该端电位小于 3 1 U CC ,从而使比较器A 2触发翻转,触发器的输出u O 从低电平跳变为高电平,暂稳态开始。电容C 开始充

555时基电路的四种常用电路

555时基电路的四种常用电路 555时基电路是一种双极型的时基集成电路,工作电源为4.5v~18v,输出电平可与TTL、CMOS 和HLT逻辑电路兼容,输出电流为200mA,工作可靠,使用简便而且成本低,可直接推动扬声器、电感等低阻抗负载,还可以在仪器仪表、自动化装置及各种电器中作定时及时间延迟等控制,可构成单稳态触发器、无稳态多谐振荡器、脉冲发生器、防盗报警器、电压监视器等电路,应用及其广泛 1 555时基电路的内部结构 国产双极型定时器CB555的电路结构如图l所示。它由分压器、电压比较器C1和C2、SR锁存器、缓冲输出器和集电极开路的放电三极管TD组成。 1.1 电压比较器 电压比较器C1和C2是两个相同的线性电路,每个电压比较器有两个信号输入端和一个信号输出端。C1的同向输入端接基准比较电压VR1,反向输入端(也称阈值端TH)外接输入触发信号电压,C2的反向输入端接基准比较电压VR2,同向输入端(也称触发端TR')外接输入触发信号电压。 1.2 分压器 分压器由三个等值电阻串联构成,将电源电压Vcc分压后分别为两个电压比较器提供基准比较电压。在控制电压输入端Vco悬空时,C1、C2的基准比较电压分别为 通常应将Vco端接一个高频干扰旁路电容。如果Vco外接固定电 压,则 1.3 SR锁存器 SR锁存器是由两个TTL与非门构成,它的逻辑状态由两个电压比较器的输出电位控制,并有一个外引出的直接复位控制端R'D。只要在R'D端加上低电平,输出端vo便立即被置成低电平,不受其它输入端状态的影响。正常工作时必须使R'D处于高电平。SR锁存器有置0(复位)、置1(置位)和保持三种逻辑功能。电压比较器C1的输出信号作为SR锁存器的复位控制信号,电压比较器C2的输出信号作为SR锁存器的置位控制信号。 1.4 集电极开路的放电三极管

555时基电路内部结构及工作原理实例详解

2.3.1 555时基电路的介绍和内部结构 555集成电路定时器是一种将模拟功能和逻辑功能集成在同一硅片上的单片时基电路。它的型号很多,如FX555,5G555,J55,UA555,NE555,它们的逻辑功能与外部引线排列完全相同,555定时器的电源电压范围宽,双极型555定时器为5~16V,CMOS555 定时器为3~18V,它可提高与TTL,CMOS的数字电路兼容的接口电平。由于555定时 器价格低廉,使用灵活方便,只需外接少量元件就可构成多种模拟和数字电路,因而极广泛地应用在波形产生与变换,测量与控制,家用电器及电子玩具领域,它的外部引脚 555定时器能在较宽电压范围工作,输出交电平不低于90%电源电压,带拉电流负载和电流负载能力可达到200MA。 图2-3 555定时器外部引脚 555时基电路由运算放大电路器A1,A2组成电压比较器,由F1F2组成的

基本R—S触发器以及由F3和NPN型集成电极开路输出的放电三极管TD等组成的输出级和放电开关。其中电压比较器的分压偏置电阻采用三个阻值相同的5K电阻,所以电路因此特征而被命名为“555时基电路”。555时基电路的内部结构图如图2-4。 图2-4 555时基电路图 2.3.2 555时基电路的工作原理及功能电压比较 1)分压器3个5K 电阻组成,为两个A1和A2提供基准电平,如控制端C O,则经分压后,A的基准电平为2/3Ucc,B的基准电平为1/3Ucc,如改变管脚的接法就改变了两个电压比较器的基准电平 2)比较器 比较器A1,B2是两个结构和性能完全相同的高精度电压比较器,其输出直接控制着基本R-S触发器的状态。TH是比较器A1的输入端,TR是比较器A2的输入端。 当TH输入信号使U6》2/3Ucc,则A1输出交电平,否则A输出为低电平,当R输入信号使号使V2》1/3Ucc,A2输出为低电平,否则输出高电平3)基本R—S触发器 基本R——S触发器要求低电平触发,图中F1的输入端接UC1,为置O 输入端(R),F2的输入端接Uc2为置输入端(S)。Uc1=0,Uc2=1,时Q=0。当Uc1=1,Uc2=时,Q=1 4)放电器和输出缓冲器 集电极开路输出的放三极管TD组成放电器当输出U0为‘0“时,Q为1使UTD导通,管脚T和地间构成通路,而输出U0为”1“时,Q为0 使UTD 截止,通路被切断。输出缓冲器由反相器构成,一方面增强了带负载能力,另一方面隔离负载对555定时器的影响。 总上所述可得555时基器电路功能表如下表2-1所示 2-1 表555时基电路功能表

74LS系列芯片引脚图资料大全

74系列芯片引脚图资料大全 作者:佚名来源:本站原创点击数:57276 更新时间:2007年07月26日【字体:大中小】 为了方便大家我收集了下列74系列芯片的引脚图资料,如还有需要请上电子论坛https://www.360docs.net/doc/b31407923.html,/b bs/ 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373

反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND

74系列芯片引脚图

74系列芯片引脚图、功能、名称、资料大全(含74LS、74HC等),特别推荐为了方便大家,我收集了下列74系列芯片的引脚图资料。 说明:本资料分3部分:(一)、TXT文档,(二)、图片,(三)、功能、名称、资料。 (一)、TXT文档 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门 LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373

反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘

1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门 74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器 74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND

555定时器组成的长延时电路图

555定时器组成的长延时电路图 一、延时电路工作原理 IC1 555 时基电路接成占空比可调的自激多谐振荡器。当按下按钮SB 后,12V 的直流电压加到电路中,由于电容器C6 的电压不能突变,使得IC2 电路的2 脚为低电平,IC2 电路处于置位状态,3 脚输出高电平,继电器K 得电,触点K-1、K-2 闭合,K-1 触点闭合后形成自锁状态,K-2 触点连接用电设备,达到控制用电设备通、断的作用。同时IC1 555 时基电路开始形成振荡,因此3 脚交替输出高、低电平。当3 脚输出高电平时,通过二极管VD3、电阻器R3 对电容器C3 充电。当3 脚输出低电平时,二极管VD3截止,C3 没有充电,因此只有在3 脚为高电平时才对C3 充电,所以电容器C3 的充电时间较长。当电容器C3 的电位升到2/3VDD 时,IC2 555 时基电路复位,3 脚输出低电平,继电器K 失电,触点K-1、K-2 断开,恢复到初始状态,为下次定时做好准备。

二、元器件的选择 IC1、IC2 选用NE555、μA555、SL555 等时基集成电路;VD1~VD4 选用IN4148 硅型开关二极管,发光二极管可选用一般的发光二极管;R1~R5 选用RTX—1/4W 型碳膜电阻器;电容器C1、C2、C5、C6 选用CT1 型瓷介电容器,C4 选用CD11—16V 电解电容器,C3 选用漏电流极小的钽电解电容器;RP 可用WSW 型有机实心微调可变电阻器;继电器K 选用JRX—13F 型具有两组转换触点的小型电磁继电器。 三、制作与调试方法 在调试中,可以调节可变电阻器RP 改变IC1 555 时基电

74系列芯片引脚大全

74系列芯片引脚图资料大全(2008-04-24 17:37:47) 74系列芯片引脚图资料大全 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│DIR=1 A=>B │1 2 3 4 5 6 7 8 9 10│DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器 正逻辑与门,与非门:

集成块的管脚认识

集成块的管脚认识 在电子技术高速发展的今天,集成电路的使用已经相当普遍。我们在使用集成块时,首先遇到的一个问题就是如何正确识别集成电路的各管脚,使之与电路图中所标的管脚相对应,这是使用者必须熟练掌握的一项基本技能。 半导体集成电路的品种、规格繁多,但就其管脚的排列情况常见的有以下 3 种形式:一是按圆周分布,即所有管脚分布在同一个圆周上;二是双列分布,即管脚分两行排列;三是单列分布,即管脚单行排列。 为了便于使用者识别集成电路的管脚排列顺序,各种集成电路一般都标有一定的标记,现把常见的几种标记及管脚顺序的识别方法分述如下: 1 .管键标记:使用这种识别标记的集成电路,用圆柱形金属外壳封装,其管脚按圆周分布,外形如图① 所示。它的管脚排列顺序是:从管顶往下看,自管键开始沿逆时针方向依次是第 1 、 2 、3…… 脚(见图① )。5G1555 、 AN374 等的管脚就是这样排列的。 2 .弧形凹口标记:这种识别标记多用在双列直插型集成电路上。弧形凹口位于集成电路的一个端部,其外形如图② 所示。管脚排列顺序的识别方法是,正视集成块外壳上所标的型号,弧形凹口下方左起第 1 脚为该集成电路的第 1 脚,以这个管脚开始沿逆时针方向依次是第2 、 3 、4…… 脚(见图② )。 TA7614AP 、μPC1353C 等就是使用这种识别标记的。

3 .圆形凹坑、小圆圈、色条标记:双列直插型和单列直插型的集成电路多采用这种识别标记,其外形如图③ 所示。这种集成电路的管脚识别标记和型号都标在外壳的同一平面上。它的管脚排列顺序是,正视集成块的型号,圆形凹坑(或小圆圈、色条)的下方左起第一脚为集成电路的第 1 脚。对于双列直插型的集成块,从第 1 脚开始沿逆时针方向,依次是第 2 、 3 、4…… 脚;对于单列直插型的集成块,从第 1 脚开始其后依次是第 2 、 3 、4…… 脚(见图③ )。 LA4422 、 NE555P 、 CD4017BCN 等都是使用这种识别标记。 4 .斜切角标记:这种标记一般用在单列直插型集成电路上,其外形如图④ 所示。其管脚的排列顺序是,从斜切角的这一端开始,依次是第 1 、2 、3…… 脚(见图④ )。 AN5710 、 LA4140 等都是使用这种识别标记。 应当指出有不少集成电路同时使用两种识别标记,如μPC1366 ,既使用弧形凹口标记,又使用小圆圈标记。但两种标记对集成电路的管脚排列顺序的识别效果是统一的(见图⑤ 所示)。也有少数的集成电路,外壳上没有以上所介绍的各种标记,而只有该集成电路的型号,对于这种集成电路管脚序号的识别,应把集成块上印有型号的一面朝上,正视型号,其左下方的第 1 脚为集成电路的第 1 脚位置,然后沿逆时针方向计数,依

555时基电路组成的振荡电路集锦

一、555单稳类电路555单稳工作方式,它可分为2种。见图示。 https://www.360docs.net/doc/b31407923.html,/bbs/viewthread.php?tid=7813&extra=page%3D1 第1种(图1)是人工启动单稳,又因为定时电阻定时电容位置不同而分为2个不同的单元,并分别以1.1.1 和1.1.2为代号。他们的输入端的形式,也就是电路的结构特点是:“RT-6.2-CT”和“CT-6.2-RT”。 第2种(图2)是脉冲启动型单稳,也可以分为2个不同的单元。他们的输入特点都是“RT-7.6-CT”,都是从2端输入。1.2.1电路的2端不带任何元件,具有最简单的形式;1.2.2电路则带有一个RC微分电路。二、555双稳类电路 第一种(见图1)是触发电路,有双端输入(2.1.1)和单端输入(2.1.2)2个单元。单端比较

器(2.1.2)可以是6端固定,2段输入;也可是2端固定,6端输入。 第2种(见图2)是施密特触发电路,有最简单形式的(2.2.1)和输入端电阻调整偏置或在控制端(5)加控制电压VCT以改变阀值电压的(2.2.2)共2个单元电路。双稳电路的输入端的输入电压端一般没有定时电阻和定时电容。这是双稳工作方式的结构特点。2.2.2单元电路中的C1只起耦合作用,R1和R2起直流偏置作用。三、555无稳类电路 第一种(见图1)是直接反馈型,振荡电阻是连在输出端VO的。

第二种(见图2)是间接反馈型,振荡电阻是连在电源VCC上的。其中第1个单元电路(3.2.1)是应用最广的。第2个单元电路(3.2.2)是方波振荡电路。第3、4个单元电路都是占空比可调的脉冲振荡电路,功能相同而电路结构略有不同,因此分别以3.2.3a 和3.2.3b的代号。 第三种(见图3)是压控振荡器。由于电路变化形式很复杂,为简单起见,只分成最简单的形式(3.3.1)和带辅助器件的(3.3.2)两个单元。图中举了两个应用实例。无稳电路的输入端一般都有两个振荡电阻和一个振荡电容。只有一个振荡电阻的可以认为是特例。例如:3.1.2单元可以认为是省略RA的结果。有时会遇上7.6.2三端并联,只有一个电阻RA的无稳电路,这时可把它看成是3.2.1单元电路省掉RB后的变形。

555时基电路引脚解析

555时基电路引脚解析 凡是时基电路555,电路内部结构相同,性能都是相同的。时基电路555有很多厂家型号,如MC555、CA555、XR555、LM555等;国产型号有SL555、FX555、5G1555等,典型的、也是最常用的是NE555。555前的字母只表示生产厂家。 555时基电路是一种用途较广的精密定时器,可用来发生脉冲、作方波发生器、自激振荡器、定时电路、延时电路、脉宽调制电路、脉宽缺少指示电路、监视电路等。其工作电压为5~18V,常用10~15V,最大输出电流200mA,可驱动功率开关管、继电器、发光管、指示灯、,做振荡器时,最高频率可达300kHz。 555时基电路比较简单,内部集成了21个晶体三极管、4个晶体二极管和16个电阻组成了两个电压比较器、一个R-S触发器、一个放电晶体管和一个由3只电阻组成的分压器。图中上比较器A1和下比较器A2是由两个高增益的电压比较器,VT为放电三极管,3个电阻R1、R2、R3阻值都是5kΩ,是3个5组成,时基电路555名称由此而来。 555的8脚是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,所以5脚的电压固定在 2UCC/3上;下比较器A2接在R2与R3之间,A2的同相输入端电位被固定在UCC/3上。 1脚为地。2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。 当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平; 2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。3脚在高电位接近

及其他系列芯片引脚图大全

一:分类 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc) 74ls13 4输入双与非门 (斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门 (oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门 (斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门 74ls21 4输入双与门 74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门 74ls24 2输入四与非门(斯密特触发)

74ls25 4输入双或非门(有选通) 74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门 74ls28 2输入四或非缓冲器 74ls30 8输入与非门 74ls31 延迟电路 74ls32 2输入四或门 74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器 74ls35 六缓冲器(oc) 74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器 74ls38 2输入四或非缓冲器(集电极开路输出74ls39 2输入四或非缓 冲器(集电极开路输出) 7 4ls40 4输入双与非缓冲器 7 4ls41 bcd-十进制计数器 7 4ls42 4线-10线译码器(bcd输入) 7 4ls43 4线-10线译码器(余3码输 入) 7 4ls44 4线-10线译码器(余3葛莱 码输入) 7 4ls45 bcd-十进制译码器/驱动器 7 4ls46 bcd-七段译码器/驱动器

常用集成电路管脚图

1 / 2 勿用作商业用途 12345 6 78 9 10 11 12 13 14 74LS00 1A 1B 1Y 2A 2B 2Y GND 3Y 3A 4Y 4B 4A Vcc 3B 2输入四与非门 74LS00 1 2 3 4 5678 9 10 11 12 13 14 74LS02 1A 1B 1Y 2A 2B 2Y GND 3Y 3A 4Y 4B 4A Vcc 3B 二输入四或非门 74LS02 六反相器 74LS04 1 2 3 4 5678 9 10 11 12 13 14 74LS10 1B 1Y 1A 2A 3B 2B GND 2Y 2C 3Y 3C 3A Vcc 1C 三输入三与非门 74LS10 1 2 3 4 5678 9 10 11 12 13 14 74LS20 1B 2C 1A NC 2B 1C GND 1Y 1D 2Y NC 2A Vcc 2D 四输入二与非门 74LS20 4线-10线译码器 74LS42 1234 5 6789 10 11 12 13 14 15 16 74LS48 B C LT BI/RBO RBI D A GND e d c b a g f Vcc BCD-七段译码器/驱动器 74LS48 12 345678 9 10 11 12 13 14 74LS74 1CLR 1D 1CLK 1PR 1Q GND 2Q 2PR 2CLK 2D 2CLR Vcc 2Q 正沿触发双D 型触发器 74LS74 双J-K 触发器 74LS76 二输入四异或门 74LS86 常用集成电路管脚图(一) 4位移位寄存器 74LS95 负沿触发双J-K 触发器 74LS112 常用集成电路管脚图(二)

555时基电路

555时基电路简单应用 原理篇 简介: 时基电路是模拟-数字混合式集成芯片,其最初设计的目的是取代机械延时器件,它具有定时精度高、 温度漂移小、速度快、可直接与数字电路相连、结构简单、功能多、有一定负载驱动能力等特点,因此, 迅速在电子定时器、电子检测、控制、报警、电子乐器、信号的产生与调制等方面获得广泛应用。 器件识别: 555时基电路一般有两种封装形式:一、金属圆管壳封装(现已少见);二、双列直插8角DIP封装 (见图)。其上表面大多标有“555”字样,如:国产5G555、SL555、FX555等;国外NE555、LM555、 MC14555、CA555、UA555、SN52555、LC555等。但需注意,并不是所有标“555”字样的都为时基电路, 像MM555、AD555、NE5555、AHD555等。 内部电路: 时基电路一共集成21个晶体三极管、4个晶体二极管、16个电阻器组成两个高精度电压比较器、一个RS 触发器、一个放电晶体管和3只全等5K电阻分压器,时基电路框图见下表:管脚说明: 1脚:接地端; 2脚:低触发端,<=1/3Vcc; 3 3脚:输出端,最高达200mA; 4脚:强制复位端,低电平有效,不用时接Vcc 或悬空; 5脚:基准电压调节端,不需调节时可悬空 或通过0.01uf电容接地; 6脚:高触发端,>=2/3Vcc; 7脚:放电端; 8脚:电源正极,电压范围4.5V~18V。 原理说明: 一.单稳态工作方式: 如图为集成定时器555构成的单稳态工作方式原理图,其阀值电压输入端6脚与放电端7脚短接,并 外接定时网络Rt和Ct,复位端4脚不使用(接Vcc),触发端2脚接到微分网络Rd和Cd,外输入负极性 触发信号经微分后去触发定时器,控制端5脚不使用,外接抗干扰电容到地端。 设初始状态触发电压输入端2脚无信号输入,电路输出端3脚输出电压V0=0,电路处于复位状态, 此时芯片内放电管导通,定时电容Ct被短路,Vct=0,阀值电压输入端6脚被置0,电路处于稳态。 若输入触发信号V i(负脉冲),经Rd、Cd微分并由钳位二极管D销去正向微分脉冲后加到2脚,只 要负相微分脉冲幅度足够大,使2脚电压V2<=Vcc/3时,定时器输出电压便由“0”跳变到“1”,同时, 放电管截止,7脚开路,电源经Rt对Ct充电,电路处于暂稳态。

74ls系列主要芯片引脚及参数.doc

<74LS00引脚图> 74l s00 是常用的2输入四与非门集成电路,他的作用很简单顾名思义就是实现一个与非门。 Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ __ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与非门 74LS00 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND 74LS00真值表: A=1 B=1 Y=0 A=0 B=1 Y=1 A=1 B=0 Y=1 A=0 B=0 Y=1

74HC138基本功能74LS138 为3 线-8 线译码器,共有54/74S138和54/74LS138 两种线路结构型式,其74LS138工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。 74LS138的作用: 利用G1、/(G2A)和/(G2B)可级联扩展成24 线译码器;若外接一个反相器还可级联扩展成32 线译码器。若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器 用与非门组成的3线-8线译码器74LS138

图74ls138译码器内部电路 3线-8线译码器74LS138的功能表 备注:这里的输入端的三个A0~1有的原理图中也用A B C表示(如74H138.pdf中所示,试用于普中科技的HC-6800 V2.2单片机开发板)。<74ls138功能表> 74LS138逻辑图

无论从逻辑图还是功能表我们都可以看到74LS138的八个输出管脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出管脚全为高电平1。如果出现两个输出管脚在同一个时间为0的情况,说明该芯片已经损坏。 当附加控制门的输出为高电平(S=1)时,可由逻辑图写出 74ls138逻辑图 由上式可以看出,在同一个时间又是这三个变量的全部最小项的译码输出,所以也把这种译码器叫做最小项译码器。 71LS138有三个附加的控制端、和。当、时,输出为高电平(S=1),译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平,如表3.3.5所示。这三个控制端也叫做“片选”输入端,利用片选的作用可以将多篇连接起来以扩展译码器的功能。 带控制输入端的译码器又是一个完整的数据分配器。在图3.3.8电路中如果把作为“数据”输入端(在同一个时间),而将作为“地址”输入端,那么从送来的数据只能通过所指定的一根输出线送出去。这就不难理解为什么把叫做地址输入了。例如当=101时,门的输入端除了接至输出端的一个以外全是高电平,因此的数据以反码的形式从输出,而不会被送到其他任何一个输出端上。 例2.74LS138 3-8译码器的各输入端的连接情况及第六脚()输入信号A的波形如下图所示。试画出八个输出管脚的波形。

555定时器工作原理及应用引脚图

555定时器 摘要:555定时器是一种多用途的数字——模拟混合集成电路,利用它能极方便地构成施密特触发器、单稳态触发器和多谐振荡器。由于使用灵活、方便,所以555定时器在波形的产生与交换、测量与控制、家用电器、电子玩具等许多领域中都得到了广泛应用。本文主要介绍了555定时器的工作原理及其在单稳态触发器、多谐振荡器方面的应用。 关键词:数字——模拟混合集成电路;施密特触发器;波形的产生与交换 555芯片引脚图及引脚描述 555的8脚是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,所以5脚的电压固定在2UCC/3上;下比较器A2接在R2与R3之间,A2的同相输入端电位被固定在UCC/3上。 1脚为地。2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。 当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平; 2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。 4脚是复位端,当4脚电位小于0.4V时,不管2、6脚状态如何,输出端3脚都输出低电平。 5脚是控制端。 7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。 1概述 1.1 555定时器的简介

555定时器工作原理及应用引脚图

555定时器 555芯片引脚图及引脚描述 555的8脚是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,所以5脚的电压固定在2UCC/3上;下比较器A2接在R2与R3之间,A2的同相输入端电位被固定在UCC/3上。 1脚为地。2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。 当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平; 2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。 4脚是复位端,当4脚电位小于时,不管2、6脚状态如何,输出端3脚都输出低电平。 5脚是控制端。 7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。 1概述 555定时器的简介 555定时器是一种多用途的数字——模拟混合集成电路,利用它能极方便地构成施密特触发器、单稳态触发器和多谐振荡器。由于使用灵活、方便,所以555定时器在波形的产生与交换、测量与控制、家用电器、电子玩具等许多领域中都得到了广泛应用。自从signetics公司于1972年推出这种产品以后,国际上个主要的电子器件公司也都相继的生产了各自的555定时器产品。尽管产品型号繁多,但是所有双极型产品型号最后的3位数码都是555,所有CMOS产品型号最后的4位数码都是7555.而且,它们的功能和外部引脚排列完全相同。 555定时器的应用 (1)构成施密特触发器,用于TTL系统的接口,整形电路或脉冲鉴幅等;(2)构成多谐振荡器,组成信号产生电路; (3)构成单稳态触发器,用于定时延时整形及一些定时开关中。 555应用电路采用这3种方式中的1种或多种组合起来可以组成各种实用的电子电路,如定时器、分频器、元件参数和电路检测电路、玩具游戏机电路、

相关文档
最新文档