数字电子技术基础2试题与答案
数字电子技术基础习题及答案 (2)

数字电子技术基础考题一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。
2.将2004个“1”异或起来得到的结果是(0 )。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL器件输入脚悬空相当于输入(高)电平。
5.基本逻辑运算有: (and )、(not )和(or )运算。
6.采用四位比较器对两个四位数比较时,先比较(最高)位。
7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。
10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。
11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。
13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。
15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。
16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
数字电子技术基础 第二版 (侯建军 著) 高等教育出版社 课后答案

7后答案网()
(4) F = ( A + D )( A + D )( B + C ) = A + D + A + D + B + C = A D + AD + B C 题 1.5 逻辑函数有几种表示方法?它们之间如何相互转换? 答:逻辑函数有五种常用表达方法,分别是与或式,或与式,与非与非式,或非或非式 和与或非式。与或式和或与式是基本表达方法,它们之间的转化利用包含律,分配律等基本 方法完成。与非与非式是由与或式两次取反,利用反演律变换的。或非或非式是由或与式两 次取反,利用反演律变换的。与或非式是由或与式两次取反,然后两次用反演律变换的。 题 1.6 最小项的逻辑相邻的含义是什么?在卡诺图中是怎样体现的? 答: 最小项的逻辑相邻是指最小项内所含的变量中只有一个变量互为补,反映在卡诺图 中是几何位置相邻。 题 1.7 试总结并说出 (1)由真值表写逻辑函数式的方法; (2)由函数式列真值表的方法; (3)从逻辑图写逻辑函数式的方法; (4)从逻辑函数式画逻辑图的方法; (5)卡诺图的绘制方法; (6)利用卡诺图化简函数式的方法。 答: (1 ) 将真值表中每个输出为 1 的输入变量取值组合写成一个乘积项,若输入变量取 值为 1,乘积项中的因子用原变量表示,反之用反变量表示,然后将这些乘积项做逻辑加。 (2)给函数式中所有输入量依次赋值,观察取这些输入组合的情况下输出的状态,绘 制真值表。 (3)逻辑图的逻辑符号就是表示函数式间的运算关系,将对应的逻辑符号转换成逻辑 运算符,写成逻辑函数式。 (4)将逻辑函数式中的逻辑符号相应转化成各种逻辑门来表示。 (5)根据变量的个数决定卡诺图的方框数,卡诺图中行列变量的取值按循环码规律排 列,以保证几何位置上相邻的方格其对应的最小项为逻辑相邻项。 (6)用卡诺图化简函数时,首先将函数填入相应的卡诺图中,然后按作圈原则将图上 填 1 的方格圈起来,要求圈的数量少,范围大,每个圈用对应的积项表示,最后将所有积项 逻辑相加,就得到了最简的与或表达式。最简或与表达式化简是将所有取 0 的作圈,然后将 所有圈用对应的和项表示,注意若圈对应的变量取值是 0 写成原变量,取 1 写成反变量, 最 后将所有和项逻辑乘。 题 1.8 为什么说逻辑函数的真值表和最小项表达式具有唯一性? 答:对于任何一个最小项,只有一组变量取值使它的值为 1,同样的,只有一组最小项 的逻辑组合完全满足输出值为 1。真值表是和最小项表达式相对应的。两者对于同一个逻辑 函数都是唯一的。 题 1.9 什么叫约束项?如何用约束项化简逻辑函数? 答:输入变量的取值受到限制称受到约束,它们对应的最小项称为约束项。采用图解法 对含约束项的逻辑函数进行化简,在对应的格内添上“×” ,根据作圈的需要这些格可以视 为“1”也可以视为“0 ” 。 题 1.10 试说明两个逻辑函数间的与、或、异或运算可以通过卡诺图中对应的最小项作 与、或、异或运算来实现。 答:逻辑函数间的与、或、异或运算相当于逻辑函数各个最小项的运算,也就是卡诺图 中对应项的运算。那么可以通过卡诺图将逻辑函数间的运算转换成若干一位的逻辑运算, 然 后化简得到最简的表达式。
东大20秋学期《数字电子技术基础》在线平时作业2

(单选题)1: 用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。
A: 2
B: 6
C: 7
D: 8
正确答案: D
(单选题)2: 由555定时器构成的施密特触发器,改变控制电压Vco时,则()。
A: 改变输出Uo的幅值
B: 改变低电平的UOL数值
C: 改变高电平UOH的数值
D: 改变回差电压
正确答案: D
(单选题)3: 一只四输入端与非门,使其输出为0的输入变量取值组合有__________种。
A: 15
B: 8
C: 7
D: 1
正确答案: D
(单选题)4: 一位8421BCD码译码器的数据输人线与译码输出线组合是____ 。
A: 4:16
B: 1:10
C: 4:10
D: 2:4
正确答案: C
(单选题)5: 逻辑函数的对偶式
A:
B:
C:
D:
正确答案: B
(单选题)6: 欲使D触发器按工作,应使输入D= ( )。
A: 0
B: 1
C: Q
D:
正确答案: D
(单选题)7: 下列四个数中与十进制数(163)10不相等的是()。
A: (A3)16。
数字电子技术基础试卷及答案套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。
数字电子技术试题集及答案

数字电子技术基础试卷试题答案汇总数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。
3 .下图所示电路中的最简逻辑表达式为。
AB4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 同或;F 2 与非门;F 3 或门。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。
A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。
A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。
A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。
数字电子技术基础试题及答案(2)

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。
一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。
2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。
3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 ,或与非表达式为 。
4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。
5.555定时器构成的施密特触发器,若电源电压=12V ,电压控制端经0.01µF 电容接地,则上触发电平= V ,下触发电平–= V 。
二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:·[ABD BC BD A +++()D] 2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)得分评卷人1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。
2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。
(74161的功能见表) 题 2 图………………………密……………………封…………………………装…………………订………………………线………………………3.分析如题3图所示由边沿触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。
题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。
当v升高时输出的频率是升高还是降低?I题4图四、设计题:(每小题10分,共30分)得分评卷人1. 请用一片4线-16线译码器74154和适量的与非门设计一个能将8421码转换为2421码的码转换器。
1数字电子技术基础 第二版 课后答案 (胡晓光 著) 北京航空航天大学出版社

2.1由TTL门组成的电路如图2.1所示,已知它们的输入短路电流为I is =1.6mA,高电平输入漏电流I iH=40。
试问:当A=B=1时,G1的灌电流(拉,灌)为3.2mA;A=0时,G1的拉电流(拉,灌)为120。
2.2图2.2中示出了某门电路的特性曲线,试据此确定它的下列参数:输出高电平U OH=3V;输出低电平U OL=0.3V;输入短路电流I iS=1.4mA;高电平输入漏电流I iH=0.02mA;阈值电平U T=1.5V;开门电平U ON= 1.5V;关门电平U OFF=1.5V;低电平噪声容限U NL=1.2V;高电平噪声容限U NH=1.5V;最大灌电流I OLmax=15mA;扇出系数N=10.2.3TTL门电路输入端悬空时,应视为高电平;(高电平,低电平,不定)此时如用万用表测量其电压,读数约为1.4V(3.6V,0V,1.4V)。
2.4CT74、CT74H、CT74S、CT74LS四个系列的TTL集成电路,其中功耗最小的为CT74LS;速度最快的为CT74S;综合性能指标最好的为CT74LS。
2.5CMOS门电路的特点:静态功耗极低(很大,极低);而动态功耗随着工作频率的提高而增加(增加,减小,不变);输入电阻很大(很大,很小);噪声容限高(高,低,等)于TTL门。
2.6集电极开路门(OC门)在使用时须在输出与电源之间接一电阻(输出与地,输出与输入,输出与电源)。
2.72.8若G2的悬空的输入端接至0.3V,结果如下表2.9输入悬空时为高电平,M=“0”,V M=0.2V,三态门输出为高阻,M 点电位由后面“与或非”门的输入状态决定,后面与门中有一输入为0,所以V M=0V。
2.102.11上图中门1的输出端断了,门2、3、4为高电平输入,此时V M=1.6V 左右。
2.12不能正常工作,因为不能同时有效,即不能同时为低电平。
2.13图为由TTL“与非”门组成的电路,输入A、B的波形如图所示,试画出V0的波形。
《数字电子技术》模拟试题二和答案

《数字电子技术》模拟试题二一、单项选择题(本题共15小题每小题2分,30分)2、下列四个数中,与十进制数(163)D不相等的是( )。
A、(A3)HB、(10100011)BC、(000101100011)8421BCDD、(203)O3、七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入的8421BCD码为( )。
A、 0101B、 0100C、0011D、01104、在逻辑代数中,若A+B=B+C,则:( )。
A、不能确定B、A≠CC、A=CD、B=05、以下电路中常用于总线应用的有( )。
A、OC门B、TSL门C、漏极开路门D、CMOS与非门6、CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A、高抗干扰能力B、高速度C、微功耗D、电源范围宽7、某同步时序电路的状态转换图如右,该时序电路是:( )。
A、同步四进制计数器B、同步六进制计数器C、同步八进制计数器D、同步五进制计数器10、下列逻辑电路中为时序逻辑电路的是( )。
A、变量译码器B、加法器C、数码寄存器D、数据选择器11、有一组代码需暂时存放,应选用( )。
A、计数器B、编码器C、触发器D、寄存器12、一片32M×8存储容量的只读存储器(ROM),答案正确的是( )。
A、有32条地址线和8条数据线B、有28条地址线和1条数据线C、有25条地址线和8条数据线D、都不对13、将正弦波变换为矩形波,需选用( )。
A、施密特触发器B、多谐振荡器C、双稳态触发器D、单稳态触发器14、十进制数25用8421BCD码表示为( )。
A、10 101B、0010 0101C、100101D、1010115、与八进制数(47.3)8等值的数为( )。
A、(100111.011)2B、(27.8)16C、(27.3 )16D、(100111.11)2二、判断题(本题共10小题,每题2分,共20分)( )1、在二进制与8421BCD码的转换中,有下列关系:(FF)H=(11111111)8421BCD( )2、二进制代码1001和1000都可以表示十进制数8。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
.已知三变量逻辑函数的最大项之积的形式为..
试题
填空题(每题3分,共18分)
1.有一移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数除以十进制数4,则需要将该移位寄存器中
的数()移()位,需要()个移位脉冲。
2.4K*1的RAM有()根地址线,()根数据线,要扩展成8K*8的RAM,需要4K*1的RAM()片。
3.三态门中的“三态”指的是()、()和高阻态;现有8个三态门的输出连接在同一根总线上,则在任何时刻,至少有()个三态门处于高阻态。
4.由3个触发器构成的扭环形计数器,为()进制计数器,若时钟频率为6KHz,则此环形计数器输出信号的频率为()5.根据对偶规则,直接写出的对偶式为()。
6.函数在()时发生冒险现象,属于()冒险(填1或0),而通过添加冗余项()可以消除其中的冒险现象。
题(每题6分,共12分)
1.用逻辑代数公式化简
2.用卡诺图法化简逻辑函数
分析设计题(1题12分,2题14分,3题14分,共40分)
1.74LS161是四位二进制加法计数器,具有异步清零、同步预置数、保持和计数的功能,请分别分析图1(a)、(b)所示电路实现的是几进制计数器,并画出对应的状态转换图。
图1。