东北大学微机原理考试复习题
微机原理试题库及答案

微机原理试题库及答案一、选择题(每题2分,共20分)1. 微处理器的内部结构通常分为哪几个部分?A. 算术逻辑单元(ALU)B. 控制单元(CU)C. 寄存器组D. 所有以上2. 下列哪个不是微机的输入设备?A. 键盘B. 鼠标C. 打印机D. 扫描仪3. 微机的存储器分为哪两种类型?A. 只读存储器(ROM)和随机存取存储器(RAM)B. 硬盘和固态硬盘C. 内部存储器和外部存储器D. 缓存和主存4. 微机的总线分为哪几类?A. 数据总线、地址总线和控制总线B. 并行总线和串行总线C. 内部总线和外部总线D. 低速总线和高速总线5. 微机的中断系统的作用是什么?A. 处理异常情况B. 执行程序C. 管理存储器D. 控制输入输出设备6. 微机的指令系统包括哪些基本操作?A. 加法、减法、乘法和除法B. 逻辑运算C. 移位操作D. 所有以上7. 微机的操作系统主要负责什么?A. 管理硬件资源B. 管理用户界面C. 执行程序D. 管理网络通信8. 微机的编译系统的作用是什么?A. 将高级语言程序转换为机器语言程序B. 管理内存C. 执行程序D. 管理输入输出设备9. 微机的硬件系统和软件系统之间的关系是什么?A. 相互独立B. 相互依赖C. 硬件系统可以独立工作D. 软件系统可以独立工作10. 微机的外设接口通常包括哪些类型?A. 并行接口和串行接口B. USB接口和HDMI接口C. 网络接口和音频接口D. 所有以上二、填空题(每空2分,共20分)1. 微机的中央处理器(CPU)主要包括______和______。
2. 微机的存储器地址空间通常分为______和______。
3. 微机的输入输出接口通常包括______、______和______。
4. 微机的总线宽度决定了数据传输的______。
5. 微机的中断优先级是指中断请求的______。
6. 微机的指令集是CPU执行______的集合。
7. 微机的操作系统是管理______和______的软件。
微机原理复习题(指令系统)

微机原理复习题(指令系统)《微机原理》复习题二一、选择题1、假设外部设备的状态字已经读入AL寄存器,其中最低位为"0",表示外部设备"忙", 为了判断外部设备是否"忙"而又不破坏其它状态位,应选用下列()组指令。
A. RCR AL, 01H JZ LabelB. CMP AL,00H JZ LabelC.AND AL,01H JZ LabelD.TEST AL,01H JZ Label2、若要使寄存器AL中的高4位不变,低4位变0,使用指令()。
A.AND AL,0F0H B.OR AL,0F0HC.AND AL,0FH D.OR AL,0FH3、条件转移指令JE/JZ成立的条件是()。
A.CF=0 B.CF=1 C.ZF=0 D.ZF=14、假设VAR为变量,指令MOV BX, OFFSET VAR 中源操作数的寻址方式是()。
A.直接寻址B. 间接寻址C.立即寻址D.存储器寻址5、若(AL)=10101101B,为了使其内容变为01011101B,下列()指令执行一次即可完成此操作。
A.NOT指令B.OR指令C.AND指令D.XOR指令6、若定义DAT DW 'A', 则DAT和DAT+1两个相邻的内存单元中存放的数据依次是()。
A.00H、41HB.41H、00HC.00H、61HD.61H、00H7、完成将累加器AX清零,不正确的指令是()。
A.OR AX,0000H B.XOR AX,AXC.SUB AX,AX D.AND AX,0000H8、若(AX)=5A5AH,为了使其内容变为0A0AH,下列()指令执行一次即可完成操作。
A. NOT指令B. OR指令C. AND指令D. XOR指令9、若定义 F1 DW 1234HF2 DB 23H,56H,78H则执行指令 MOV AL,BYTE PTR F1MOV BX,WORD PTR F2后,AL、BX寄存器中分别为()。
微机原理试题库及答案

微机原理试题库及答案一、选择题1. 在微机系统中,CPU不能直接访问的存储器是()。
A. RAMB. ROMC. CacheD. 硬盘2. 下列关于微处理器的叙述中,错误的是()。
A. 微处理器是微机的核心部件B. 它包括控制器和运算器两部分C. 微处理器只能执行整数运算D. 微处理器可以执行控制命令3. 在微机系统中,用于存放当前正在执行的程序和数据的存储器是()。
A. ROMB. RAMC. 硬盘D. 软盘4. 微机系统中,I/O设备通过()与CPU进行通信。
A. 数据总线B. 控制总线C. 地址总线D. I/O总线5. 在微机系统中,用于实现存储器扩展的芯片是()。
A. 计数器B. 寄存器C. 存储器接口芯片D. 算术逻辑单元二、填空题6. 微机系统中的总线包括________、________和________三种类型。
7. 在微机系统中,________是用于存储程序和数据的物理部件。
8. 中断系统允许CPU在执行程序过程中,对外界请求做出响应,这种响应称为________。
9. 微机系统中的________是用于控制CPU和其他系统部件协同工作的部件。
10. 在微机系统中,________是用于暂时存放信息的高速存储部件。
三、简答题11. 简述微处理器的发展历程及其对计算机性能的影响。
12. 描述微机系统中存储器的层次结构,并解释每一层次的作用。
13. 解释中断在微机系统中的作用及其实现方式。
14. 阐述微机系统中输入/输出设备的作用及其与CPU的通信过程。
15. 描述微机系统中总线的作用及其分类,并解释它们各自的功能。
四、计算题16. 给定一个16位的二进制补码数,其数值为F7E1,请计算其十进制等价值。
17. 如果一个微机系统的时钟频率为2GHz,且每个时钟周期可以执行一条指令,计算在一分钟内该系统可以执行多少条指令。
18. 给定一个微机系统的内存地址范围是0x0000到0xFFFF,请计算该系统的最大内存容量。
东北大学2004-2005自动化微机原理试题A

信息学院2004--2005学年第2学期微机原理及应用试题A一. 填空题(每小题1分,共10分) 1.十六进制数 01E8H 的十进制表示 为( ); 2.一个字节数据在数据段,DS=3289H, BX= 0100H, 则DS:BX 的物理地址为( ); 3.当8253的CS=88H ,A 1A 0与地址总线的A 2A 1相连,则8253的计时器0的地址为( ); 4.M/IO=0 时,8086外围接口电路的寻址范围是( H- H ); 5. 8251A 工作在同步方式时的波特率范围是( ); 6.假定在串行异步通信时设定的数据传输速率为1200bps ,8位数据,无效验位,一个停止位,问1秒钟可以传送( )字节的数据? 7.8086复位时,CS 寄存器的内容是什么?( ); 8.8片8959A 最多可构成( )级中断; 9.8086中断向量表所占用的地址空间的逻辑地址表示范围是( ); 10.8086工作在最小模式下至少需要( )片8位锁存器; 二. 判断题(每小题1分,共10分) ( )1.8253工作在模式3时,其计数初值最大是0,最小是2; ( )2. A/D 转换器之前都要加上采样保持电路;()3. 命令IN AL, 8020H和IN AL, DX(DX=8020H)的功能是一样的;()4. 因为8086的地址线有20根,数据线有16根,所以通常把8086的总线称为多路总线;()5. 8086CPU中的标志寄存器是16位寄存器;()6. AD0可作低八位数据选通信号是因为偶地址单元总是连接在数据线D0-D7上;()7. BHE=0, A0=0时是从偶地址开始读写一个字节;()8. 8086中每个逻辑地址唯一对应一个物理地址而一个物理地址却对应多个逻辑地址表示形式;()9. 8086中AX,BX,CX,DX都可以作为寄存器间接寻址;()10. 无条件转移指令的转移范围是00000H-FFFFFH;1.指令AND AL, 78H(AL=89H)执行后,各标志寄存器的状态是什么?2.异步方式下传送数据,设数据位为8位,偶效验,1位停止位,设数据为55H,画出TXD的数据传输格式;3.简述可屏蔽中断的响应过程;4.简述中断服务程序主要包括哪些内容?5.简述CPU 和外设交换数据有哪几种方法,各有何优缺点?6.8086系统中,为什么一般情况下外设端口的地址为偶地址?装订线内不要答题7.已知AL=5AH, DX=0E8H,在8086执行指令 OUT DX, AL的过程中,信号M/IO, BHE, WR, RD, D7-D0,A7-A0在有效期各为何状态?8.分类写出8086CPU中所有的寄存器;9.外围接口电路中,如何用少量的端口地址访问接口电路中的多个寄存器?10.如何使8251A复位?写出相应程序段(端口地址自定)四、问答题(每题4分) 1、 硬件中断和软件中断的主要区别是什么?2、一个基本的总线周期是由几个时钟周期组成?每个时钟周期所进行的操作是什么?装订线内不要答题五、设计应用题(共12分)1、用64K×8位的存储器芯片构成256K×8位的存储器, 要求存储器的寻址空间为40000H-7FFFFH。
微机原理复习资料(含答案)

1. 简述8086的最小方式和最大方式。
答:8086 CPU有两种工作模式,即最小模式和最大模式。
当MN/MX引脚接高电平时是最小方式,最小模式的特点是: 适用于单一处理机系统;不需总线控制器8288(对内存储器和I/0接口所需的控制信号都由CPU直接提供);M/IO引脚可直接引用。
当MN/MX引脚接地时是最大方式,最大模式的特点是:适用于多处理机系统;需总线控制器8288(对内存储器和I/O接口所需的控制信号要由专用的总线控制器8288提供);M/IO引脚不可直接引用。
2.8086系统中,下一条指令所在单元的物理地址如何计算?答:指令的物理地址为:16×CS+IP(注意CS、IP为十进制值)。
1.8086是( C )。
A.单片机B.单板机C.微处理器D.微机系统2.单片机是( B )。
A.微处理器B.微型计算机C.微机系统D.中央处理器2.设BX=0123H DI=1000H DS=3200H,默认DS作为操作数对应的段寄存器(假定没使用段前缀),试指出下列指令的寻址方式,并写出其操作数的有效地址和物理地址。
(1)MOV AX,[1A38H]解:(1)直接寻址有效地址=1A38H,物理地址=32000H+1A38H=33A38H(2)MOV AX,[BX]解:(2)寄存器间接寻址有效地址=0123H物理地址=32000H+0123H=32123H(3)MOV AX,[BX+1A38H]解:(3)寄存器相对基址寻址有效地址=0123H+1A38H=1B5BH,物理地址=32000H+1B5B=33B5BH(4) MOV AX,[BX+DI]解:(4) 基址变址寻址有效地址=0123H+1000H=1123H,物理地址=32000H+1123H=33123H(5)MOV AX,[BX+DI+1A38H]解:(5)相对基址变址寻址有效地址=0123H+1000H+1A38H=2B5BH,物理地址=32000H+2B5BH=34B5BH4. 如何通过页目录项和页表项得到物理地址。
微机原理复习资料和答案

一、单项选择题1.8086微处理器将下一条指令的地址保存在指令寄存器()中。
A)OP B)MP C)IP D)XP2.以下寻址方式中只有()不需要访问内存。
A)立即寻址B)直接寻址C)寄存器间接寻址D)相对寄存器寻址3.关于微处理器的指令系统,以下说法正确的是()。
A)指令系统就是该处理器能够执行的全部指令B)一个微处理器的指令系统是设计微处理器时决定的,是其固有的功能C)指令系统所能完成功能的强弱,是这种微处理器功能强弱的具体表现D)以上都正确4.在Intel系列微处理器中保护模式下是通过()中的段选择子在描述符表中选择一个描述符,从而得到段的相关信息来访问内存。
A)通用寄存器B)段寄存器C)标志寄存器D)偏移寄存器5.以下存储器中,只有()是以电容来存储信息,需要定期进行刷新。
A)PROM B)EPROM C)DRAM D)SRAM6.以下指令错误的是()。
A)MOV AX,1234H B)MOV AX,BLC) MOV AX,12H D)MOV AL,BL7.8086CPU的中断源中只有()能被CPU的IF标志屏蔽。
A)INTR B)NMI C)软中断D)溢出中断8.一片8259中断控制器可以管理8级外部中断,则2片8259级联最多可以管理()级外部中断。
A)15 B)16 C)17 D)189.8086微处理器的状态标志中,()用于指示当前运算结果是否为零。
A)AF B)CF C) OF D)ZF10.DMA数据传送是指在()之间直接进行的数据传送。
A)CPU和内存B)CPU和外设C)外设和外设D)内存和外设11.微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可屏蔽中断请求线INTR上,最多可扩展为()级外部硬中断。
A. 32B. 29C. 28D. 2412.采用查询方式来实现输入输出是因为它( )A. 速度最快B. 在对多个事件查询工作时,能对突发事件做出实时响应C. 实现起来比较容易D. CPU可以不介入13.并行接口与串行接口的区别主要表现在( )之间的数据传输前者是并行,后者是串行A. 接口与MPUB. 接口与外设C. 接口与MPU和外设14.8086CPU通过M/IO控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX指令时,该信号线为()电平。
(word完整版)微机原理复习考试题及,文档

微机原理1、8086 从功能上分成两全局部:总线接口单元BIU〔负责 8086CPU与储藏器和 I/O 设备间的信息传达。
〕,执行单元 EU 〔负责指令的执行。
〕2、执行工作方式: 8 位微办理器〔串行工作〕, 8086〔并行工作〕。
3、8086 微办理器的执行环境:地址空间,根本程序执行存放器,堆栈, I/O 端口。
4、根本的程序执行存放器〔8086〕:8 个通用存放器、 1 个指令指针存放器、 1 个标志存放器、 4 个段存放器5、8086 的 16 位通用存放器是:AX〔累加器〕 BX〔基址存放器〕 CX〔计数〕 DX〔数据〕:数据寄存器SI〔源变址〕 DI〔目的变址〕 BP〔基址指针〕 SP〔货仓指针〕:指针存放器6、8086 的 8 位通用存放器是:AL BL CL DL〔低8 位〕AH BH CH DH〔高8 位〕7、16 位的段存放器: CS、SS、DS、ES8、16 位 FLAGS存放器包括一组状态标〔 SF,ZF,OF,CF,AF,PF〕、一个控制标志〔 DF〕和两个系统标志〔 IF,TF 〕9、下一条将要执行指令的PA=〔CS〕内容左移 4 位+〔IP 〕10、逻辑地址的形式为:段存放器:偏移地址;物理地址=段存放器(D S/CS/SS/ES〕左移四位 +偏移地址11、寻址方式:〔1〕马上数寻址方式〔 2〕存放器寻址方式〔 3〕直接寻址方式〔 4〕存放器间接寻址方式〔 5〕存放器相对寻址方式[ 马上方式,存放器方式,储藏器方式]12、最小组态:就是系统中只有一个 8088/8086 微办理器,全部的总线控制信号,都是直接由 CPU产生的,系统中的总线控制逻辑电路被减到最少,该模式适用于规模较小的微机应用系统。
最大组态:系统中能够只有一个微办理器,也能够有两个或两个以上的微办理器,其中一个为主办理器,即 8086/8088CPU,其他的微办理器称之为协处理器,它们是协助主办理器工作的。
微机原理复习题(附答案)

微机原理复习题(附答案)一.名词解释1.算术逻辑部件(ALU)(P4)答:cpu内部的算数逻辑部件也叫运算器,是专门用来处理各种数据信息的,它可以进行加、减、乘、除算术运算和与、或、非、异或等逻辑运算。
2.控制器(P5)答:是CPU的控制中心3.字长(P9)答:是cpu同时能处理的数据位数,也称数据宽度。
字长越长,计算能力越高,速度越快。
4.主频(P9)答:Cpu的时钟频率,和cpu的运算速度密切相关,主频越高,运算速度越快。
5.偶校验(P11)答:运算结果的低八位中所含的1的个数为偶数,则PF为1。
6.奇校验(P11)答:运算结果的低八位中所含的1的个数为奇数,则PF为0。
7.总线周期(P12)答:在取指令和传送数据时,CPU总线接口部件占用的时间。
8.最小模式(P13)答:在系统中只有一个微处理器9.中断向量(P27)答:中断处理子程序的入口地址,每个中断类型对应一个中断向量。
10.非屏蔽中断(NMI)(P28)答:从引脚NMI进入的中断,它不受中断允许标志IF的影响。
11.可屏蔽中断(INTR)(P28)答:从引脚INTR进入的中断,它受中断允许标志IF的影响。
12.基址(P77)答:任何通用寄存器都可以作为基址寄存器,即其内容为基址。
注意,这里的基址不是段基址,而只是一个延续下来的习惯叫法,实际上是指有效地址的一个基础量。
13.直接寻址(P77)答:数据在存储器中,有效地址由指令直接给出。
默认段地址寄存器DS。
直接寻址是对存储器访问时可采用的最简单的方式。
14.指令性语句(P127)答:一条指令,在汇编的过程中会产生对应的目标代码。
如:ADD AL,BL和MOV AX,1000都是指令性语句。
15.指示性语句(伪指令)(P127)答:伪指令,为汇编程序提供某些信息,让汇编程序在汇编过程中执行某些特定的功能。
16.接口技术(P177)答:接口按功能分为两类:一类是使CPU正常工作所需要的辅助电路,通过这些辅助电路,使CPU得到时钟信号或接收外部的多个中断请求等;另一类是输入/输出接口,利用这些接口,CPU可接收外部设备送来的信息或发送给外设。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
微机原理复习题一、选择题1.8086系统在最大模式增加总线控制器A. 提高总线驱动能力C.解决总线的共享控制和产生总线控制信号 年诞生至今已经历四个发展阶段,但就其工作原理而言,都基于A 、二进制B 、存储程序C 、程序控制D 、存储程序和程序控制 3.微处理器主要包括(MOV AL, FFH ADD AL, 01H6.8086/8088 CPU 内部有一个始终指示下条指令偏移地址的部件是8088/8086系统中,可以用于间接寻址的寄存器为 冯诺依曼提出的(AB )概念。
8288的目的___C ______B.控制协处理器工作 D.以上都不是2.电子计算机自 1946A. 运算器和总线接口B. 控制器和寄存器组C.运算器和寄存器组D.运算器、控制器、寄存器组、总线接口 4.指令 MOV AX, MASK[BX][SI] 中源操作数的寻址方式为 (DA.寄存器寻址B. 变址寻址C.基址变址寻址D.相对基址变址寻址5.执行下列两条指令后,标志位CF 为(C )A.为0B. 变反C.为1D. 不变A.SPB.CSC.IPD.BP7.8. 9.10. A. BX ,SI ,DI ,BPB. AX ,SI ,CX , BPC. AX , BX , CX , DX在DMA 方式下,将内存数据传送到外设的路径是 A.CPU T DMA T外设B.内存T 数据总线 T 外设C.内存T CPU T 总线T 外设 从8086CPU 的内部结构看,其是由 A.控制器和20位物理地址加法器 C.执行单元和总线接口单元 RESET 信号有效后,A. 0FFFFFHD.内存 T DMA T数据总线 T 外设两部分组成 B.运算器和总线接口 D.控制器和运算器8086CPU 的启动地址_C B. 0FFFFHC. 0FFFF0HD. 00000HCPU 响应INTR 和NMI 中断时,相同的必要条件是CPU 与外设间数据传送的控制方式有 (D )B. DMA 方式F 列哪种表示正确A. 有效地址确定内存单元在整个寻址范围内的位置B. 物理确定内存单元在整个寻址范围内的位置C. 偏移地址确定内存单元在整个寻址范围内的位置D. 有效地址就是物理地址8086系统中,中断优先级最低的是 _D8086CPU 对I/O 接口编址采用 A 、I/O 端口和存储器统一编址 C 、I/O 端口单独编址F 列那种方法可用于存放在 AX 和[BX ]内两个无符号数比较11. 12.13.14.15.16. 17.18.19.20. 21.22.A.当前指令执行结束B.允许中断C.当前访问内存结束D.总线空闲 通常,中断服务程序中的一条 STI 指令目的是(D )A. 允许低一级中断产生B. 开放所有可屏蔽中断C.允许同级中断产生指令MOV AX, [3070H ]中源操作数的寻址方式为 A.寄存器间接寻址B.立即寻址D.允许高一级中断产生C.直接寻址D.变址寻址8088 CPU 用来区分是访冋内存还是访冋I/O 端口的控制信号是(C ) A.MRDC (非) B.RD(非)C. M (非) /IOD.M/IO (非)A.中断方式 C. 程序控制方式D. 以上三种都是8086 CPU 内标志寄存器中的控制标志位占 (C )A.9位B.6位C.3位D.16 位8086 CPU 中,(B )引脚信号是决定最大或最小工作模式的控制信号。
A 、M/IOB 、MN/MXC 、DT/RD 、BHE/S 7 A.INT nB.NMIC.INTRD.单步中断主机与外设传送数据时,采用— A.程序查询方式 B.中断方式_ CPU 的效率最高。
C. DMA 方式D.同步方式I/O 端口和寄存器统一编址 输入和输出口分别编址A. 执行 CMP AX, [BX ]指令,根据 S 标志位判断两个数大小B. 执行 CMP AX, [BX ]指令,根据 C 标志位判断两个数大小C. 执行 CMP AX, [BX ]指令,根据 O 和S 标志位判断两个数大小23. CPU 响应中断请求和响应DMA 请求的本质区别是( B )A. 中断响应靠软件实现B. 响应中断时CPU 仍然仍控制总线,而响应DMA 请求时,CPU 要让出总线C. 速度慢D. 控制简单24. 关于内部中断的叙述哪个是正确的_______ B ______ 。
A. 中断源来自INTR 引脚的硬件信号B. 执行INT n 软中断指令后,可以产生一次内部中断C. 内部中断服务程序入口地址不需要存放在中断向量表内D. CLI 指令可以关闭内部中断25. 堆栈的工作方式是( D )A. 先进先出B. 随机读写C. 只能读出,不能写入D. 后进先出26. 在下列伪指令中定义字节变量的是( A )。
A)DB B)DW C)DD D)DT27. 在异步通信方式中,通信双方能同时进行收发的传送方式,称为( C )A .单工通信方式B .半双工通信方式C .全双工通信方式D .并行通信方式28. 指令( C )的源操作数的寻址方式为直接寻址。
A)MOV [2000H] ,AL B)IN AL,DXC ) XOR AL ,[2000H] D) MOV AX ,2000H29. 8086 在响应外部HOLD 请求后,( D )。
A)转入特殊中断服务程序B)进入等待周期C)只接收外部数据D)所有三态引脚处于高阻,CPU放弃对总线控制权。
30. 现行数据段位于存储器BOOOOH 到BOFFFH 字节单元,则段寄存器DS 的内容及该段长度(字节数)分别为:( C)A) BOOOH ,1000H B) O0OOH ,OFFFHC) BOOOH ,OFFFH D) BOOOH ,OOFFH31. 在远距离串行数据传输中,接收端配置MODEM 是为了( C )A .将串行数据转换成并行数据B .进行电平转换C .把模拟信号转换成数字信号D .提高传输速率32. 8086在最小模式下,分时使用AD0AD15所以必须外接地址锁存器,当总线上为地址信息时,通过( B )将地址送入地址锁存器。
A )DEN B )ALEC )BHED )DT/ R33. 程序查询流程总是按(A )次序完成一个字符的传输。
A .读状态端口,写数据端口B .写数据端口,读状态端口,写数据端口C .写控制端口,读状态端口,写数据端口D .随I/O 接口的具体要求而定34. 8086/8088CPU 响应硬件中断INTR 请求的必要条件除IF=1夕卜,还需满足(B )。
A.访存储器操作结束 B .当前指令执行完 C .无软件中断请求D •无内部中断请求35. 8088/8086系统中,可以用于间接寻址的寄存器为(A )。
A. BX , SI , DI , BPB. AX , SI , CX , BPC. AX , BX , CX , DX 36. CPU 与I /设备间传送的信号有 ________ D ________ 。
A.数据信息B.控制信息C.状态信息D.以上三种都是37. CPU 进行中断处理,保留断点时,共占用堆栈区(B )字节。
A. 6个B.4个C. 2个38. 如果AL 的内容为50H ,执行TEST AL , 01H 指令后,AL 的内容为(C )。
A. 49HB. 4FHC. 50H 39. 8086CPU 包括 B 。
A.运算器、控制器和存储器 C.运算器、控制器和接口部件 40. 8086的I/O 寻址空间为 CA. 1024 个B. 1M 个C. 64K 个D. 32K 个 34. __________________ 以下说法中,_D 是错误的。
A. 逻辑段允许在整个存储空间内浮动。
B. 一个程序可以有代码段、数据段和堆栈段。
C. 段与段之间可以连续,也可以重叠。
D. 段与段之间可以连续,不可以重叠。
35.中断向量可以提供 C36. 在中断响应周期内,将 IF 置0是由 A 来处理的。
A.硬件自动完成的B.用户在编制中断服务程序时设置的 37. 一片8259A 只占两个I/O 地址,可以用地址码 A1来选择端口,如果其中一个端口地址 为92H ,则另一个端口地址为A 。
D. 01HB.运算器、控制器和寄存器 D.运算器、控制器和累加器 字节。
A .被选中设备的起始地址 B.传送数据的起始地址 C.中断服务程序入口地址D.主程序的断点地址C.关中断指令完成的A. 90HB. 91HC.93HD.94H38. __________________________________________________________________ 当多片8259A 级联使用时,对于主 8259A ,信号CASO~CAS 是__B ____________________A.输入信号B.输出信号C.输入/输出信号39. 8259A 中的中断服务寄存器用于 B 。
A.指示外设向CPU 发中断申请B.指示有中断正在进行C.开放或关闭中断系统40. 通常情况下,一个外中断服务程序的第一条指令是STI ,其目的是 _____C ___ . A.开放所有的屏蔽中断 B.允许低一级中断产生C.允许高一级中断产生D.允许同一级中断产生41. PC 采用向量中断方式处理 8级中断,中断号依次是 08H~0FH ,在RAM 中0:2CH 单元 依次存放23H 、FFH 、00H 和F0H 四个字节,该向量对应的中断号好中断程序入口地址是C. 0BH, 00F0:23FFH 42. CPU 响应外部中断请求是 AB. 在一个机器周期结束时C.一旦请求,立即响应D.由中断类型码n 引起C。
B. 外部中断D. 外部中断和内部中断均可屏蔽44. 在DMA 方式下,CPU 与总线的关系是 ___C __________ 。
A.只能控制数据总线B.只能控制地址总线C.成隔离状态 D.成短接状态45. 软中断INT n (n=10〜FFH )的优先级排列原则是D 。
A. n 值越小级别越高 B.无优先级别 C. n 值越大级别越高D.随应用而定二、填空题1. 8086 CPU 通过(1) CS 寄存器和(2) IP 寄存器能准确找到指令代码 。
2. 8086从功能上分为两部分:总线接口单元和 ___________ 。
3. 8086输入输出指令间接寻址必须通过 DX 寄存器。
4.总线周期是指每当 CPU 要从存储器或_______ 存取一个字节就是一个总线周期。
一个总线周期通常包括 4 个时钟周期。
5. 打印机是 _______ 输出 ______ 设备,扫描仪是—输入 _____________ 设备。
6.从CPU 的NMI 引脚产生的中断叫做 非屏蔽中断 ,它的响应不受可屏蔽中断控制位IF 的影响。