2015 2016 01 存储器练习题 带参考答案
第3章 存储器系统 题库和答案

第3章存储器系统题库和答案第3章存储器系统一.选择题1.计算机工作中只读不写的存储器是( )。
(A) DRAM (B) ROM (C) SRAM (D) EEPROM2.下面关于主存储器(也称为内存)的叙述中,不正确的是( )。
(A) 当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理(B) 存储器的读、写操作,一次仅读出或写入一个字节 (C) 字节是主存储器中信息的基本编址单位(D) 从程序设计的角度来看,cache(高速缓存)也是主存储器3.CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个( )周期。
(A) 指令 (B) 总线 (C) 时钟 (D) 读写 4.存取周期是指( )。
(A)存储器的写入时间 (B) 存储器的读出时间(C) 存储器进行连续写操作允许的最短时间间隔 (D)存储器进行连续读/写操作允许的最短时间3间隔5.下面的说法中,( )是正确的。
(A) EPROM是不能改写的 (B) EPROM是可改写的,所以也是一种读写存储器(C) EPROM是可改写的,但它不能作为读写存储器 (D) EPROM只能改写一次 6.主存和CPU之间增加高速缓存的目的是( )。
(A) 解决CPU和主存间的速度匹配问题 (B) 扩大主存容量(C) 既扩大主存容量,又提高存取速度 (D) 增强CPU的运算能力 7.采用虚拟存储器的目的是( )。
(A) 提高主存速度 (B) 扩大外存的容量 (C) 扩大内存的寻址空间 (D) 提高外存的速度 8.某数据段位于以70000起始的存储区,若该段的长度为64KB,其末地址是( )。
(A) 70FFFH (B) 80000H (C) 7FFFFH (D) 8FFFFH9.微机系统中的存储器可分为四级,其中存储容量最大的是( )。
(A) 内存 (B) 内部寄存器 (C) 高速缓冲存储器 (D) 外存10.下面的说法中,( )是正确的。
《计算机组成原理》各章练习参考答案

《计算机组成原理》各章练习题参考答案第一章思考练习题一.填空1.电子数字计算机可以分为专用计算机和通用计算机两类。
2.硬件采用LSI或VLSI的电子计算机属于计算机发展过程中的第四代。
3.存储器中存放数据和程序。
4.一台计算机包括运算、存储、控制、输入及输出五个单元。
5.完成算术运算和逻辑运算的部件是运算器(或ALU);运算器的核心是加法器;控制、指挥程序和数据的输入、运行以及处理运算结果的部件是控制器。
6.CPU内部连接各寄存器及运算部件之间的总线是内部总线;CPU同存储器、通道等互相连接的总线是系统总线;中、低速I/O设备之间互相连接的总线是I/O总线。
7.在多总路线结构中,CPU总线、系统总线和高速总线相连通过桥实现。
8.计算机软件一般分为系统软件和应用软件。
9.完整的计算机系统由硬件系统和软件系统构成。
10.机器字长是指一台计算机一次所能够处理的二进制位数量。
11.数据分类、统计、分析属于计算机在数据处理方面的应用。
12.计算机是一种信息处理机,它最能准确地反映计算机的主要功能。
13.个人台式商用机属于微型机。
14.对计算机软硬件进行管理,是操作系统的功能。
15.用于科学技术的计算机中,标志系统性能的主要参数是MFLOPS。
16.通用计算机又可以分为超级机、大型机、服务器、工作站、微型机和单片机六类。
17.“存储程序控制”原理是冯.诺依曼提出的。
18.运算器和控制器构成CPU,CPU和主存构成主机。
19.取指令所用的时间叫取指周期,执行指令所用的时间叫执行周期。
20.每个存储单元都有一个编号,该编号称为地址。
21.现代计算机存储系统一般由高速缓存、主存和辅存构成。
22.计算机能够自动完成运算或处理过程的基础是存储程序和程序控制原理。
二.单选1.存储器用来存放( C )。
A.数据B.程序C.数据和程序D.正在被执行的数据和程序2.下面的描述中,正确的是( B )A.控制器能够理解、解释并执行所有的指令及存储结果。
2015 计算机专业基础综合真题及答案解析

需重建堆,在此过程中,关键字之间的比较数是 A.1 B.2 C.3 D.4 11.希尔排序的组内排序采用的是() A.直接插入排序 B.折半插入排序 C.快速排序 D.归并 排序 12.计算机硬件能够直接执行的是() Ⅰ.机器语言程序 Ⅱ.汇编语言程序 Ⅲ.硬件描述语言程序 A.仅Ⅰ B.仅Ⅰ Ⅱ C.仅Ⅰ Ⅲ D.ⅠⅡ Ⅲ 13.由3个“1”和5个“0”组成的8位二进制补码,能表示的最小整 数是() A.-126 B.-125 C.-32 D.-3 14.下列有关浮点数加减运算的叙述中,正确的是() Ⅰ. 对阶操作不会引起阶码上溢或下溢 Ⅱ. 右规和尾数舍入都可能引起阶码上溢 Ⅲ. 左规时可能引起阶码下溢 Ⅳ. 尾数溢出时结果不一定溢出 A.仅Ⅱ Ⅲ B.仅ⅠⅡⅣ C.仅ⅠⅢ Ⅳ D.ⅠⅡ Ⅲ Ⅳ 15.假定主存地址为32位,按字节编址,主存和Cache之间采用直接 映射方式,主存块大小为4个字,每字32位,采用回写(Write Back)方 式,则能存放4K字数据的Cache的总容量的位数至少是() A.146k B.147K C.148K D.158K 16.假定编译器将赋值语句“x=x+3;”转换为指令”add xaddt, 3”,其中 xaddt是x 对应的存储单元地址,若执行该指令的计算机采用页式虚拟存 储管理方式,并配有相应的TLB,且Cache使用直写(Write Through) 方式,则完成该指令功能需要访问主存的次数至少是() A.0 B.1 C.2 D.3 17.下列存储器中,在工作期间需要周期性刷新的是() A.SRAM B.SDRAM C.ROM D.FLASH
完整版存储器习题及参考答案

完整版存储器习题及参考答案习题四参考答案1.某机主存储器有16位地址,字长为8位。
(1)如果⽤1k×4位的RAM芯⽚构成该存储器,需要多少⽚芯⽚?(2)该存储器能存放多少字节的信息?(3)⽚选逻辑需要多少位地址?解:需要存储器总容量为:16K×8位,故,(1)需要1k×4位的RAM芯⽚位32⽚。
(2)该存储器存放16K字节的信息。
(3)⽚选逻辑需要4位地址。
2. ⽤8k×8位的静态RAM芯⽚构成64kB的存储器,要求:(1)计算所需芯⽚数。
(2)画出该存储器组成逻辑框图。
解:(1)所需芯⽚8⽚。
(2)逻辑图为:A1..A1A1CCCA1A1A1A1..8K............8K..8K×A0A0A0A0WEWEWEWED0...D7D0...D7D7D0...D0...D73. ⽤64k×1位的DRAM芯⽚构成256k×8位存储器,要求:(1)画出该存储器的逻辑框图。
(2)计算所需芯⽚数。
(3)采⽤分散刷新⽅式,如每单元刷新间隔不超过2ms,则刷新信号周期是多少?如采⽤集中刷新⽅式,存储器刷新⼀遍最少⽤多少读/写周期?)1(解:1(2)所需芯⽚为32⽚。
(3)设读写周期为0.5微妙,则采⽤分散式刷新⽅式的刷新信号周期为1微妙。
因为64K×1的存储矩阵是由四个128×128的矩阵构成,刷新时4个存储矩阵同时对128个元素操作,⼀次刷新就可完成512个元素,整个芯⽚只有128次刷新操作就可全部完成。
所以存储器刷新⼀遍最少⽤128个读/写周期。
4. ⽤8k×8位的EPROM芯⽚组成32k×16位的只读存储器,试问:(1)数据寄存器多少位?(2)地址寄存器多少位?(3)共需多少个EPROM芯⽚?(4)画出该只读存储器的逻辑框图?解:因为只读存储器的容量为:32k×16,所以:(1)数据寄存器16位。
2015-2016-01存储器练习题带参考答案讲解

存储器练习题参考答案一、选择题(75+7题)1、计算机系统中的存储器系统是指( D )。
A、RAM存储器B、ROM存储器C、主存储器D、主存储器和外存储器2、存储器是计算机系统中的记忆设备,它主要用来( C )。
A、存放数据B、存放程序C、存放数据和程序D、存放微程序3、存储单元是指( B )。
A、存放一个二进制信息位的存储元B、存放一个机器字的所有存储元集合C、存放一个字节的所有存储元集合D、存放两个字节的所有存储元集合4、计算机的存储器采用分级存储体系的主要目的是( D )。
A、便于读写数据B、减小机箱的体积C、便于系统升级D、解决存储容量、价格和存取速度之间的矛盾5、存储周期是指( C )。
A、存储器的读出时间B、存储器的写入时间C、存储器进行连续读和写操作所允许的最短时间间隔D、存储器进行连续写操作所允许的最短时间间隔6、和外存储器相比,内存储器的特点是( C )。
A、容量大,速度快,成本低B、容量大,速度慢,成本高C、容量小,速度快,成本高D、容量小,速度快,成本低7、某计算机字长16位,它的存储容量64K,若按字编址,那么它的寻址范围是( B )。
A、0~64KB、0~32KC、0~64KBD、0~32KB8、某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为( D )。
A、64,16B、16,64C、64,8D、16,169、某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为( D )。
A、8,512B、512,8C、18,8D、19,810、某机字长32位,存储容量1MB,若按字编址,它的寻址范围是( C )。
A、0~1MB、0~512KBC、0~256KD、0~256KB11、某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是( A )。
A、0~1MB、0~4MBC、0~4MD、0~1MB12、某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围( C )。
网络存储技术考前模拟练习及参考答案

《网络存储技术》课程期末复习练习题及参考答案一、选择题(每题2分,共10分)1. 在网络存储技术中,下列哪个不属于常见的网络存储协议?A. NFSB. FTPC. CIFSD. iSCSI2. 下列哪种存储技术能够实现多个节点同时访问相同的数据?A. DASB. NASC. SAND. iSCSI3. 下列哪种技术可以显著提高存储系统的性能?A. 冗余阵列B. 数据压缩C. 快照D. 缓存4. 在网络存储技术中,RAID 0是指:A. 数据按照条带进行分布存储B. 数据镜像存储在不同的磁盘上C. 数据按照条带进行冗余存储D. 数据按照条带进行冗余存储,并采用异或校验5. 在网络存储技术中,FCoE是指:A. Fibre Channel Over Ethernet,通过以太网传输Fibre Channel帧B. File Compression Over Ethernet,通过以太网进行文件压缩传输C. Fibre Channel Over External,通过外部存储设备进行Fibre Channel传输D. File Compression Over External,通过外部存储设备进行文件压缩传输二、判断题(每题2分,共10分)1. NAS是一种基于网络的存储设备,提供文件级别的存储服务。
()2. 在网络存储技术中,iSCSI是一种通过以太网传输SCSI命令的协议。
()3. 冗余阵列可以提供数据冗余和数据条带化的存储方式。
()4. 数据压缩技术来提高存储系统的效率。
()5. 快照是一种用于数据备份的技术,可以在特定时刻记录存储系统的快照。
()一、选择题1. B2. C3. D4. A5. A二、判断题1. √2. √3. ×4. √5. ×题目:1. 请简要介绍网络存储技术的定义和作用。
答案:1. 网络存储技术是指利用网络将数据存储在远程服务器或存储设备上,用户可以通过网络访问和管理存储数据。
计算机组成原理第3章习题参考答案

第3章习题参考谜底欧阳歌谷(2021.02.01)1、设有一个具有20位地址和32位字长的存储器,问(1) 该存储器能存储几多字节的信息?(2) 如果存储器由512K×8位SRAM 芯片组成,需要几多片?(3) 需要几多位地址作芯片选择?解:(1) 该存储器能存储:字节4M 832220=⨯ (2) 需要片8823228512322192020=⨯⨯=⨯⨯K (3) 用512K 8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字长的位数扩展,然后再由2组进行存储器容量的扩展。
所以只需一位最高位地址进行芯片选择。
2、已知某64位机主存采取半导体存储器,其地址码为26位,若使用4M×8位的DRAM 芯片组成该机所允许的最年夜主存空间,并选用内存条结构形式,问;(1) 若每个内存条为16M×64位,共需几个内存条?(2) 每个内存条内共有几多DRAM 芯片?(3) 主存共需几多DRAM 芯片? CPU 如何选择各内存条?解:(1) 共需条4641664226=⨯⨯M 内存条(2) 每个内存条内共有32846416=⨯⨯M M 个芯片 (3) 主存共需几多1288464648464226=⨯⨯=⨯⨯M M M 个RAM 芯片,共有4个内存条,故CPU 选择内存条用最高两位地址A24和A25通过2:4译码器实现;其余的24根地址线用于内存条内部单位的选择。
3、用16K×8位的DRAM 芯片构成64K×32位存储器,要求:(1) 画出该存储器的组成逻辑框图。
(2) 设存储器读/写周期为0.5μS ,CPU 在1μS 内至少要拜访一次。
试问采取哪种刷新方法比较合理?两次刷新的最年夜时间间隔是几多?对全部存储单位刷新一遍所需的实际刷新时间是几多? 解:(1) 用16K×8位的DRAM 芯片构成64K×32位存储器,需要用16448163264=⨯=⨯⨯K K 个芯片,其中每4片为一组构成16K×32位——进行字长位数扩展(一组内的4个芯片只有数据信号线不互连——辨别接D0D7、D8D15、D16D23和D24D31,其余同名引脚互连),需要低14位地址(A0A13)作为模块内各个芯片的内部单位地址——分红行、列地址两次由A0A6引脚输入;然后再由4组进行存储器容量扩展,用高两位地址A14、A15通过2:4译码器实现4组中选择一组。
计算机组成原理习题答案第六章

1.如何区别存储器和寄存器?两者是一回事的说法对吗?解:存储器和寄存器不是一回事。
存储器在CPU 的外边,专门用来存放程序和数据,访问存储器的速度较慢。
寄存器属于CPU 的一部分,访问寄存器的速度很快。
2.存储器的主要功能是什么?为什么要把存储系统分成若干个不同层次?主要有哪些层次?解:存储器的主要功能是用来保存程序和数据。
存储系统是由几个容量、速度和价存储系统和结构各不相同的存储器用硬件、软件、硬件与软件相结合的方法连接起来的系统。
把存储系统分成若干个不同层次的目的是为了解决存储容量、存取速度和价格之间的矛盾。
由高速缓冲存储器、主存储器、辅助存储器构成的三级存储系统可以分为两个层次,其中高速缓存和主存间称为Cache -主存存储层次(Cache 存储系统);主存和辅存间称为主存—辅存存储层次(虚拟存储系统)。
3.什么是半导体存储器?它有什么特点?解:采用半导体器件制造的存储器,主要有MOS 型存储器和双极型存储器两大类。
半导体存储器具有容量大、速度快、体积小、可靠性高等特点。
半导体随机存储器存储的信息会因为断电而丢失。
4.SRAM 记忆单元电路的工作原理是什么?它和DRAM 记忆单元电路相比有何异同点?解:SRAM 记忆单元由6个MOS 管组成,利用双稳态触发器来存储信息,可以对其进行读或写,只要电源不断电,信息将可保留。
DRAM 记忆单元可以由4个和单个MOS管组成,利用栅极电容存储信息,需要定时刷新。
5.动态RAM 为什么要刷新?一般有几种刷新方式?各有什么优缺点?解:DRAM 记忆单元是通过栅极电容上存储的电荷来暂存信息的,由于电容上的电荷会随着时间的推移被逐渐泄放掉,因此每隔一定的时间必须向栅极电容补充一次电荷,这个过程就叫做刷新。
常见的刷新方式有集中式、分散式和异步式3种。
集中方式的特点是读写操作时不受刷新工作的影响,系统的存取速度比较高;但有死区,而且存储容量越大,死区就越长。
分散方式的特点是没有死区;但它加长了系统的存取周期,降低了整机的速度,且刷新过于频繁,没有充分利用所允许的最大刷新间隔。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2015-2016-01-存储器练习题. 带参考答案A 存储器的读出时间B 、存储器的写一、选择题(75+7题)1、 计算机系统中的存储器系统是指(D )。
A RAM 存储器B 、ROM 存储器C 主存储器D 、主存储器和外存储器2、 存储器是计算机系统中的记忆设备,它主要用来(C )。
A 、存放数据B 、存放程序放数据和程序D 存放微程序3、 存储单元是指(B )。
A 、存放一个二进制信息位的存储元 存放一个机器字的所有存储元集合C 存放一个字节的所有存储元集合 存放两个字节的所有存储元集合4、 计算机的存储器米用分级存储体系的主要目的是(D )。
A 便于读写数据C 便于系统升级 价格和存取速度之间的矛盾B 、B 、减小机箱的体积 D 解决存储容量、5、存储周期是指(C )。
A存储器的读出时间B、存储器的写入时间C存储器进行连续读和写操作所允许的最短时间间隔D存储器进行连续写操作所允许的最短时间间隔6、和外存储器相比,内存储器的特点是(C )A容量大,速度快,成本低大,速度慢,成本高C容量小,速度快,成本高小,速度快,成本低7、某计算机字长16位,它的存储容量按字编址,那么它的寻址范围是B、容量D容量A、0 〜64KB、0 〜32K D 0〜32KB&某SRAM芯片,其存储容量为芯片的地址线和数据线数目为(A 64,16 B、16,64 16,169、某DRAM芯片,其存储容量为芯片的地址线和数据线数目为(A 8,512 B、512,8 19,8 (BC、64K若)。
0 〜64K B64KX 16 位,D )。
C 64,8512KX8 位,D )。
C 18,8D 、10、某机字长32位,存储容量1MB 若按字编址,它的寻址范围是(C )。
15、相联存储器是按(C )进行寻址的存储器。
B 、堆栈存取方式A 0〜1MB 、0〜512KBC 0〜256KD 0〜256KB11、某计算机字长32位,其存储容量为若按字编址,它的寻址范围是(A )。
4MB A 、0〜1M B 、0〜4MB C 、0〜4M D 0〜1MB12、某计算机字长32位,其存储容量为若按半字编址,它的寻址范围(C )。
4MB A 0〜4MB B 、0〜2MB C 、0〜2MD 0〜1MB13、某计算机字长为32位,其存储容量为 若按双字编址,它的寻址范围是(B )16MB A 0〜16MB B 、0〜8M8MB D 0〜16MB14、某SRAM 芯片,其容量为512X8位,加上电源端和接地端,该芯片引出线的最小数目应为A 23B 、25C 、50D 19 A 、地址指定方式C内容指定方式D地址指定与堆栈存取方式结合16、主存储器和CPU之间增加cache的目的是(A )。
A、解决CPU和主存之间的速度匹配问题B、扩大主存储器的容量C扩大CPL中通用寄存器的数量D既扩大主存容量又扩大CPU通用寄存器数量17、米用虚拟存储器的主要目的是(B )。
A提高主存储器的存取速度B、扩大主存储器的存储空间,并能进行自动管理和调度C提高外存储器的存取速度扩大外存储器的存储空间18、在虚拟存储器中,当程序在执行时,完成地址映射。
A程序员B、编译器入程序D操作系统19、下列说法中不正确的是(B )。
A、每个程序的虚地址空间可以大于实地址空间,也可以小于实地址空间B 、 多级存储体系由cache 、主存和虚拟存储器构成C 、 cache 和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D 当cache 未命中时,CPU 可以直接访问 主存,而外存与CPU 之间则没有直接通路20、 在cache 的地址映射中,若主存中的任意一块均可映射到cache 内的任意一块的位置上,则 这种方法称为(A )。
A 、全相联映射B 、直接映射组相联映射D 混合映射21、 以下描述中基本概念正确的句子是A 硬盘转速高,存取速度快 盘转速快,存取速度快C 硬盘是接触式读写浮动磁头读写22、 组成2M*8bit 的内存,可以使用(C )A 1M*8bit 进行并联B 、1M*4bit 进行串联 C2M*4bit 进行并联 D 、2M*4bit 进行串联 23、 若SRAM 芯片容量为2M*8bit ,则该芯片引 脚中地址线和数据线的数目之和是(B )A. 21B. 29C. 18D.不可估计c 、 A )。
软盘是24、 若RAM 中每个单元为16位,则下面所述正确的是(B )A. 地址线也是16位B.关C. 地址线与16位有关D. 16位25、 R AM 芯片串联时可以(BA.增加存储字长A. 随机存储器可以随时存取信息,掉电后信息 丢失B. 访问随机存储器时,访问时间与单元的物理位置无关地址线与16位无 地址线不得少于)B.增加存储单元数量C.提高存储器的速度D. 均价格26、 RAM 芯片并联时可以(A A.增加存储字长B.量C.提高存储器的速度D. 均价27、 下面所叙述不正确的是( 降低存储器的平)增加存储单元数降低存储器的平C.内存中存储的信息均是不可改变的D.随机存储器和制度存储器可以统一编址28、 和外存相比,内存的特点是 A.容量大,速度快,成本低 度慢,成本高C.容量小,速度快,成本高度快,成本低29、 下列元件中存取最快的是(A.CacheB.寄存器C.30、 RAM 和ROM 勺主要区别是(B .D .C ) 容量大,速容量小,速 ) 内存 B D.) 外存A. 断电后,ROM 内保存的信息会丢失,可长期保存而不会丢失B. 断电后,RAM 内保存的信息会丢失, 可长期保存而不会丢失C. R O 僱外存,RAM 是内存D. RAM 是外存,ROM 是内存31、 某计算机字长16位,其存储容量为 按半字编址,它的寻址范围是(C )A.0~8M-1B.0~4M-1C.0~2M-1D.0~1M-132、 某计算机字长32位,其存储容量为8MB按双字编址,它的寻址范围是( D ) C.0~2M-1B.O 〜4M-1A.O 〜256K-1B.O 〜512K-1 RAM 则 ROM 则 2MB33、 计算机的存储器采用分级方式是为了 (B ) A. 减少主机箱的体积B. 解决容量、价格、速度三者之间的矛盾C. 保存大量数据方便D. 操作方便34、 在主机和 CPU 之间增加cache 的目的是 (C ) A. 增加内存容量 B. 提咼内存的可靠性C. 解决CPU 与内存之间的速度匹配问题D. 增加内存容量,同时加快存取速度 35、 采用虚拟存储器的主要目的 A.提高主存的存取速度B. 间,并能进行自动管理C.提高外存的存取速度D. 空间36、 程序访问的局部性是使用(A.缓冲B.CacheC. 虚拟内存D.进程 37、 有关高速缓冲存储器的说法正确的是 (B ) A.只能在CPU 以外 B.CPU内外都可以设B )扩大存储器空 扩大外存储器B )的依据。
置C.只能在CPI 以内D. 若存在cache,CPU就不能再访问主存38、 软盘驱动器在寻找数据时(C ) A.盘片不动,磁头运动 磁头不运动 C.盘片运动,磁头运动头不运动39、B. 盘片运动,D. 盘片不动,磁制 40、 磁盘存储器的记录方式一般采用(C ) A.归零制 B.不归零制 C.改进的调频 D.调相制一张3.5英寸软盘的存储容量为(),每个扇区存储的固定数据是(A.1.44MB , 512BC.2MB 256BD.1.44MB 41、 磁盘的等待时间通常指A )。
B.1MB , ,512KB A1024B) B. A.磁盘转半周所需的时间 2/3周所需的时间C.磁盘转1/3周所需的时间 一周所需的时间42、 以下描述中基本概念正确的句子是(A.硬盘转速高、存取速度快B.磁盘转 D .磁盘转 A )软盘D. 45、 活动头磁盘存储器的找道时间是指(C )A.最大找道时间B.最小找道时间C. 最大找道时间加上最小找道时间的平均 值D. 最大找道时间加上最小找道时间 46、 在下列几种存储器中,CPL 可直接访问的是(A )。
A.主存储器B. 磁盘C. 磁带D.转速高、存取速度快C.硬盘是接触式读写是浮动磁头读写43、 若磁盘的转速提高一倍,则A.平均存取时间减半 时间减半 C.存储密度可以提高一倍时间不变 44、 活动头磁盘存储器的平均存取时间是指(C )A.最大找道时间加 均找道时间C.B. 平B.D.D .软盘)平均寻道平均定位 最小找道时间 均找道时间加平均等待时间平均等待时间光盘47、在主存和CPU之间增加cache存储器的目的是(C )。
A.增加内存容量B.提高内存的可靠性C.解决CPU与内存之间的速度匹配问题D. 增加内存容量,同时加快存取速度48、SRAM芯片,存储容量为64KX 16位,该芯片的地址线和数据线数目为(B )。
A. 64, 16 B . 16, 16 C . 64, 8 D. 16, 64。
49、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是(C)。
A DRAMB SRAMC FLASH ROMD EPROM50、双端口存储器所以能进行高速读/写操作,是因为采用(D )。
A.高速芯片B新型器件C流水技术D两套相互独立的读写电路51、某单片机字长32位,其存储容量为4MB 若按字编址,它的寻址范围是(A )。
A.1MB.4MBC.4MD.1MB52、EEP ROM指(D )A.读写存储器B 只读存储器C闪速存储器D 电编程只读存储器53、一个Cache-主存系统,采用50MHz的时钟,存储器以每一个时钟周期传输一个字的速率,连续传输8个字,以支持块长为8个字的Cache, 每个字4个字节。
假设读操作所花的时间是:1 个周期接受地址,3个周期延迟,8个传输周期传输8个字;写操作所花的时间是:1个周期接受地址,2个周期延迟,8个周期传输8个字,3个周期恢复和写入纠错码,则当系统以35%为读操作,65%为写操作的访问情况工作,则存储器最大带宽为(D )A. 133.2MBpsB. 114.4MBps C . 126MBps D.120.3MB ps分析:时钟50MHZ时钟周期为20ns.读操作的时间:Tr = (1+3+8)X 20ns = 240ns 写操作的时间:Tw= (1+2+8+3) X 20ns = 280ns 则综合加权的时间是:240nsX 0.35 + 280nsX 0.65 = 266ns带宽为(也就是266ns 可以传输8个字,或者 说传输32字节):Bn = 32B/ (266X 10-9 s )~ 120.3MBps 54、 在下列Cache 替换算法中,一般情况下,(D )性能最优。