数字电子技术基础试题及答案(1)
数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术基础习题及答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
数字电子技术基础试题及答案一

数字电子技术基础试题及答案一TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】数字电子技术基础期末考试试卷1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=Ω,C=μF 。
试求脉冲宽度T ,振荡频率f 和占空比q 。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。
………………………密……………………封…………………………装…………………订………………………线……………………… 学院 专业(班级) 姓名 学号……………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。
图D= Q n+1=Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。
图41.设计一个三变量偶检验逻辑电路。
当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。
A B C F2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。
《数字电子技术基础》试题及参考答案_shijuan1

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
《数字电子技术基础》试题及参考答案_shijuan1

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
数字电子技术基础第一章练习题及参考答案

第一章 数字电路基础第一部分 基础知识一、选择题一、选择题1.以下代码中为无权码的为.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码余三码D . 格雷码格雷码2.以下代码中为恒权码的为.以下代码中为恒权码的为 。
A 8421BCD 码B 5421BCD 码C 余三码余三码D 格雷码格雷码 3.一位十六进制数可以用.一位十六进制数可以用 位二进制数来表示。
位二进制数来表示。
A . 1B . 2C . 4D . 16 4.十进制数25用8421BCD 码表示为码表示为 。
A .10 101 B .0010 0101 C .100101 D .10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是位的存储单元中,能够存储的最大无符号整数是 。
A .(256)10 B .(127)10 C .(FF )16 D .(255)106.与十进制数(53.5)10等值的数或代码为等值的数或代码为 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.1)2D .(65.4)8 7.矩形脉冲信号的参数有.矩形脉冲信号的参数有 。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (1 (1000111.011)2B.(27.6)16C.(27.3 )1616D. (1 (1000111.11)29. 常用的B C D 码有 。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有 。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
( )2. 8421码1001比0001大。
( )3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
大学课程《数字电子技术基础》试题及答案(一)

大学课程《数字电子技术基础》试题及答案一、填空题数制与码制1.(10010001.11)2=()10=()8421BCD。
答:145.75 ,000101000101.011101012.(10110010.1011)2=( )8=( )16。
答:(262.54)8 ,(B2.B)23.( 1111000)8421BCD =( )10=( )16。
答:78, 4E4.(30.25) 10 = ( ) 2 = ( ) 16。
答:11110.01; 1E.45.(B4)16,(178)10, (10110000)2中最大数为__________,最小数为_____________。
答:(B4)16 (10110000)26.(100101010001)8421BCD表示十进制数为。
答:9517.有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD 码时,它相当于十进制数()。
答:147 , 938.如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
答:79.8421BCD码又称码,是一组代码表示一位十进制数字。
答:二——十进制;四位二进制二、选择题数制与码制1.若要对50个编码对象进行编码,则至少需要位二进制代码编码。
A.5B.6C.10D.50答:B2.用8421码表示的十进制数65,可以写成。
A.65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2答:C3.如果一个二进制编码器有6位输出代码,则该编码器最多可以对()个输入信号进行编码。
①8 ②16 ③32 ④64答:④4.与二进制数00100011相应的十进制数是( )。
(a) 35 (b) 19 (c) 23 (d) 67答:A三、判断题数制与码制1.因为BCD码是一组四位二进制数,所以BCD码能表示十六进制以内的任何一个数码。
( ×) 2.逻辑变量的取值,1比0大。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术基础期末考试试卷一、填空题1. 时序逻辑电路一般由 和 两分组成。
2. 十进制数(56)10转换为二进制数为 和十六进制数为 。
3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。
4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。
5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。
二、化简、证明、分析综合题:1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。
2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图:4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=Ω,C=μF 。
试求脉冲宽度T ,振荡频率f 和占空比q 。
图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态………………………密……………………封…………………………装…………………订………………………线………………………系别 专业(班级) 姓名 学号………………时,1Y 、6Y 分别才为低电平(被译中)。
图26.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。
图3D= Q n+1= Q 1=7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;⑤电路功能。
图4三、设计题:(每10分,共20分)1.设计一个三变量偶检验逻辑电路。
当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。
选用8选1数选器或门电路实现该逻辑电路。
要求:(1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。
2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP 为输入波形。
要求:(1)列出计数器状态与V01、 V02的真值表; (2)画出逻辑电路图。
图5输入输出CP CR LD P T D C B A Q D Q C Q B Q A× 0 × × × × × × × 0 0 0 01 0 × × d c b a d c b a1 1 1 1 × × × × 计数 × 1 1 0 × × × × × 保持× 1 1 × 0 × × × ×数字电路期末考试试卷评分标准一、填空题:(每题2分,共10分)1. 存储电路 , 组合电路 。
2. 111000 , 383. 速度慢 ,超前进位4. 产生,暂稳态5. 32二、化简、证明、分析综合题:(每小题10分,共70分)1.解:F 3A B C D E =++++--------------分2. 证明:左边3.解:(1)化简该函数为最简与或式:解:填对卡诺图-----------2分圈对卡诺图-----------2分由卡诺图可得:F A B A C D A C D B C B D =++++------------------------------2分(2)画出用两级与非门实现的最简与或式电路图:11F A B A C D A C D B C B DF A B A C D A C D B C B D F A B A C D A C D B C B D =++++=++++-------------=••••---------------分分 则可得电路图如下:------------------------------------------------2分()()33()(1 )22BC D B C AD B BC D BAD CAD BC BC BC D BA CA B D =++++--------------=++++--------------=++++--------------=+-------------------------=-∴右分分分边分原式成立4.解:T 1=(21R R +)·C=⨯(1+)⨯⨯⨯= ---2分 T=(212R R +)·C=⨯(1+⨯)⨯⨯⨯=分f=KHZ HZ T 821.082110218.1113==⨯=------------------------3分 q=52218.1644.0221211≈=++=R R R R T T % ---------------------------------2分 5.解:6.解: D=A -------------------------------------------------------------------------1分Q n+1=D=A------------------------------------------------------------------2分1232101726534312316210(,,)21100~72,,001110i i i i iY S S S m m A A A S A S A A S A A S S S Y m i A A A Y Y =------------------===+----------------=====-----------------------------=为的最小项分图中 , , 分当,时:分当和时和分别被选中-------------------7654316210167654321011100,,0011101110000111100110A A A A A A A A Y Y A A A A A A A A Y Y ======∴=-----1分既:;,,,时,且和时和分别被选中;-------------------------2分 当和时和分别被选中------2分Q QOE QOE =+-------------------------------------------------------2分 设触发器初始状态为0态,波形如图3所示。
图37.解:①驱动方程:②状态方程: nn n n Q Q K Q J Q 0000010=+=+ 1111110101()()n n n n n n n Q J Q K Q Q X Q Q X Q +=+=⊕+⊕ (2分)③输出方程:n n Q Q Y 01=-----------------------------------------(1分)④状态表:--------------------------------------------------------------------(3分)⑤从状态表可得:为受X 控制的可逆4进制值计数器。
-----------------------------(2分)0011012J K J K X Q ====⊕(分)三、设计题:(每10分,共20分)1. 解:(1)依题意得真值表如下:--------------------------3分(2)由真值表可得:-----------------------------------------------------------3分 0356m m m m F F A B C A B C A B C A B C=+++=+++(3) 选用8选1数选器实现该逻辑电路如下:-----------------4分NOA B C F 000011 001 02 010 03 011 14 100 05 101 16 110 17 111 02.解:(1) 从波形图上可得:该电路有5个状态,且电路为上升沿触发,电路为穆尔型时序电路。
任取74161累加计数中的5个状态,这里取0000至0100共5个状态,任取一种映射得计数器状态与V01、 V02的真值表如下:(2)从真值表得:0111020202V m m V m m m m ===+=• -------------------------------------------1分用138实现该函数,当使能端失效时:0111102020202V m m Y V m m m m Y Y ====+=•=•--------------------1分保持权位一致性:得323122,11,00,0,1,Q S S S Q A Q A Q A ======其中74161构成5进制加法计数器,-------------------------------------------------1分得逻辑电路图如下:-----------------------------------------------4分一、填空题:(每小题2分,共10分)转换为八进制数为,转换为十六进1.二进制数()2为。
2.数字电路按照是否具有记忆功能通常可分为两类:、。
3.已知逻辑函数F=A⊕B,它的与非-与非表达式为,或与非表达式为。
4.5个变量可构成个最小项,变量的每一种取值可使个最小项的值为1。
5.555定时器构成的施密特触发器,若电源电压VCC=12V,电压控制端经µF电容接地,则上触发电平UT+= V,下触发电平UT–= V。
二、化简题:(每小题10分,共20分)1.用代数法将下面的函数化为最简与或式:F=C·[ABDBCBDA+++(B+C)D] 2. 用卡诺图法将下列函数化简为最简与或式:F(A、B、C、D)=∑m(0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。
题 1图2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题:(1)画出电路的状态转换图(Q3Q2Q1Q0);(2)说出电路的功能。
(74161的功能见表)题 2 图3.分析如题3图所示由边沿JK 触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。
题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。
当v升高时输出的频率是升高还是降低I题4图四、设计题:(每小题10分,共30分)2. 设计一个同步时序电路,只有在连续两个或者两个以上时钟作用期间两个输入信号X1和X2一致时,输出才为1,其余情况输出为0。