微机原理与接口技术[第二版]课后习题答案完整版

微机原理与接口技术[第二版]课后习题答案完整版
微机原理与接口技术[第二版]课后习题答案完整版

习题1

1. 什么是汇编语言,汇编程序,和机器语言?

答:机器语言是用二进制代码表示的计算机能直接识别和执行的一种机器指令的集合。

汇编语言是面向及其的程序设计语言。在汇编语言中,用助记符代替操作码,用地址符号或标号代替地址码。这种用符号代替机器语言的二进制码,就把机器语言编程了汇编语言。

使用汇编语言编写的程序,机器不能直接识别,要由一种程序将汇编语言翻译成机器语言,这种起翻译作用的程序叫汇编程序。

2. 微型计算机系统有哪些特点?具有这些特点的根本原因是什么?

答:微型计算机的特点:功能强,可靠性高,价格低廉,适应性强、系统设计灵活,周期短、见效快,体积小、重量轻、耗电省,维护方便。

这些特点是由于微型计算机广泛采用了集成度相当高的器件和部件,建立在微细加工工艺基础之上。

3. 微型计算机系统由哪些功能部件组成?试说明“存储程序控制”的概念。答:微型计算机系统的硬件主要由运算器、控制器、存储器、输入设备和输出设备组成。“存储程序控制”的概念可简要地概括为以下几点:

①计算机(指硬件)应由运算器、存储器、控制器和输入/输出设备五大基本部件组成。

②在计算机内部采用二进制来表示程序和数据。

③将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作,使计算机在不需要人工干预的情况下,自动、高速的从存储器中取出指令加以执行,这就是存储程序的基本含义。

④五大部件以运算器为中心进行组织。

4. 请说明微型计算机系统的工作过程。

答:微型计算机的基本工作过程是执行程序的过程,也就是CPU自动从程序存放的第1个存储单元起,逐步取出指令、分析指令,并根据指令规定的操作类型和操

作对象,执行指令规定的相关操作。如此重复,周而复始,直至执行完程序的所有指令,从而实现程序的基本功能。

5. 试说明微处理器字长的意义。

答:微型机的字长是指由微处理器内部一次可以并行处理二进制代码的位数。它决定着计算机内部寄存器、ALU和数据总线的位数,反映了一台计算机的计算精度,直接影响着机器的硬件规模和造价。计算机的字长越大,其性能越优越。在完成同样精度的运算时,字长较长的微处理器比字长较短的微处理器运算速度快。

6?微机系统中采用的总线结构有几种类型?各有什么特点?

答:微机主板常用总线有系统总线、I/O总线、ISA总线、IPCI总线、AGF总、线、IEEE1394总线、USB总线等类型。

7. 将下列十进制数转换成二进制数、八进制数、十六进制数

①(4.75)10=(0100.11)2=(4.6)8=(4.C)16

②(2.25)10=(10.01)2=(2.2)8=( 2.8)16

③(1.875)10=( 1.111)2=( 1.7)8=( 1.E)16

8. 将下列二进制数转换成十进制数。

①(1011.011)2=(11.6)10

②(1101.01011)2=(13.58)10

③(111.001)2=(7.2)10

9. 将下列十进制数转换成8421BCD码。

①2006=( 0010 0000 0000 0110)BCD

②123.456= ( 0001 0010 0011.0100 0101 0110 )BCD

10. 求下列带符号十进制数的8位基2码补码

①[+127]补=01111111

②[-1 ]补=11111111

③[-128]补=10000000

④[+1]补=00000001

11. 求下列带符号十进制数的16位基2码补码

①[+655]补=0000001010001111

②[-1]补=1111111111111110

③[-3212]补=1111011101011100

④[+100]补=0000000001100100

习题2

1. 8086 CPU在内部结构上由哪几部分组成?各部分的功能是什么?

答:8086 CPU内部由两大独立功能部件构成,分别是执行部件和总线接口部件。执行部件负责进行所有指令的解释和执行,同时管理有关的寄存器。总线接口部件是CPU在存储器和I/O设备之间的接口部件,负责对全部引脚的操作。

2. 简述8086 CPU的寄存器组织。

答:8086 CPU内部共有14个16位寄存器,按用途可分为数据寄存器,段寄存器,地址指针与变址寄存器和控制寄存器。数据寄存器包括累加器,基址寄存器,计数器,和数据寄存器。段寄存器用来存放各分段的逻辑段基值,并指示当前正在使用的4个逻辑段。地址指针与变址寄存器一般用来存放主存地址的段内偏移地址,用于参与地址运算。

控制寄存器包括指令寄存器和标识寄存器。

3. 试述8086 CPU标志寄存器各位的含义与作用。

答:标志寄存器是16位的寄存器,但实际上8086只用到9位,其中的6位是状态标识位,3位是控制标识位。状态标志位分别是CF, PF, AF, ZF, SF, 和OF;

控制标志位包括DF, IF , TF。

CF:进位标志位。算数运算指令执行后,若运算结果的最高位产生进位或借

位,贝U CF=1,否则CF=Q

PF:奇偶标志位。反应计算结果中1的个数是偶数还是奇数。若运算结果的

低8位中含有偶数个1,则PF=1;否则PF=0.

AF:辅助进位标志。算数运算指令执行后,若运算结果的低4位向高4位产生进位或借位,则AF=1;否则AF=0.

ZF:零标志位。若指令运算结果为0,则ZF=1;否则ZF=Q

SF:符号标志位。它与运算结果最高位相同。

OF:溢出标志位。当补码运算有溢出时,OF=1否则OF=0

DF:方向标志位。用于串操作指令,指令字符串处理时的方向。

IF :中断允许标志位。用来控制8086是否允许接收外部中断请求。

TF:单步标志位。它是为调试程序而设定的陷阱控制位

4. 8086 CPU犬态标志和控制标志有何不同?程序中是怎样利用这两类标识的?

8086的状态标志和控制标识分别有哪些?

答:状态标志位反应了当前运算和操作结果的状态条件,可作为程序控制转移与否的依据。它们分别是CF, PF, AF, ZF, SF,和OF控制标志位用来控制CPU 勺操作,由指令进行置位和复位,控制标志位包括DF, IF , TF。

5. 将1001 1100 和1110 0101 相加后,标识寄存器中CF, PF, AF, ZF, SF, OF

各为何值?

答:CF=1, PF=1, AF=1, ZF=0, SF=1, OF=0

6. 什么是存储器的物理地址和逻辑地址?在8086系统中,如何由逻辑地址计算物

理地址?

答:逻辑地址是思维性的表示,由段地址和偏移地址联合表示的地址类型叫逻辑地址。物理地址是真实存在的唯一地址,指的是存储器中各个单元的单元号。

在8086系统中,物理地址=段地址X 10H^偏移地址

7. 段寄存器CS=1200H指令指针寄存器IP=4000H ,此时,指令的物理地址为多少?

指向这一地址的CS指和IP值是唯一的吗?

答:此指令的物理地址=1200HX 10H+ 4000H=16000H并且指向这一物理地址的CS值和IP值并不是唯一的。

8. 在8086系统中,逻辑地址FFFF 0001, 00A2 37F和B800 173F的物理地

址分别是多少?

9. 在8086系统中,从物理地址388H开始顺序存放下列3个双字节的数据651AH

D761H和007BH 请问物理地址388H, 389H, 38AH 38BH 38CH和38DH 6

个单元中分别是什么数据?

答:(388H) =1AH (389H =65H, (38AH =61H, (38BH =DTH (38CH =7BH

(38DH =00H

10. 8086微处理器有哪几种工作模式?各有什么特点?答:8086微处理器有最大和

最小工作模式。

在最小模式下:8086 CPU直接产生全部总线控制信号(DT/R, DEN ALE M/IO)和命令输出信号(RD WRINTA)并提出请求访问总线的逻辑信号HOLD HLDA

在最大工作模式下,必须配置8288总线控制器,并且根据8086提供的状态信号S2, S1, S0,输出读写控制命令,可以提供灵活多变的系统配置,以实现最佳的系统性能。

11. 简述8086 引脚信号中M/IO, DT/R, RD WR ALE DEN和BHE的作用。

答:M/IO:输出信号,高电平时,表示CPU与存储器之间数据传输;低电平

时,表示CPU与I/O设备之间数据传输。

DT/R :控制其数据传输方向的信号。DT/R=1时,进行数据发送;DT/R=0 时,进行数据接收。

RD CPU勺读信号,RD=0时,表示8086为存储口或I/O端口读操作。

WR CPU勺写信号,WR =0时,表示8086为存储口或I/O端口写操作。

ALE地址存锁信号,在T1能时刻有效。

DEN数据选通信号,当DEN有效时,表示允许传输。

BHE数据总线允许信号,与A0组合使用,表示是否访问奇地址字节。

12. 简述8086读总线周期和写总线周期和引脚上的信号动尖态变化过程。8086的读周期时序和写周期时序的区别有哪些?

答:在8086读周期内,有关总线信号的变化如下:

①M/IO :在整个读周期保持有效,当进行存储器读操作时,M/1O为高电平;当进行I/O端口读操作时,M/1O为低电平。

②AMS6?A16/S3:在T1期间,输出CPU要读取的存储单元或I/O端口的地址高

4位。T2?T4期间输出状态信息S6-S3

③BHE/S7:在T i期间,输出BHE有效信号(BHE为低电平),表示高8位数

据总线上的信息可以使用,BHE信号通常作为奇地址存储体的体选信号(偶地址存储体的体选信号是最低地址位A)。T2—T4期间输出高电平。

④AD5?AD:在T i期间,输出CPU要读取的存储单元或I/O端口的地址A i5?A T2期间为高阻态,T3?T4期间,存储单元或I/O端口将数据送上数据总线。CPU从AD5?AD0上接收数据。

⑤ALE在T i期间地址锁存有效信号,为一正脉冲,系统中的地址锁存器正

是利用该脉冲的下降沿来锁存A i9/S6?A i6/S3, AD5?AD中的20位地址信息以及BHE。

⑥RD : T2期间输出低电平送到被选中的存储器或I/O接口,注意,只有被地址信号选中的存储单元或I/O端口,才会被RD信号从中读出数据(数据送上数据总线AD5?AD0)。

⑦DT/R :在整个总线周期内保持低电平,表示本总线周期为读周期,在接有数据总线收发器的系统中,用来控制数据传输方向。

⑧DEN :在T2?T3期间输出有效低电平,表示数据有效,在接有数据总线收发器的系统中,用来实现数据的选通。

总线写操作的时序与读操作时序相似,其不同处在于:

①AD5?AD0:在T2?T4期间送上欲输出的的数据,而无高阻态。

②WR :从T2?T4,WR引脚输出有效低电平,该信号送到所有的存储器和I/O 接口。注意,只有被地址信号选中的存储单元或I/O端口才会被WR信号写入数据。

③DT/R :在整个总线周期内保持高电平,表示本总线周期为写周期,在接有数据总线收发器的系统中,用来控制数据传输方向。

相关主题
相关文档
最新文档