MOSFET的封装技术图解大全

MOSFET的封装技术图解大全
MOSFET的封装技术图解大全

MOSFET的封装技术图解大全

主板MOSFET的封装技术图解大全

主板的供电一直是厂商和用户关注的焦点,视线从供电相数开始向MOSFET器件转移。这是因为随着MOSFET技术的进展,大电流、小封装、低功耗的单芯片MOSFET 以及多芯片DrMOS开始用在主板上,新的功率器件吸引了主板用户的眼球。本文将对主板采用的MOSFET器件的封装规格和封装技术作简要介绍。

MOSFET芯片制作完成后,需要封装才可以使用。所谓封装就是给MOSFET芯片加一个外壳,这个外壳具有支撑、保护、冷却的作用,同时还为芯片提供电气连接和隔离,以便MOSFET器件与其它元件构成完整的电路。

芯片的材料、工艺是MOSFET性能品质的决定性因素,MOSFET厂商自然注重芯片内核结构、密度以及工艺的改进,以提高MOSFET的性能。这些技术改进将付出很高的成本。

封装技术也直接影响到芯片的性能和品质,对同样的芯片以不同形式的封装,也能提高芯片的性能。所以芯片的封装技术是非常重要的。

以安装在PCB的方式区分,功率MOSFET的封装形式有插入式(Through Hole)和表面贴装式(Surface Mount)二大类。插入式就是MOSFET的管脚穿过PCB

的安装孔焊接在PCB上。表面贴裝则是MOSFET的管脚及散热法兰焊接在PCB表面的焊盘上。

常见的直插式封装如双列直插式封装(DIP),晶体管外形封装(TO),插针网格阵列封装(PGA)等。

典型的表面贴装式如晶体管外形封装(D-PAK),小外形晶体管封装(SOT),小外形封装(SOP),方形扁平封装(QFP),塑封有引线芯片载体(PLCC)等等。

电脑主机板一般不采用直插式封装的MOSFET,本文不讨论直插式封装的MOSFET。

一般来说,“芯片封装”有2层含义,一个是封装外形规格,一个是封装技术。对于封装外形规格来说,国际上有芯片封装标准,规定了统一的封装形状和尺寸。封装技术是芯片厂商采用的封装材料和技术工艺,各芯片厂商都有各自的技术,并为自己的技术注册商标名称,所以有些封装技术的商标名称不同,但其技术形式基本相同。我们先从标准的封装外形规格说起。

一、标准封装规格

1、TO封装

TO(Transistor Out-line)的中文意思是“晶体管外形”。这是早期的封装规格,例如TO-92,TO-92L,TO-220,TO-252等等都是插入式封装设计。近年来表面贴装市场需求量增大,TO封装也进展到表面贴装式封装。

TO252和TO263就是表面贴装封装。其中TO-252又称之为D-PAK,TO-263又称之为D2PAK。

D-PAK封装的MOSFET有3个电极,栅极(G)、漏极(D)、源极(S)。其中漏极(D)的引脚被剪断不用,而是使用背面的散热板作漏极(D),直接焊接在PCB上,一方面用于输出大电流,一方面通过PCB散热。所以PCB的D-PAK 焊盘有三处,漏极(D)焊盘较大。

2、SOT封装

SOT(Small Out-Line Transistor)小外形晶体管封装。这种封装就是贴片型小功率晶体管封装,比TO封装体积小,一般用于小功率MOSFET。常见的规格有:

主板上常用四端引脚的SOT-89 MOSFET。

3、SOP封装

SOP(Small Out-Line Package)的中文意思是“小外形封装”。SOP是表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有塑料和陶瓷两种。SOP也叫SOL 和DFP。SOP封装标准有SOP-8、SOP-16、SOP-20、SOP-28等等,SOP后面的数字表示引脚数。MOSFET的SOP封装多数采用SOP-8规格,业界往往把“P”省略,叫SO(Small Out-Line )。

SO-8采用塑料封装,没有散热底板,散热不良,一般用于小功率MOSFET。

SO-8是PHILIP公司首先开发的,以后逐渐派生出TSOP(薄小外形封装)、VSOP(甚小外形封装)、 SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)等标准规格。

这些派生的几种封装规格中,TSOP和TSSOP常用于MOSFET封装。

5、QFN-56封装

QFN(Quad Flat Non-leaded package)是表面贴装型封装之一,中文叫做四边无引线扁平封装,是一种焊盘尺寸小、体积小、以塑料作为密封材料的新兴表面贴装芯片封装技术。现在多称为LCC。QFN是日本电子机械工业会规定的名称。封装四边配置有电极接点,由于无引线,贴装占有面积比QFP小,高度比QFP低。这种封装也称为LCC、PCLC、P-LCC等。QFN本来用于集成电路的封装,MOSFET不会采用的。Intel提出的整合驱动与MOSFET的DrMOS采用QFN-56封装,56是指在芯片背面有56个连接Pin。

二、最新封装形式

由于CPU的低电压、大电流的发展趋势,对MOSFET提出输出电流大,导通电阻低,发热量低散热快,体积小的要求。MOSFET厂商除了改进芯片生产技术

和工艺外,也不断改进封装技术,在与标准外形规格兼容的基础上,提出新的封装外形,并为自己研发的新封装注册商标名称。

下面分别介绍主要MOSFET厂商最新的封装形式。

1、瑞萨(RENESAS)的WPAK、LFPAK和LFPAK-I 封装

WPAK是瑞萨开发的一种高热辐射封装,通过仿D-PAK封装那样把芯片散热板焊接在主板上,通过主板散热,使小形封装的WPAK也可以达到D-PAK的输出电流。WPAK-D2封装了高/低2颗MOSFET,减小布线电感。

LFPAK和LFPAK-I是瑞萨开发的另外2种与SO-8兼容的小形封装。LFPAK 类似D-PAK比D-PAK体积小。LFPAK-i是将散热板向上,通过散热片散热。

2、威世(Vishay)的Power-PAK和Polar-PAK封装

Power-PAK是威世公司注册的MOSFET封装名称。Power-PAK包括有

Power-PAK1212-8、Power-PAK SO-8两种规格。Polar PAK是双面散热的小形封装。

3、安森美(Onsemi)的SO-8和WDFN8扁平引脚( Flat Lead)封装

安美森半导体开发了2种扁平引脚的MOSFET,其中SO-8兼容的扁平引脚被很多主板采用。

4、菲利普(Philps)的LFPAK和QLPAK封装

首先开发SO-8的菲利普也有改进SO-8的新封装技术,就是LFPAK和QLPAK。

5、意法(ST)半导体的PowerSO-8封装

法意半导体的SO-8改进技术叫做Power SO-8。

6、飞兆(Fairchild)半导体的Power 56封装

飞兆半导体的SO-8改进技术叫做Power 56。

6、国际整流器(IR)的Direct FET封装

Direct FET封装属于反装型的,漏极(D)的散热板朝上,并覆盖金属外壳,通过金属外壳散热。

三、内部封装技术

前面介绍的最新封装形式都是MOSFET的外部封装。这些最新封装还包括内部封装技术的改进,尽管这些新封装技术的商标名称多种多样,其内部封装技术改进主要有三方面:一是改进封装内部的互连技术,二是增加漏极散热板,三是改变散热的热传导方向。

1、封装内部的互连技术

早期的标准封装,包括TO,D-PAK、SOT、SOP,多采用焊线式的内部互连,在CPU核心电压较高,电流较小时期,这种封装可以满足需求。当CPU供电进展到低电压、大电流时代,焊线式封装就难以满足了。以标准焊线式SO-8为例,作为小功率MOSFET封装,发热量很小,对芯片的散热设计没有特别要求。主板的局部小功率供电(风扇调速)多采用这种SO-8的MOSFET。但用于现代的CPU 供电就不能胜任了。这是由于焊线式SO-8的性能受到封装电阻、封装电感、PN 结到PCB和外壳的热阻等四个因素的限制。

封装电阻

MOSFET在导通时存在电阻(RDS(on)),这个电阻包括芯片内PN结电阻和焊线电阻,其中焊线电阻占50%。RDS(on)是影响MOSFET性能的重要因素。

封装电感

内部焊线的引线框封装的栅极、源极和漏极连接处会引入寄生电感。源极电感在电路中将会以共源电感形式出现,对MOSFET的开关速度有着重大影响。

芯片PN结到PCB的热阻

芯片的漏极粘合在引线框上,引线框被塑封壳包围,塑料是热的不良导体。漏极的热传导路径是芯片→引线框→引脚→PCB,这么长的路径必然是高热阻。至于源极的热传导还要经过焊线到PCB,热阻更高。

芯片PN结到外壳(封装顶部)的热阻

由于标准的SO-8采用塑料包封,芯片到封装顶部的传热路径很差。

上述四种限制对其电学和热学性能有着极大的影响。随着电流密度要求的提高,MOSFET厂商采用SO-8的尺寸规格,同时对焊线互连形式进行改进,用金属

带、或金属夹板代替焊线,降低封装电阻、电感和热阻。

国际整流器(IR)称之为Copper Strap技术,威世(Vishay)称之为Power Connect 技术,还有称之为Wireless Package。

据国际半导体报道,用铜带取代焊线后,热阻降低了10-20%,源极至封装的电阻降低了61%。特别一提的是用铜带替换14根2-mil金线,芯片源极电阻从1.1 。Ω降到 0.11 m Ωm

2、漏极散热板

标准SO-8封装采用塑料把芯片全部包围,低热阻的热传导通路只是芯片到PCB的引脚。底部紧贴PCB的是塑料外壳。塑料是热的不良导体,影响漏极的散热。封装的散热改进自然是除去引线框下方的塑封混合物,让引线框金属结构直接(或者加一层金属板)与PCB接触,并焊接到PCB焊盘上。它提供了大得多的接触面积,把热量从芯片上导走。这种结构还有一个附带的好处,即可以制成更薄的器件,因为塑封材料的消除降低了其厚度。

威世的Power-PAK,法意半导体的Power SO-8,安美森半导体的SO-8 Flat Lead,瑞萨的WPAK、LFPAK,飞兆半导体的Power 56和Bottomless Package都采用这种散热技术。

3、改变散热的热传导方向

Power-PAK封装显著减小了芯片到PCB的热阻,实现芯片到PCB的高效率传热。不过,当电流的需求继续增大时,PCB也将出现热饱和,因此散热技术的进一步改进是改变散热方向,让芯片的热量传导到散热器而不是PCB。

瑞萨的LFPAK-I 封装,国际整流器的Direct FET封装就是这种散热技术。

四、整合驱动IC的DrMOS

传统的主板供电电路采用分立式的DC/DC降压开关电源,分立式方案无法满足对更高功率密度的要求,也不能解决较高开关频率下的寄生参数影响问题。随着封装、硅技术和集成技术的进步,把驱动器和MOSFET整合在一起,构建多芯片模块(MCM)已经成为现实。。与分立式方案相比,多芯片模块可以节省相当可观的空间并提高功率密度,通过对驱动器和MOSFET的优化提高电能转换效率以及优质的DC电流。这就是称之为DrMOS的新一代供电器件。

DrMOS的主要特点是:

- 采用QFN56无脚封装,热阻抗很低。

- 采用内部引线键合以及铜夹带设计,尽量减少外部PCB布线,从而降低电感和电阻。

- 采用先进的深沟道硅(trench silicon)MOSFET工艺,显著降低传导、开关和栅极电荷损耗。

- 兼容多种控制器,可实现不同的工作模式,支持APS(Auto Phase Switching)。

- 针对目标应用进行设计的高度优化。

五、MOSFET发展趋势

伴随计算机技术发展对MOSFET的要求,MOSFET封装技术的发展趋势是性能方面高输出、高密度、高频率、高效率,体积方面是更趋向小形化。

下图是瑞萨提供的低压MOSFET封装发展趋势图。

常用封装形式

中国电子网 https://www.360docs.net/doc/642672154.html, 转载 中国电子论坛 https://www.360docs.net/doc/642672154.html, 欢迎光临我们的网站
IC 封装大全 IC 封装形式图片介绍
BGA Ball Grid Array EBGA 680L 球栅阵列, 面阵 列封装
TQFP 100L SC-70 5L 方形扁平封装
SIP Single Inline Package
SOP Small Outline Package
单列直插封装
SOJ 32L SOJ J 形引线小外形 封装

中国电子网 https://www.360docs.net/doc/642672154.html, 转载 中国电子论坛 https://www.360docs.net/doc/642672154.html, 欢迎光临我们的网站
SOP EIAJ TYPE II 14L SOT220 小外形封装
SSOP 16L
SSOP
TO-18
TO-220
TO-247
TO-264

中国电子网 https://www.360docs.net/doc/642672154.html, 转载 中国电子论坛 https://www.360docs.net/doc/642672154.html, 欢迎光临我们的网站
TO3
TO52
TO52
TO71
TO72
TO78
TO8
TO92

中国电子网 https://www.360docs.net/doc/642672154.html, 转载 中国电子论坛 https://www.360docs.net/doc/642672154.html, 欢迎光临我们的网站
TO93
TO99
TSOP Thin Small Outline Package
TSSOP or TSOP II Thin Shrink Outline Package
uBGA Micro Ball Grid Array
ZIP Zig-Zag Inline Package
uBGA Micro Ball Grid Array
ZIP Zig-Zag Package
Inline

电子元件封装大全及封装常识

修改者:林子木 电子元件封装大全及封装常识 一、什么叫封装 封装,就是指把硅片上的电路管脚,用导线接引到外部接头处,以便与其它器件连 接.封装形式是指安装半导体集成电路芯片用的外壳。它不仅起着安装、固定、 密封、保护芯片及增强电热性能等方面的作用,而且还通过芯片上的接点用导线 连接到封装外壳的引脚上,这些引脚又通过印刷电路板上的导线与其他器件相连 接,从而实现内部芯片与外部电路的连接。因为芯片必须与外界隔离,以防止空 气中的杂质对芯片电路的腐蚀而造成电气性能下降。另一方面,封装后的芯片也 更便于安装和运输。由于封装技术的好坏还直接影响到芯片自身性能的发挥和与 之连接的PCB(印制电路板)的设计和制造,因此它是至关重要的。 衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比 值越接近1 越好。封装时主要考虑的因素: 1、芯片面积与封装面积之比为提高封装效率,尽量接近1:1; 2、引脚要尽量短以减少延迟,引脚间的距离尽量远,以保证互不干扰,提高性 能; 3、基于散热的要求,封装越薄越好。 封装主要分为DIP 双列直插和SMD 贴片封装两种。从结构方面,封装经历了最 早期的晶体管TO(如TO-89、TO92)封装发展到了双列直插封装,随后由PHILIP 公司开发出了SOP 小外型封装,以后逐渐派生出SOJ(J 型引脚小外形封装)、 TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、 TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电 路)等。从材料介质方面,包括金属、陶瓷、塑料、塑料,目前很多高强度工作 条件需求的电路如军工和宇航级别仍有大量的金属封装。 封装大致经过了如下发展进程: 结构方面:TO->DIP->PLCC->QFP->BGA ->CSP; 材料方面:金属、陶瓷->陶瓷、塑料->塑料; 引脚形状:长引线直插->短引线或无引线贴装->球状凸点; 装配方式:通孔插装->表面组装->直接安装 二、具体的封装形式 1、SOP/SOIC 封装 SOP 是英文Small Outline Package 的缩写,即小外形封装。SOP 封装技术由 1968~1969 年菲利浦公司开发成功,以后逐渐派生出SOJ(J 型引脚小外形封 装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、 TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电 路)等。 SOP(Small Out-Line package) 也叫SOIC,小外形封装。表面贴装型封装之一, 引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有塑料和陶瓷两种。SOP 除了用 于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不 超过10~40 的领域,SOP 是普及最广的表面贴装封装。引脚中心距 1.27mm,引脚数从8~44。另外,引脚中心距小于1.27mm 的SOP 也称为SSOP;装配 高度不到1.27mm 的SOP 也称为TSOP。还有一种带有散热片的SOP。

常用元件及封装形式

常用元件及封装形式:

常用元器件都在protel DOS schematic Libraries.ddb protel DOS schematic 4000 CMOS (4000序列元件) protel DOS schematic Analog digital (A/D,D/A转换元件) protel DOS schematic Comparator (比较器,如LM139之类) protel DOS schematic intel (Intel 的处理器和接口芯片之类) protel的自带的 PCB元件常用库: 1、Advpcb.ddb 2、General IC.ddb 3、Miscellaneous.ddb 4、International Rectifier.lib,有许多整流器的封装如D-37,D-44等, 另:变压器在Transformers.lib库中

Protel 常见错误 (1)在原理图中未定义元件的封装形式 错误提示:FOOTPRINT NOT FOUND IN LIBRARY. 错误原因:①在原理图中未定义元件封装形式,PCB装入网络表时找不到对应的元件封装。②原理图中将元件的封装形式写错了。如将极性电容Electrol的封装形式写作“RB0.2/0.4”。③PCB文件中未调入相应的PCB元件库;如PCB Footprint.Lib 中就没有小型发光二极管LED可用的元件封装; 解决办法①编辑PCB Footprint.Lib文件,创建LED的元件封装,然后执行更新PCB 命令; ②返回原理图,仔细核对原理图中元件封装名称是否和PCB元件库中的名称一致。双击该元件,在弹出的属性对话框中的FOOTPRINT栏中填入相应的元件封装 解决办法:打开网络表文件查看哪些元件未定义封装,并直接在网络表中对该元件增加封装,或者在原理图中找到相应的元件, (2)原理图中元件的管脚与PCB封装管脚数目不同 如果原理图库中元件的管脚数目与PCB库中封装的管脚数目没有一一对应,在装入时也会出错.这种错误主要发生在自己做的一些器件或一些特殊的器件上.例如电源变 压器的接地端在原理图库中存在,而在制作相应的PCB封装时未能给它分配焊盘,则在装入此元件时就会发生错误 解决办法:根据元件实际属性,作相应修改 (3)没有找到元件 错误描述:Component not found 错误原因:Advpcb.ddb文件包内的PCB Footprint.Lib文件中包含了绝大多数元件封装,但如果原理图中某个元件封装形式特殊,PCB Footprint.Lib文件库找不到,需装入非常用元件封装库。 处理方式:在设计文件管理器窗口内,单击PCB文件图标,进入PCB编辑状态,通过“Add/Remove”命令装入相应元件封装库。 (4)没有找到结点 错误描述:Node not found 错误原因:①指定网络中多了并不存在的节点;②元件管脚名称和PCB库中封装的管脚名称不同;③原理图中给定的元件封装和对应的PCB封装名称不同。处理方式:对于①、③可回到原理图中删除多余节点、将原理图中的元件封装修改成和对

常见芯片封装类型的汇总

常见芯片封装类型的汇总 芯片封装,简单点来讲就是把制造厂生产出来的集成电路裸片放到一块起承载作用的基板上,再把管脚引出来,然后固定包装成为一个整体。它可以起到保护芯片的作用,相当于是芯片的外壳,不仅能固定、密封芯片,还能增强其电热性能。所以,封装对CPU和其他大规模集成电路起着非常重要的作用。 今天,与非网小编来介绍一下几种常见的芯片封装类型。 DIP双列直插式 DIP是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏引脚。DIP封装结构形式有多层陶瓷双列直插式DIP,单层陶瓷双列直插式DIP,引线框架式DIP (含玻璃陶瓷封接式,塑料包封结构式,陶瓷低熔玻璃封装式)等。 DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存储器和微机电路等。 DIP封装 特点: 适合在PCB(印刷电路板)上穿孔焊接,操作方便。 芯片面积与封装面积之间的比值较大,故体积也较大。 最早的4004、8008、8086、8088等CPU都采用了DIP封装,通过其上的两排引脚可插到主板上的插槽或焊接在主板上。 在内存颗粒直接插在主板上的时代,DIP 封装形式曾经十分流行。DIP还有一种派生方式SDIP(Shrink DIP,紧缩双入线封装),它比DIP的针脚密度要高六倍。 现状:但是由于其封装面积和厚度都比较大,而且引脚在插拔过程中很容易被损坏,可靠性较差。同时这种封装方式由于受工艺的影响,引脚一般都不超过100个。随着CPU内

常用元件封装

1. 电阻原理图中常用的名称为RES1-RES4; 电阻类及无极性双端元件封装形式:AXIAL0.3-AXIAL1.0,数字代表两焊盘的间距,单位为Kmil.。电阻排:RESPACK1/RESPACK2 RESPACK3/RESPACK4 。 贴片电阻: 0603表示的是封装尺寸与具体阻值没有关系,但封装尺寸与功率有关通常来说 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 2.电容原理图中常用的名称为CAP(无极性电容)、ELECTRO(有极性电容); 引脚封装形式:无极性电容为RAD0.1--RAD0.4,有极性电容为RB.2/.4或RB.3/.6或RB.4/.8或RB.5/1.0斜杠前数字表示焊盘间距,斜杠后数字表电容外直径。电解电容为 3.电位器原理图中常用的名称为POT1和POT2;引脚封装形式:VR-1到VR-5. 4.二极管原理图中常用的名称为DIODE(普通二极管)、DIODE SCHOTTKY(肖特基二极管)DUIDE TUNNEL(隧道二极管)DIODE VARCTOR(变容二极管)ZENER1~3(稳压二极管)发光二极管:LED;封装可以才用电容的封装。(RAD0.1-0.4) 引脚封装形式:DIODE0.4和DIODE 0.7; 发光二极管封装(RAD0.1-0.4)。 5.继电器引脚封装形式:RELAY-DPDT/ RELAY-DPST RELAY-SPDT/ RELAY-SPST 6.三极管原理图中常用的名称为NPN,NPN1和PNP,PNP1;

引脚封装形式TO18、TO92A(普通三极管)TO220H(大功率三极管)TO3(大功率达林顿管) 7.场效应管原理图中常用的名称为JFET N(N沟道结型场效应管),JFET P(P 沟道结型场效应管) MOSFET N(N沟道增强型管)MOSFET P(P沟道增强型管)引脚封装形式与三极管同。 8.整流桥原理图中常用的名称为BRIDGE1和BRIDGE2,引脚封装形式为D系列,如D-44,D-37,D-46等。 9.单排多针插座原理图中常用的名称为CON系列,从CON1到CON60,引脚封装形式为SIP系列,从SIP-2到SIP-20。 10.双列直插元件原理图中常用的名称为根据功能的不同而不同,引脚封装形式DIP 系列。 11.串并口类原理图中常用的名称为DB系列,引脚封装形式为DB和MD系列。 12.晶体振荡器:CRYSTAL;封装:XTAL1 13.发光数码管:DPY;至于封装嘛,建议自己做! 14.拨动开关:SW DIP;封装就需要自己量一下管脚距离来做! 15.按键开关:SW-PB:封装同上,也需要自己做。 16.变压器:TRANS1——TRANS5;封装不用说了吧?自己量,然后加两个螺丝上去。 Protel 零件库中常用的零器件及封装 类别名称零件名称零件英文名称常用编号封装封装说明 电阻RES1/RES2 R? AXIAL0.3-AXIAL1.0 数字表示焊盘间距 电阻排RESPACK1/RESPACK2 RESPACK3/RESPACK4 可变电阻RES3/RES4 电位器POT1或POT2 VR1- VR 5 数字表示管脚形状

(完整版)元器件封装大全

元器件封装大全 A. 名称Axial 描述轴状的封装 名称 AGP (Accelerate Graphical Port) 描述加速图形接口 名称 AMR (Audio/MODEM Riser) 描述声音/调制解调器插卡 B. 名称 BGA (Ball Grid Array) 描述 球形触点阵列,表面贴 装型封装之一。在印刷基板 的背面按阵列方式制作出 球形凸点用以代替引脚,在 印刷基板的正面装配LSI 芯片,然后用模压树脂或灌 封方法进行密封。也称为凸 点阵列载体(PAC) 名称 BQFP (quad flat package with bumper) 描述 带缓冲垫的四侧引脚扁 平封装。QFP封装之一,在 封装本体的四个角设置突 (缓冲垫)以防止在运送过 程中引脚发生弯曲变形。 C.陶瓷片式载体封装 名称 C- (ceramic) 描述 表示陶瓷封装的记号。 例如,CDIP 表示的是陶瓷 DIP。 名称C-BEND LEAD 描述名称CDFP 描述

名称Cerdip 描述 用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。 名称CERAMIC CASE 描述 名称 CERQUAD (Ceramic Quad Flat Pack) 描述 表面贴装型封装之一, 即用下密封的陶瓷QFP,用 于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热 性比塑料QFP 好,在自然空 冷条件下可容许 1.5~2W 的功率 名称CFP127 描述 名称 CGA (Column Grid Array)描述 圆柱栅格阵列,又称柱栅阵列封装 名称 CCGA (Ceramic Column Grid Array) 描述陶瓷圆柱栅格阵列 名称CNR 描述CNR是继AMR之后作为INTEL的标准扩展接口 名称CLCC 描述 带引脚的陶瓷芯片载体,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为QFJ、QFJ-G.

常用电子元件封装、尺寸、规格汇总

常用电子元件封装、尺寸、规格汇总 贴片电阻规格 贴片电阻常见封装有9种,用两种尺寸代码来表示。一种尺寸代码是由4位数字表示的EIA(美国电子工业协会)代码,前两位与后两位分别表示电阻的长与宽,以英寸为单位。我们常说的0603封装就是指英制代码。另一种是米制代码,也由4位数字表示,其单位为毫米。下表列出贴片电阻封装英制和公制的关系及详细的尺寸: 贴片元件的封装 一、零件规格: (a)、零件规格即零件的外形尺寸,SMT发展至今,业界为方便作业,已经形成了一个标准零件系列,各家零件供货商皆是按这一标准制造。 标准零件之尺寸规格有英制与公制两种表示方法,如下表 英制表示法1206 0805 0603 0402 公制表示法3216 2125 1608 1005 含义 L:1.2inch(3.2mm)W:0.6inch(1.6mm) L:0.8inch(2.0mm)W:0.5inch(1.25mm) L:0.6inch(1.6mm)W:0.3inch(0.8mm) L:0.4inch(1.0mm)W:0.2inch(0.5mm) 注: a、L(Length):长度;W(Width):宽度;inch:英寸 b、1inch=25.4mm

(b)、在(1)中未提及零件的厚度,在这一点上因零件不同而有所差异,在生产时应以实际量测为准。 (c)、以上所讲的主要是针对电子产品中用量最大的电阻(排阻)和电容(排容),其它如电感、二极管、晶体管等等因用量较小,且形状也多种多样,在此不作讨论。 (d)、SMT发展至今,随着电子产品集成度的不断提高,标准零件逐步向微型化发展,如今最小的标准零件已经到了0201。 二、常用元件封装 1)电阻: 最为常见的有0805、0603两类,不同的是,它可以以排阻的身份出现,四位、八位都有,具体封装样式可参照MD16仿真版,也可以到设计所内部PCB库查询。 注: ABCD四类型的封装形式则为其具体尺寸,标注形式为L X S X H 1210具体尺寸与电解电容B类3528类型相同 0805具体尺寸:2.0 X 1.25 X 0.5(公制表示法) 1206具体尺寸:3.0 X 1.5 0X 0.5(公制表示法) 2)电阻的命名方法 1、5%精度的命名:RS – 05 K 102 JT 2、1%精度的命名:RS – 05 K 1002 FT R -表示电阻 S -表示功率 0402是1/16W、 0603是1/10W、 0805是1/8W、 1206是1/4W、 1210是1/3W、 1812是1/2W、 2010是3/4W、 2512是1W。 05 -表示尺寸(英寸): 02表示0402、 03表示0603、 05表示0805、 06表示1206、 1210表示1210、 1812表示1812、 10表示1210、 12表示2512。 K -表示温度系数为100PPM。 102 -5%精度阻值表示法: 前两位表示有效数字,第三位表示有多少个零,基本单位是Ω,102=1000Ω=1KΩ。1002 是1%阻值表示法:

IC的常见封装形式

IC的常见封装形式 常见的封装材料有:塑料、陶瓷、玻璃、金属等,现在基本采用塑料封装。 按封装形式分:普通双列直插式,普通单列直插式,小型双列扁平,小型四列扁平,圆形金属,体积较大的厚膜电路等。 按封装体积大小排列分:最大为厚膜电路,其次分别为双列直插式,单列直插式,金属封装、双列扁平、四列扁平为最小。 封装的历程变化:TO->DIP->PLCC->QFP->BGA ->CSP 1、DIP(DualIn-line Package)双列直插式封装 D—dual两侧 双列直插式封装。插装型封装之一,引脚从封装两侧引出 2、SIP(single in-line package)单列直插式封装 引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时封装呈侧立状 3、SOP(Small Out-Line Package) 小外形封装双列表面安装式封装 以后逐渐派生出SOJ(J型引脚小外形封装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电路) 4、PQFP(Plastic Quad Flat Package)塑料方型扁平式封装 芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式,其引脚数一般在100个以上。适用于高频线路,一般采用SMT技术应用在PCB板上安装

5、BQFP(quad flat package with bumper)带缓冲垫的四侧引脚扁平封装 QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以防止在运送过程中引脚发生弯曲变形 6、QFN(quad flat non-leaded package)四侧无引脚扁平封装 封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度比QFP 低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电极触点难于作到QFP 的引脚那样多,一般从14 到100 左右。材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN 7、PGA(Pin Grid Array Package)插针网格阵列封装 插装型封装之一,其底面的垂直引脚呈阵列状排列,一般要通过插座与PCB板连接。引脚中心距通常为2.54mm,引脚数从64 到447 左右。 8、BGA(Ball Grid Array Package)球栅阵列封装 其底面按阵列方式制作出球形凸点用以代替引脚。适应频率超过100MHz,I/O 引脚数大于208 Pin。电热性能好,信号传输延迟小,可靠性高。

常用电子元件封装

常用电子元件封装 电阻:RES1, RES2, RES3, RES4;封装属性为axial系列 无极性电容:cap;封装属性为RAD-0.1到rad-0.4 电解电容:electroi;封装属性为rb.2/.4至到rb.5/1.0 电位器:pot1,pot2 ;封装属性为vr-1到vr-5 二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率) 三极管:常见的封装属性为to-18 (普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805 , 7812 , 7820等 79 系列有7905 , 7912 , 7920 等 常见的封装属性有to126h和to126v 整流桥:BRIDGE1,BRIDGE2:封装属性为 D 系列(D-44 , D-37 , D-46 )电阻:AXIAL0.3- AXIAL0.7 其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3。其中0.1-0.3指电容大小,一般用RAD0.1 电解电容:RB.1/.2- RB.4/.8 其中.1/.2-.4/.8 指电容大小。一般<100uF用 RB.1/.2,100uF-470uF 用RB.2/.4,>470uF 用RB.3/.6 二极管:DIODE0.4-DIODE0.7 其中0.4-0.7 指二极管长短,一般用DIODE0.4 发光二极管:RB.1/.2 集成块:DIP8-DIP40,其中8 —4 0指有多少脚,8脚的就是DIP8 贴片电阻 0603表示的是封装尺寸与具体阻值没有关系,但封装尺寸与功率有关通常来说如下: 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 电容电阻外形尺寸与封装的对应关系是: 0402=1.0mmx0.5mm 0603=1.6mmx0.8mm 0805=2.0mmx1.2mm 1206=3.2mmx1.6mm 1210=3.2mmx2.5mm 1812=4.5mmx3.2mm 2225=5.6mmx6.5mm 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。是纯粹的空间概念 因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装。像电阻,有传统的 针插式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD)这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD元件放上,即可焊接在电 路板上了。 关于零件封装我们在前面说过,除了DEVICE。LIB库中的元件外,其它库的元件都已 经有了固定的元件封装,这是因为这个库中的元件都有多种形式:以晶体管为例说明一下:晶体管是我们常用的的元件之一,在DEVICE。LIB库中,简简单单的只有NPN与PNP 之分,但实际上,如果它是NPN的2N3055那它有可能是铁壳子的TO—3,如果它是NPN 的2N3054,则有可能是铁壳的TO-66或T0-5,而学用的CS9013,有TO-92A , TO-92B ,

贴片电阻常见封装有9种

贴片电阻常见封装有9种,用两种尺寸代码来表示。一种尺寸代码是由4位数字表示的EIA(美国电子工业协会)代码,前两位与后两位分别表示电阻的长与宽,以英寸为单位。我们常说的0603封装就是指英制代码。另一种是米制代码,也由4位数字表示,其单位为毫米。下表列出贴片电阻封装英制和公制的关系及详细的尺寸:

一、零件规格: (a)、零件规格即零件的外形尺寸,SMT发展至今,业界为方便作业,已经形成了一个标准零件系列,各家零件供货商皆是按这一标准制造。 标准零件之尺寸规格有英制与公制两种表示方法,如下表 英制表示法1206 0805 0603 0402 公制表示法3216 2125 1608 1005 含义 L:1.2inch(3.2mm)W:0.6inch(1.6mm) L:0.8inch(2.0mm)W:0.5inch(1.25mm) L:0.6inch(1.6mm)W:0.3inch(0.8mm) L:0.4inch(1.0mm)W:0.2inch(0.5mm) 注: a、L(Length):长度;W(Width):宽度;inch:英寸 b、1inch=25.4mm (b)、在(1)中未提及零件的厚度,在这一点上因零件不同而有所差异,在生产时应以实际量测为准。 (c)、以上所讲的主要是针对电子产品中用量最大的电阻(排阻)和电容(排容),其它如电感、二极管、晶体管等等因用量较小,且形状也多种多样,在此不作讨论。 (d)、SMT发展至今,随着电子产品集成度的不断提高,标准零件逐步向微型化发展,如今最小的标准零件已经到了0201。 二、常用元件封装 1)电阻: 最为常见的有0805、0603两类,不同的是,它可以以排阻的身份出现,四位、八位都有,具体封装样式可参照MD16仿真版,也可以到设计所内部PCB库查询。

芯片封装大全(图文对照)

封装有两大类;一类是通孔插入式封装(through-hole package);另—类为表面安装式封装(surface moun te d Package)。每一类中又有多种形式。表l和表2是它们的图例,英文缩写、英文全称和中文译名。图6示出了封装技术在小尺寸和多引脚数这两个方向发展的情况。 DIP是20世纪70年代出现的封装形式。它能适应当时多数集成电路工作频率的要求,制造成本较低,较易实现封装自动化印测试自动化,因而在相当一段时间内在集成电路封装中占有主导地位。 但DIP的引脚节距较大(为2.54mm),并占用PCB板较多的空间,为此出现了SHDIP和SKDIP等改进形式,它们在减小引脚节距和缩小体积方面作了不少改进,但DIP最大引脚数难以提高(最大引脚数为64条)且采用通孔插入方式,因而使它的应用受到很大限制。 为突破引脚数的限制,20世纪80年代开发了PGA封装,虽然它的引脚节距仍维持在2.54mm或1.77mm,但由于采用底面引出方式,因而引脚数可高达500条~600条。 随着表面安装技术(surface mounted technology, SMT)的出现,DIP封装的数量逐渐下降,表面安装技术可节省空间,提高性能,且可放置在印刷电路板的上下两面上。SOP应运而生,它的引脚从两边引出,且为扁平封装,引脚可直接焊接在PCB板上,也不再需要插座。它的引脚节距也从DIP的2.54 mm减小到1.77mm。后来有SSOP和TSOP改进型的出现,但引脚数仍受到限制。 QFP也是扁平封装,但它们的引脚是从四边引出,且为水平直线,其电感较小,可工作在较高频率。引脚节距进一步降低到1.00mm,以至0.65 mm和0.5 mm,引脚数可达500条,因而这种封装形式受到广泛欢迎。但在管脚数要求不高的情况下,SOP以及它的变形SOJ(J型引脚)仍是优先选用的封装形式,也是目前生产最多的一种封装形式。 方形扁平封装-QFP (Quad Flat Package) [特点] 引脚间距较小及细,常用于大规模或超大规模集成电路封装。必须采用SMT(表面安装技术)进行焊接。操作方便,可靠性高。芯片面积与封装面积的比值较大。 小型外框封装-SOP (Small Outline Package) [特点] 适用于SMT安装布线,寄生参数减小,高频应用,可靠性较高。引脚离芯片较远,成品率增加且成本较低。芯片面积与封装面积比值约为1:8 小尺寸J型引脚封装-SOJ (Smal Outline J-lead) 有引线芯片载体-LCC (Leaded Chip Carrier) 据1998年统计,DIP在封装总量中所占份额为15%,SOP在封装总量中所占57%,QFP则占12%。预计今后DIP的份额会进一步下降,SOP也会有所下降,而QFP会维持原有份额,三者的总和仍占总封装量的80%。 以上三种封装形式又有塑料包封和陶瓷包封之分。塑料包封是在引线键合后用环氧树脂铸塑而成,环氧树脂的耐湿性好,成本也低,所以在上述封装中占有主导地位。陶瓷封装具有气密性高的特点,但成本较高,在对散热性能、电特性有较高要求时,或者用于国防军事需求时,常采用陶瓷包封。 PLCC是一种塑料有引脚(实际为J形引脚)的片式载体封装(也称四边扁平J形引脚封装QFJ (quad flat J-lead package)),所以采用片式载体是因为有时在系统中需要更换集成电路,因而先将芯片封装在一种载体(carrier)内,然后将载体插入插座内,载体和插座通过硬接触而导通的。这样在需要时,只要在插座上取下载体就可方便地更换另一载体。 LCC称陶瓷无引脚式载体封装(实际有引脚但不伸出。它是镶嵌在陶瓷管壳的四侧通过接触而导通)。有时也称为CLCC,但通常不加C。在陶瓷封装的情况下。如对载体结构和引脚形状稍加改变,载体的引脚就可直接与PCB板进行焊接而不再需要插座。这种封装称为LDCC即陶瓷有引脚片式载体封装。 TAB封装技术是先在铜箔上涂覆一层聚酰亚胺层。然后用刻蚀方法将铜箔腐蚀出所需的引脚框架;再在聚酰亚胺层和铜层上制作出小孔,将金属填入铜图形的小孔内,制作出凸点(采用铜、金或镍等材料)。由这些凸点与芯片上的压焊块连接起来,再由

常用贴片元件封装尺寸

常用贴片元件封装 1 电阻: 最为常见的有0201、0402、0805、0603、1206、1210、1812、2010、2512几类 1)贴片电阻的封装与尺寸如下表: 英制(mil) 公制(mm) 长(L)(mm) 宽(W)(mm) 高(t)(mm) 0201 0603 0.60±0.05 0.30±0.05 0.23±0.05 0402 1005 1.00±0.10 0.50±0.10 0.30±0.10 0603 1608 1.60±0.15 0.80±0.15 0.40±0.10 0805 2012 2.00±0.20 1.25±0.15 0.50±0.10 1206 3216 3.20±0.20 1.60±0.15 0.55±0.10 1210 3225 3.20±0.20 2.50±0.20 0.55±0.10 1812 4832 4.50±0.20 3.20±0.20 0.55±0.10 2010 5025 5.00±0.20 2.50±0.20 0.55±0.10 2512 6432 6.40±0.20 3.20±0.20 0.55±0.10 2)贴片电阻的封装、功率与电压关系如下表: 英制(mil)公制(mm)额定功率@ 70°C 最大工作电压(V) 0201 0603 1/20W 25 0402 1005 1/16W 50 0603 1608 1/10W 50 0805 2012 1/8W 150 1206 3216 1/4W 200

1210 3225 1/3W 200 1812 4832 1/2W 200 2010 5025 3/4W 200 2512 6432 1W 200 3)贴片电阻的精度与阻值 贴片电阻阻值误差精度有±1%、±2%、±5%、±10%精度, J -表示精度为5%、 F-表示精度为1%。 T -表示编带包装 阻值范围从0R-100M 2电容: 1)贴片电容可分为无极性和有极性两种,容值范围从0.22pF-100uF 无极性电容下述两类封装最为常见,即0805、0603; 英制尺寸公制尺寸长度宽度厚度 0402 1005 1.00±0.05 0.50±0.05 0.50±0.05 0603 1608 1.60±0.10 0.80±0.10 0.80±0.10 0805 2012 2.00±0.20 1.25±0.20 0.70±0.20 1206 3216 3.20±0.30 1.60±0.20 0.70±0.20 1210 3225 3.20±0.30 2.50±0.30 1.25±0.30 1808 4520 4.50±0.40 2.00±0.20 ≤2.00 1812 4532 4.50±0.40 3.20±0.30 ≤2.50 2225 5763 5.70±0.50 6.30±0.50 ≤2.50 3035 7690 7.60±0.50 9.00±0.05 ≤3.00

各种IC封装形式

各种IC 封装形式图片 BGA Ball Grid Array EBGA 680L 详细规格LBGA 160L 详细规格 PBGA 217L Plastic Ball Grid Array 详细规格SBGA 192L 详细规格QFP Quad Flat Package TQFP 100L 详细规格SBGA SC-70 5L 详细规格 SDIP

SIP Single Inline Package SO Small Outline Package

TSBGA 680L 详细规格CLCC 详细规格 CNR Communication and Networking Riser Specification Revision 1.2 详细规格CPGA Ceramic Pin Grid Array DIP Dual Inline Package 详细规格SOJ 32L 详细规格SOJ SOP EIAJ TYPE II 14L 详细规格 SOT220 SSOP 16L 详细规格

DIP-tab Dual Inline SSOP Package with Metal Heatsink TO18

FBGA FDIP FTO220 Flat Pack HSOP28 ITO220 ITO3p TO220 TO247 TO264 TO3 TO5 TO52 TO71

JLCC LCC LDCC LGA LQFP PCDIP PGA Plastic Pin Grid Array 详细规格TO72 TO78 TO8 TO92 TO93 TO99 TSOP Thin Small Outline Package

常用元器件及元器件封装总结

常用元器件及元器件封装总结 一、元器件封装按照安装的方式不同可以分成两大类。(1) 直插式元器件封装直插式元器件封装的焊盘一般贯穿整个电路板,从顶层穿下,在底层进行元器件的引脚焊接,如图所示。 典型的直插式元器件及元器件封装如图所示。 (2)表贴式元器件封装。表贴式的元器件,指的是其焊盘只附着在电路板的顶层或底层,元器件的焊接是在装配元器件的工作层面上进行的,如图所示。

典型的表贴式元器件及元器件封装如图所示。在PCB元器件库中,表贴式的元器件封装的引脚一般为红色,表示处在电路板的顶层(TopLayer)。在PCB元器件库中,表贴式的元器件封装的引脚一般为红色,表示处在电路板的顶层(Top Layer)。 二、常用元器件的原理图符号和元器件封装 在设计PCB的过程中,有些元器件是设计者经常用到的,比如电阻、电容以及三端稳压源等。在Protel 99 SE中,同一种元器件虽然相同电气特性,但是由于应用的场合不同而导致元器件的封装存在一些差异。前面的章节中已经讲过,电阻由于其负载功率和运用场合不同而导致其元器件的封装也多种多样,这种情况对于电容来说也同样存在。因此,本节主要向读者介绍常用元器件的原理图符号和与之相对应的元器件封装,同时尽量给出一些元器件的实物图,使读者能够更快地了解并掌握这些常用元器件的原理图符号和元器件封装。(1)、电阻。电阻器通常简称为电阻,它是一种应用十分广泛的电子元器件,其英文名字为“Resistor”,缩写为“Res”。电阻的种类繁多,通常分为固定电阻、可变电阻和特种电阻3大类。固定电阻可按电阻的材料、结构形状及用途等进行多种分类。电阻的种类虽多,但常用的电阻类型主要为RT型碳膜电阻、RJ型金属膜电阻、RX型线绕电阻和片状电阻等。固定电阻的原理图符号的常用名称是“RES1”和“RES2”,如图F1-5(a)所示。常用的引脚封装形式为AXIAL系列,包括AXIAL-0.3、AXIAL-0.4、AXIAL-0.5、AXIAL-0.6、AXIAL-0.7、AXIAL-0.8、AXIAL-0.9和AXIAL-1.0等封装形式,其后缀数字代表两个焊盘的间距,单位为“英寸”,如图F1-5(b)所示。常用固定电阻的实物图如图F1-5(c)所示。

protel99常用元件的电气图形符号和封装形式

protel99常用元件的电气图形符号和封装形式 已有35 次阅读2009-12-25 22:11 protel99常用元件的电气图形符号和封装形式 1.电阻原理图中常用的名称为RES1-RES4;引脚封装形式: AXIAL系列从AXIAL-0.3到AXIAL-1.0,后缀数字代表两焊盘的间距,单位为Kmil. 2.电容原理图中常用的名称为CAP(无极性电容)、ELECTRO(有极性电容); 引脚封装形式:无极性电容为RAD-0.1到RAD-0.4,有极性电容为RB.2/.4到RB.5/1.0. 3.电位器原理图中常用的名称为POT1和POT2; 引脚封装形式:VR-1到VR-5. 4.二极管原理图中常用的名称为DIODE(普通二极管)、DIODE SCHOTTKY(肖特基二极管) DUIDE TUNNEL(隧道二极管)DIODE VARCTOR(变容二极管)ZENER1~3(稳压二极管) 5.引脚封装形式:DIODE0.4和DIODE 0.7; 引脚封装形式:无极性电容 6.三极管原理图中常用的名称为NPN,NPN1和PNP,PNP1; 引脚封装形式TO18、TO92A(普通三极管)TO220H(大功率三极管)TO3(大功率达林顿管) 7.场效应管原理图中常用的名称为JFET N(N沟道结型场效应管),JFET P(P沟道结型场效应管) MOSFET N(N沟道增强型管)MOSFET P(P沟道增强型管)引脚封装形式与三极管同。 8.整流桥原理图中常用的名称为BRIDGE1和BRIDGE2,引脚封装形式为D系列,如D-44,D-37,D-46等。 9.单排多针插座原理图中常用的名称为CON系列,从CON1到CON60,引脚封装形式为SIP系列,从SIP-2到 SIP-20。 10.双列直插元件原理图中常用的名称为根据功能的不同而不同,引脚封装形式DIP系列。 11.串并口类原理图中常用的名称为DB系列,引脚封装形式为DB和MD系列。 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。是纯粹的空间概念因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装。像电阻,有传统的针插式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD)这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD元件放上,即可焊接在电路板 上了。 关于零件封装我们在前面说过,除了DEVICE。LIB库中的元件外,其它库的元件都已经有了 固定的元件封装,这是因为这个库中的元件都有多种形式:以晶体管为例说明一下:

常见元件的封装形式

常见元件的封装形式 对于集成电路芯片来说,常见的封装形式有DIP(即双列直插式),根据封装材料的不同,DIP封装又可以分为PDIP(塑料双列直插式)和CDIP(陶瓷双列直插式); SIP(即单列直插式);SOP(即小尺寸封装);PQFP(塑料四边引脚扁乎封装);PLCC(塑料有引线芯片载体封装)和LCCC(陶瓷无引线芯片载体封装);PGA(插针网格阵列)、BGA(球形网格阵列)等。对于具体型号的集成电路芯片来说,其封装形式是固定的,如74系列集成电路芯片,一般采用DIP 封装形式,只有个别芯片生产厂家提供两种或两种以上封装形式。 对于分立元件(如电阻、电容、电感)来说,元件封装尺寸与元件大小、耗散功率、安装方式等因素有关。 1.电阻器常用的封装形式 电阻器常用的封装形式是AXIALO·3~AXIALl·0,对于常用的1/81r小功率电阻来说,可采用AXlALO·3或AXIALO·4(即两引线孔间距为0·762~1·016cm):对于1/4W电阻来说,可采用AXlALO·5(即两引线孔间距为1·27cm),但当采用竖直安装时,可采用AXlALO·3。 2.小容量电解电容的封装形式 小容量电解电容的封装形式一般采用RB·2/.4(两引线孔距离为0·-2英寸,而外径为0.4英寸)到RB.5/1·0(两引线孔距离为O·5英寸,而外径为1·0英寸)。对于大容量电容,其封装尺寸应根据实际尺寸来决定。 3.普通二极管封装形式 普通二极管封装形式为DIODEO·4~DIODEO·7。 4.三极管的封装形式 三极管的封装形式由三极管型号决定,常见的有T0-39、T0-42、T0-54、TO-92A、TO-92B、T0-220等。 对于小尺寸设备,则多采用表面安装器件,如电阻、电容、电感等一股采用SMC线封装方式;对于三极管、集成电路来说,多采用SMD封装方式。 进行电原理图编辑和印制板设计时,器件型号完全确定后,可以从器件手册查到封装形式和尺寸,或测绘后用PCBLib编辑器创建元件的封装图。 当用户实在无法确定时,也可以在PCB编辑器窗口内,单击元件“放置工具",再 单击“测览”按钮,从Advpcb·ddb元件封装图形库中找出所需元件的封装形式。

芯片常用封装及尺寸说明

A、常用芯片封装介绍 来源:互联网作者: 关键字:芯片封装 1、BGA 封装(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配 LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚 LSI 用的一种封装。封装本体也可做得比 QFP(四侧引脚扁平封装)小。例如,引脚中心距为 1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚 QFP 为 40mm 见方。而且 BGA 不用担心 QFP 那样的引脚变形问题。该封装是美国 Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为 1.5mm,引脚数为225。现在也有一些 LSI 厂家正在开发500 引脚的 BGA。 BGA 的问题是回流焊后的外观检查。 现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国 Motorola 公司把用模压树脂密封的封装称为 OMPAC,而把灌封方法密封的封装称为 GPAC(见 OMPAC 和 GPAC)。 2、BQFP 封装(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和 ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见 QFP)。

相关文档
最新文档