计算机原理试题03517教学内容

、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。
、CPU B、ALU C、主机 D、UP
、用以指定待执行指令所在地址的是C。
、指令寄存器 B、数据计数器 C、程序计数器 D、累加器
、完整的计算机系统应包括D。
、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统
、计算机存储数据的基本单位为A。
、比特Bit B、字节Byte C、字组Word D、以上都不对
、计算机中有关ALU的描述,D是正确的。
、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对
、计算机系统中的存储系统是指D。
、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存
、下列语句中是C正确的。
、1KB=10241024B B、1KB=1024MB C、1MB=10241024B D、1MB=1024B
、用以指定待执行指令所在地址的是C。
、指令寄存器 B、数据计数器 C、程序计数器 D、累加器
、计算机系统中的存储系统是指 D 。
、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存
、电子计算机的算术/逻辑单元、控制单元及主存储器合称为 C 。
、CPU B、ALU C、主机 D、UP
、计算机中有关ALU的描述,D是正确的。
、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对
、下列D属于应用软件。
、操作系统 B、编译程序 C、连接程序 D、文本处理
、下列语句中是C正确的。
、1KB=10241024B B、1KB=1024MB C、1MB=10241024B D、1MB=1024B
、计算机系统中的存储系统是指D。
、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存
、下列D属于应用软件。
、操作系统 B、编译程序 C、连接程序 D、文本处理
、存放欲执行指令的寄存器是D。
、MAE B、PC C、MDR D、IR
、用以指定待执行指令所在地址的是C。
、指令寄存器 B、数据计数器 C、程序计数器 D、累加器
、计算机存储数据的基本单位为 A 。
、比特Bit B、字节Byte C、字组Word D、以上都不对
、下列语句中是 C 正确的。
、1KB=10241024B B、1KB=1024MB C、1MB=10241024B D、1MB=1024B
、完整的计算机系统应包括D。
、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统
、存放欲执行指令的寄存器是D。
、MAE B、PC C、MDR D、IR
、计算机存储数据的基本单位为A。
、比特Bit B、字节Byte C、字组Word D、以上都不对
、用以指定待执行指令所在地址的是C。
、指令寄存器 B、数据计数器 C、程序计数器 D、累加器
、完整的计算机系统应包括D。
、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配

套的硬件设备和软件系统
、计算机存储数据的基本单位为A。
、比特Bit B、字节Byte C、字组Word D、以上都不对
、常用的虚拟存储器寻址系统由A两级存储器组成。
、主存-辅存 B、Cache-主存 C、Cache-辅存 D、内存-外存
、计算机系统中的存储系统是指 D 。
、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存
、所谓三总线结构的计算机是指 B 。
、地址线、数据线和控制线三组传输线 B、I/O总线、主存总线和DMA总线三组传输线
、I/O总线、主存总线和系统总线三组传输线 D、地址线、主存总线和系统总线三组传输线
、Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作B。
、直接映像 B、全相联映像 C、组相联映像 D、间接映像
、某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是A。
、512K B、1M C、512K D、1MB
、总线复用方式可以C。
、提高总线的传输带宽 B、增加总线的功能 C、减少总线中信号线的数量 D、避免出错
、总线复用方式可以 C 。
、提高总线的传输带宽 B、增加总线的功能 C、减少总线中信号线的数量 D、避免出错
、程序员编程所用的地址叫做A。
、逻辑地址 B、物理地址 C、真实地址 D、伪地址
、某计算机字长是32位,它的存储容量是64KB,按字编址,它的寻址范围是B。
、16KB B、16K C、32K D、32KB
、总线复用方式可以C。
、提高总线的传输带宽 B、增加总线的功能 C、减少总线中信号线的数量 D、避免出错
、下列器件中存取速度最快的是C。
、Cache B、主存 C、寄存器 D、硬盘
、所谓三总线结构的计算机是指B。
、地址线、数据线和控制线三组传输线 B、I/O总线、主存总线和DMA总线三组传输线
、I/O总线、主存总线和系统总线三组传输线 D、地址线、主存总线和系统总线三组传输线
、一个16K×32位的存储器,其地址线和数据线的总和是B。
、48 B、46 C、36 D、40
、程序员编程所用的地址叫做A。
、逻辑地址 B、物理地址 C、真实地址 D、伪地址
、程序员编程所用的地址叫做A。
、逻辑地址 B、物理地址 C、真实地址 D、伪地址
、一个512KB的存储器,其地址线和数据线的总和是C。
、17 B、19 C、27 D、37
、某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是B。
、128K B、64K C、64KB D、128KB
、微型机系统中,主机和高速硬盘进行数据交换一般采用C方式。
、程序查询 B、程序中断 C、DMA D、I/O方式
、Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作B。
、直接映像 B、全相联映

像 C、组相联映像 D、间接映像
、一个16K32位的存储器,其地址线和数据线的总和是B。
、48 B、46 C、36 D、40
、常用的虚拟存储器寻址系统由A两级存储器组成。
、主存-辅存 B、Cache-主存 C、Cache-辅存 D、内存-外存
、常用的虚拟存储器寻址系统由 A 两级存储器组成。
、主存-辅存 B、Cache-主存 C、Cache-辅存 D、内存-外存
、某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是B。
、128K B、64K C、64KB D、128KB
、主机与I/O设备传送数据时,采用CCPU的效率最高。
、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式
、主机与I/O设备传送数据时,采用CCPU的效率最高。
、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式
、中断向量地址是C。
、子程序入口地址 B、中断服务程序入口地址 C、中断服务程序入口地址的地址 D、逻辑地址
、I/O采用统一编址时,进行输入输出操作的指令是B。
、控制指令 B、访存指令 C、输入输出指令 D、伪指令
、若要表示0-999中的任意一个十进制数,最少需C位二进制数。
、6 B、8 C、10 D、1000
、某计算机字长是16位,它的存储容量是64KB,按字编址,它的寻址范围是C。
、64K B、32KB C、32K D、64KB
、一个512KB的存储器,其地址线和数据线的总和是C。
、17 B、19 C、27 D、37
、1GB=C字节。
、210 B、220 C、230 D、240
、计算机存储数据的基本单位为 A 。
、比特Bit B、字节Byte C、字组Word D、以上都不对
、常用的虚拟存储器寻址系统由A两级存储器组成。
、主存-辅存 B、Cache-主存 C、Cache-辅存 D、内存-外存
、若9BH表示移码(含1位符号位),其对应的十进制数是A。
、27 B、-27 C、-101 D、155
、对真值0表示形式唯一的机器数是B。
、原码 B、补码和移码 C、反码 D、以上都不对
、I/O采用不统一编址时,进行输入输出操作的指令是C。
、控制指令 B、访存指令 C、输入输出指令 D、伪指令
、程序员编程所用的地址叫做A。
、逻辑地址 B、物理地址 C、真实地址 D、伪地址
、对真值0表示形式唯一的机器数是B。
、原码 B、补码和移码 C、反码 D、以上都不对
、微型机系统中,主机和高速硬盘进行数据交换一般采用C方式。
、程序查询 B、程序中断 C、DMA D、I/O方式
、在小数定点机中,下述说法正确的是A。
、只有补码能表示-1 B、只有原码不能表示-1 C、三种机器数均不能表示-1 D、以上都不对
、在整数定点机中,下述说法正确的是B。
、原码和反码不能表示-1,补码可以表示-1 B、三种机器数均可表示-1
、三种机器数均可表示-1,且

三种机器数的表示范围相同 D、以上都不对
、寄存器间接寻址方式中,操作数在C中。
、通用寄存器 B、堆栈 C、主存单元 D、存储器
、当[x]
=1.1111时,对应的真值是A。
、-0 B、-15/16 C、-1/16 D、-6/16
、寄存器间接寻址方式中,操作数在C中。
、通用寄存器 B、堆栈 C、主存单元 D、存储器
、通常一地址格式的算术运算指令,另一个操作数隐含在A中。
、累加器 B、通用寄存器 C、操作数寄存器 D、堆栈
、基址寻址方式中,操作数的有效地址是A。
、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址
、变址寄存器内容加上形式地址 D、堆栈内容加上形式地址
、直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是C。
、直接、立即、间接 B、直接、间接、立即 C、立即、直接、间接 D、间接、直接、立即
、主机与设备传送数据时,采用A,主机与设备是串行工作的。
、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式
、基址寻址方式中,操作数的有效地址是A。
、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址
、变址寄存器内容加上形式地址 D、堆栈内容加上形式地址
、向量中断是C。
、外设提出中断 B、由硬件形成中断服务程序入口地址
、由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D、开放或关闭中断系统
、主机与I/O设备传送数据时,采用CCPU的效率最高。
、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式
、寄存器间接寻址方式中,操作数在C中。
、通用寄存器 B、堆栈 C、主存单元 D、存储器
、计算机操作的最小单位时间是A。
、时钟周期 B、指令周期 C、CPU周期 D、存取周期
、程序计数器PC属于B。
、运算器 B、控制器 C、存储器 D、输入设备
、通常一地址格式的算术运算指令,另一个操作数隐含在A中。
、累加器 B、通用寄存器 C、操作数寄存器 D、堆栈
、通常一地址格式的算术运算指令,另一个操作数隐含在 A 中。
、累加器 B、通用寄存器 C、操作数寄存器 D、程序计数器
、中断向量可提供 C 。
、被选中设备的地址 B、传送数据的起始地址
、中断服务程序入口地址 D、主程序的断点地址
、直接寻址的无条件转移指令功能是将指令中的地址码送入A。
、PC B、地址寄存器 C、累加器 D、指令寄存器
、向量中断是C。
、外设提出中断 B、由硬件形成中断服务程序入口地址
、由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D、开放或关闭中断系


、I/O采用统一编址时,进行输入输出操作的指令是B。
、控制指令 B、访存指令 C、输入输出指令 D、伪指令
、计算机操作的最小单位时间是A。
、时钟周期 B、指令周期 C、CPU周期 D、存取周期
、下列数中最小的数为A。
、(101001)
B、(52)八 C、(2B)十六 D、(45)十
、计算机操作的最小单位时间是A。
、时钟周期 B、指令周期 C、CPU周期 D、存取周期
、下列数中最大的数为B。
、(10010101)
B、(227)八 C、(96)十六 D、(85)
、存放欲执行指令的寄存器是 D 。
、MAR B、PC C、MDR D、IR
、直接寻址的无条件转移指令功能是将指令中的地址码送入A。
、PC B、地址寄存器 C、累加器 D、指令寄存器
、在微程序控制器中,机器指令与微指令的关系是B。
、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行
、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行
、存放欲执行指令的寄存器是 D 。
、MAR B、PC C、MDR D、IR
、计算机操作的最小单位时间是A。
、时钟周期 B、指令周期 C、CPU周期 D、存取周期
、程序员编程所用的地址叫做A。
、逻辑地址 B、物理地址 C、真实地址 D、伪地址
、变址寻址方式中,操作数的有效地址是C。
、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址
、变址寄存器内容加上形式地址 D、堆栈内容加上形式地址
、在独立请求方式下,若有N个设备,则 B 。
、有一个总线请求信号和一个总线响应信号 B、有N个总线请求信号和N个总线响应信号
、有一个总线请求信号和N个总线响应信号 D、无法判断
、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-27,寄存器内容为C。
、27H B、9BH C、E5H D、2BH
、一个16K32位的存储器,其地址线和数据线的总和是 B 。
、48 B、46 C、36 D、40
、水平型微指令的特点是A。
、一次可以完成多个操作 B、微指令的操作控制字段不进行编码
、微指令的格式简短 D、采用微操作码
、在独立请求方式下,若有N个设备,则 B 。
、有一个总线请求信号和一个总线响应信号 B、有N个总线请求信号和N个总线响应信号
、有一个总线请求信号和N个总线响应信号 D、无法判断
、一个16K32位的存储器,其地址线和数据线的总和是 B 。
、48 B、46 C、36 D、40
、通常一地址格式的算术运算指令,另一个操作数隐含在 A 中。
、累加器 B、通用寄存器 C、操作数寄存器 D、程序计数器
、Cache的地址映像中

,若主存中的任一块均可映射到Cache内的任一块的位置上,称作 B 。
、直接映像 B、全相联映像 C、组相联映像 D、间接映像
、寄存器间接寻址方式中,操作数在C中。
、通用寄存器 B、堆栈 C、主存单元 D、存储器
、操作数在寄存器中的寻址方式称为 B 寻址。
、直接 B、寄存器直接 C、寄存器间接 D、基址
、CPU响应中断的时间是A。
、一条指令执行结束 B、外设提出中断 C、取指周期结束 D、外设工作完成后
、基址寻址方式中,操作数的有效地址是 A 。
、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址
、变址寄存器内容加上形式地址 D、逻辑地址
、I/O采用不统一编址时,进行输入输出操作的指令是C。
、控制指令 B、访存指令 C、输入输出指令 D、伪指令
、Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作 B 。
、直接映像 B、全相联映像 C、组相联映像 D、间接映像
、设寄存器内容为10000000,若它等于-128,则为 B 。
、原码 B、补码 C、反码 D、移码
、主机与设备传送数据时,采用 A ,主机与设备是串行工作的。
、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式
、CPU响应中断的时间是A。
、一条指令执行结束 B、外设提出中断 C、取指周期结束 D、外设工作完成后
、主机与设备传送数据时,采用 A ,主机与设备是串行工作的。
、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式
、在小数定点机中,下述说法正确的是 A 。
、只有补码能表示-1 B、只有原码不能表示-1 C、三种机器数均不能表示-1 D、以上都不对
、I/O采用统一编址时,进行输入输出操作的指令是 B 。
、控制指令 B、访存指令 C、输入输出指令 D、伪指令
、当[x]
=1.1111时,对应的真值是 A 。
、-0 B、-15/16 C、-1/16 D、-1
、计算机操作的最小单位时间是A。
、时钟周期 B、指令周期 C、CPU周期 D、存取周期
、对真值0表示形式唯一的机器数是 B 。
、原码 B、补码和移码 C、反码 D、以上都不对
、对真值0表示形式唯一的机器数是 B 。
、原码 B、补码和移码 C、反码 D、以上都不对
、DMA方式中,周期窃取是窃取一个A。
、存取周期 B、指令周期 C、CPU周期 D、总线周期
、计算机操作的最小单位时间是A。
、时钟周期 B、指令周期 C、CPU周期 D、存取周期
、对真值0表示形式唯一的机器数是 B 。
、原码 B、补码和移码 C、反码 D、以上都不对
、设x为整数,当[x]
=1,1111时,对应的真值是C。
、-15 B、-1

C、-0 D、-5
、I/O采用统一编址时,进行输入输出操作的指令是 B 。
、控制指令 B、访存指令 C、输入输出指令 D、伪指令
、中断向量可提供 C 。
、被选中设备的地址 B、传送数据的起始地址 C、中断服务程序入口地址 D、主程序的断点地址
、在微程序控制器中,机器指令与微指令的关系是B。
、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行
、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行
、若要表示0-999中的任意一个十进制数,最少需C位二进制数。
、6 B、8 C、10 D、1000
、在整数定点机中,下述说法正确的是 B 。
、原码和反码不能表示-1,补码可以表示-1 B、三种机器数均可表示-1
、三种机器数均可表示-1,且三种机器数的表示范围相同 D、以上都不对
、直接寻址的无条件转移指令功能是将指令中的地址码送入A。
、PC B、地址寄存器 C、累加器 D、指令寄存器
、I/O采用不统一编址时,进行输入输出操作的指令是 C 。
、控制指令 B、访存指令 C、输入输出指令 D、伪指令
、水平型微指令的特点是A。
、一次可以完成多个操作 B、微指令的操作控制字段不进行编码
、微指令的格式简短 D、采用微操作码
、在微程序控制器中,机器指令与微指令的关系是B。
、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行
、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行
、通常一地址格式的算术运算指令,另一个操作数隐含在A中。
、累加器 B、通用寄存器 C、操作数寄存器 D、堆栈
、中断向量地址是 C 。
、子程序入口地址 B、中断服务程序入口地址 C、中断服务程序入口地址的地址 D、逻辑地址
、在微程序控制器中,机器指令与微指令的关系是B。
、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行
、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行
、程序计数器PC属于B。
、运算器 B、控制器 C、存储器 D、输入设备
、当[x]
=1.1111时,对应的真值是 A 。
、-0 B、-15/16 C、-1/16 D、-1
、通常一地址格式的算术运算指令,另一个操作数隐含在 A 中。
、累加器 B、通用寄存器 C、操作数寄存器 D、程序计数器
、在整数定点机中,下述说法正确的是 B 。
、原码和反码不能表示-1,补码可以表示-1 B、三种机器数均可

表示-1
、三种机器数均可表示-1,且三种机器数的表示范围相同 D、以上都不对
、当[x]
=1.1111时,对应的真值是 A 。
、-0 B、-15/16 C、-1/16 D、-1
、垂直型微指令的特点是C。
、微指令格式垂直表示 B、控制信号经过编码产生 C、采用微操作码 D、一次可以完成多个操作
、在微程序控制器中,机器指令与微指令的关系是B。
、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行
、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行
、若要表示0-999中的任意一个十进制数,最少需要 C 位二进制数。
、6 B、8 C、10 D、1000
、直接寻址的无条件转移指令功能是将指令中的地址码送入A。
、PC B、地址寄存器 C、累加器 D、指令寄存器
、程序员编程所用的地址叫做 A
、逻辑地址 B、物理地址 C、真实地址 D、伪地址
、若要表示0-999中的任意一个十进制数,最少需要 C 位二进制数。
、6 B、8 C、10 D、1000
、基址寻址方式中,操作数的有效地址是 A 。
、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址
、变址寄存器内容加上形式地址 D、逻辑地址

、在用户编程所用的各种语言中,与计算机本身最为密切的语言是汇编语言。
、系统总线按传输内容的不同分为数据总线、地址总线和控制总线。
、存储器可分为主存和辅存,程序必须存于主存内,CPU才能执行其中的指令。
、主存和Cache的地址映像方法有直接映像、全相联映像、组相联映像。
、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。
、存储器可分为主存和辅存,程序必须存于主存内,CPU才能执行其中的指令。
、在用户编程所用的各种语言中,与计算机本身最为密切的语言是汇编语言。
、在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用、
和CPU交替访问主存
、一个总线传输周期包括 申请分配阶段 、 寻址阶段 、 传输阶段 和 结束阶段 四个阶段。
、存放欲执行指令的寄存器是IR。
、在用户编程所用的各种语言中,与计算机本身最为密切的语言是汇编语言。
、计算机唯一能直接执行的语言是机器语言。
、Cache的命中率是指CPU要访问的信息与在Cache中的比率。
、计算机存储数据的基本单位为比特Bit。
、主存和Cache的地址映像方法有直接映像、全相联映像、组相联映像。
、Cache的命中率是指 CPU要访问的信息与在Cache

中的比率 ,命中率与 Cache的块长和容量 有

、Cache的命中率是指 CPU要访问的信息与在Cache中的比率 。
、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是

、计算机存储数据的基本单位为比特Bit 。
、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。
、设
25x,则[x]补=0.11001,[x21]补=0.011001,[x41]补=0.0011001,[-x]补=1.00111。
、三级存储系统是指Cache、主存、辅存。
、计算机唯一能直接执行的语言是机器语言
、在总线的异步通信方式中,通信的双方可以通过不互锁、半互锁和全互锁三种类型联络。
、操作数的地址在寄存器中的寻址方式是寄存器间接寻址;操作数的地址在主存储器中的寻址方式是存储器间接寻

、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。
、一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。
、Cache的命中率是指CPU要访问的信息与在Cache中的比率。
、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是
DMA方式主程序与信息传送是并行进行的。
、虚拟存储器指的是 主存-辅存层次 ,它可给用户提供一个比实际
主存 空间大得多的 虚拟地址 空间。
、主存和Cache的地址映像方法有直接映像、全相联映像、组相联映像。
、一个总线传输周期包括 申请分配阶段 、 寻址阶段 、 传输阶段 和 结束阶段 四个阶段。
、三级存储系统是指Cache、主存、辅存。
、在用户编程所用的各种语言中,与计算机本身最为密切的语言是 汇编语言 ,计算机唯一能直接执
机器 语言。
、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。
、在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用、
和CPU交替访问主存。
、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是
DMA方式主程序与信息传送是并行进行的。
、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取 36 位,
6 位,地址码占 30 位。
、设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得F4H,算术右移一位得9DH 。
、Cache的命中率是指 CPU要访问的信息与在Cache中的比率 。
、设
25x,则[x]

补=0.11001,[x21]补=0.011001,[x41]补=0.0011001,[-x]补=1.00111。
、Cache的命中率是指CPU要访问的信息与在Cache中的比率。
、设机器数字长8位(含1位符号位),若机器数BCH为原码,则逻辑右移一位得 5EH 、算术右移一位得

、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是
DMA方式主程序与信息传送是并行进行的。
、设机器数字长8位(含1位符号位),若机器数BEH为原码,则逻辑右移一位得 5FH 、算术右移一位得

、Cache的命中率是指CPU要访问的信息与在Cache中的比率,命中率与Cache的块长和容量有关。
、设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得F4H,算术右移一位得9DH。
、操作数的地址在主存储器中的寻址方式是存储器间接寻址。
、采用浮点数表示时,若尾数为规格化形式,则浮点数的表示范围取决于阶码的位数,精度取决于尾数的位数,数
确定浮点数的正负。
、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-28,寄存器内容为 E4H ;对
28,寄存器内容为 1CH 。
、在浮点加减运算中,对阶时需小阶向大阶看齐,即小阶的尾数向右移位,每移一位,阶码加1,直到两数的阶码相

、设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得F4H,算术右移一位得9DH。
、虚拟存储器指的是 主存-辅存层次 ,它可给用户提供一个比实际
主存 空间大得多的 虚拟地址 空间。
、在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用、
和CPU交替访问主存。
、设x=
25,则[x]补= 0.11001 ,[x21]补= 0.011001 ,[x41]补= 0.0011001 ,[-x]补= 1.00111 。
、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是
DMA方式主程序与信息传送是并行进行的。
、计算机操作的最小单位时间是时钟周期
、采用浮点数表示时,若尾数为规格化形式,则浮点数的表示范围取决于阶码的位数,精度取决于尾数的位数,数
确定浮点数的正负。
、微指令格式可分为 垂直 型和 水平 型两类
、对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数地址,其中一个操作数通常隐含在累加器中。
、采用浮点数表示时,若尾数为规格化形式,则浮点数的表示范围取决于阶码的位数,精度取决于尾数的位数,数
确定浮点数的正负。
、已知[x]
=1.1010100,则x=-0.0101100,[x
1]补=1.1101010。
、在微程序控制器中,一条

机器指令对应一个 微程序 ,若某机有35条机器指令,通常可对应 38个微程序 。
、操作数由指令直接给出的寻址方式为直接寻址;操作数的地址在寄存器中的寻址方式是寄存器间接寻址;操作数
存储器间接寻址。
、操作数由指令直接给出的寻址方式为直接寻址。
、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取 36 位,
6 位,地址码占 30 位。
、已知[x]
=1.1010100,则x=-0.0101100,[x
1]补=1.1101010。
、对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数地址,其中一个操作数通常隐含在累加器中。
、微指令格式可分为 垂直 型和 水平 型两类
、对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数地址,其中一个操作数通常隐含在累加器中。
、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取 36 位,
6 位,地址码占 30 位。
、设机器数字长8位(含1位符号位),若机器数BCH为原码,则逻辑右移一位得 5EH 、算术右移一位得

、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-26,寄存器内容为 E6 H;对
26,寄存器内容为 1A H。

、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取36位,其
6位,地址码占30位。
、计算机操作的最小单位时间是时钟周期
、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-28,寄存器内容为 E4H ;对
28,寄存器内容为 1CH 。
、计算机操作的最小单位时间是时钟周期
、在微程序控制器中,一条机器指令对应一个 微程序 ,若某机有35条机器指令,通常可对应 38个微程序 。
、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取36位,其
6位,地址码占30位。
、在微程序控制器中,一条机器指令对应一个 微程序 ,若某机有35条机器指令,通常可对应 38个微程序 。

、已知接收到的汉明码为0111101(按配偶原则配置),试问欲传送的信息是什么?(15分)
=1357=1
=2367=1
=4567=1
P2P1=111,第7位出错,可纠正为0111100,故欲传送的信息为1100
、假设阶码取3位,尾数取6位(均不包括符号位),试用浮点数的加减运算来计算。(15分)
92[]16132[45
[x+y]
=00,101;00.100010
、已知接收到的汉明码为0111101(按配偶原则配置),试问欲传送的信息是什么?(10分)
=1357=1 P2=2367=1 P4=4567=1
P2P1=111,第7位出错,可纠正为0111100,

故欲传送的信息为1100
、设CPU共有16根地址线,8根数据线,并用MREQ作为访存控制信号(低电平有效),用WR作为读/写控制信号
低电平为写)。现有芯片及各种门电路(门电路自定),如图所示。画出CPU与存储器的连接图,要求:
、存储芯片地址空间分配为:0-8191为系统程序区;8192-32767为用
2、指出选用的存储芯片类型及数量。3、详细画出片选逻辑。
20分)
、设浮点数字长16位,其中阶码5位(含1位阶符),尾数11位(含1位数符),写出十进制数-29/1024对应的浮
(15分)
=1,0100;1.1110100000
=1,1100;1.0001100000
=1,1011;1.0001011111
0,1100;1.0001100000
、已知接收到的汉明码为0110101(按配偶原则配置),试问欲传送的信息是什么?(10分)
=1357=1
=2367=1
=4567=0
P2P1=011,第3位出错,可纠正为0100101,故欲传送的信息为0101
、假设阶码取3位,尾数取6位(均不包括符号位),计算下列题目(其中若尾数相乘采用Booth算法,尾数相除采
。(15分)
92[]16152[43
[xy]
=00,111;11.011110
、假设阶码取3位,尾数取6位(均不包括符号位),计算下列题目(其中若尾数相乘采用Booth算法,尾数相除采
。(16分)
62[]1632[42
[xy]
=00,011;11.01110
、假设阶码取3位,尾数取6位(均不包括符号位),计算下列题目(其中若尾数相乘采用Booth算法,尾数相除采
。(15分)
62[]1632[42
[xy]
=00,011;11.01110
、设浮点数字长16位,其中阶码5位(含1位阶符),尾数11位(含1位数符),写出十进制数-29/1024对应的浮
(15分)
=1,0100;1.1110100000
=1,1100;1.0001100000
=1,1011;1.0001011111
0,1100;1.0001100000
、设CPU共有16根地址线,8根数据线,并用MREQ作为访存控制信号(低电平有效),用WR作为读/写控制信
。现有芯片及各种门电路(门电路自定),如图所示。画出CPU与存储器的连接图,要

、存储芯片地址空间分配为:0-8191为系统程序区;8192-32767为用户程序区;最大4K地址空间为系统程序工

、指出选用的存储芯片类型及数量。
、详细画出片选逻辑。(15分)
0-8191为系统程序区,选用1片8K8位ROM芯片8192-32767用户程序区,选用3片8K8
RAM芯片;最大4K地址空间为系统程序工作区,选用2片4K4位RAM芯片,即
、在磁表面存储器中,设写入代码是11010011,试画出不归零制(NRZ),调相制(PM)和调频制(FM)的写电
(15分)
、设浮点数字长16位,其中阶码5位(含1位阶符),尾数11位(含1位数符),写出十进制数-29/1024对应的浮
(15分)
=1,0100;1.1110100000
=1,1100;1.0001100000
=1,1011;1.0001011111
0,1100;1.0001100000
、在磁表面存储器中,设写入代码是11010011,试画出不归零

制(NRZ),调相制(PM)和调频制(FM)的写电
(10分)
、已知接收到的汉明码为0100101(按配偶原则配置),试问欲传送的信息是什么?(15分)
=1357=0
=2367=0
=4567=0
P2P1=000,传送无错,故欲传送的信息为0101
、假设阶码取3位,尾数取6位(均不包括符号位),计算下列各题(其中若尾数相乘采用Booth算法,尾数相除采
。(20分)
、]
92[]16132[45
、]
92[]16152[43
、计算过程略 [x+y]
=00,101;00.100010
、计算过程略 [xy]
=00,111;11.011110
、设浮点数字长16位,其中阶码5位(含1位阶符),尾数11位(含1位数符),写出十进制数-29/512对应的浮
(15分)
=1,0100;1.1110100000
=1,1100;1.0001100000
=1,1011;1.0001011111
0,1100;1.0001100000
、假设阶码取3位,尾数取6位(均不包括符号位),试用浮点数的加减运算来计算。(15分)
92[]16132[45
[x+y]
=00,101;00.100010
、假设阶码取3位,尾数取6位(均不包括符号位),试用浮点数的加减运算来计算。(15分)
92[]16132[45
[x+y]
=00,101;00.100010
、假设阶码取3位,尾数取6位(均不包括符号位),试用浮点数的加减运算来计算。(10分)
92[]16132[45

[x+y]
=00,101;00.100010
、设浮点数字长16位,其中阶码5位(含1位阶符),尾数11位(含1位数符),写出十进制数-17/512对应的浮
(15分)
=1,0100;1.1000100000
=1,1100;1.0111100000
=1,1011;1.0111011111
0,1100;1.0111100000
、假设阶码取3位,尾数取6位(均不包括符号位),计算下列题目(其中若尾数相乘采用Booth算法,尾数相除采
。(15分)
92[]16152[43
[xy]
=00,111;11.011110
、假设阶码取3位,尾数取6位(均不包括符号位),计算下列题目(其中若尾数相乘采用Booth算法,尾数相除采
。(15分)
62[]1632[42
[xy]
=00,011;11.01110
、设浮点数字长16位,其中阶码5位(含1位阶符),尾数11位(含1位数符),写出十进制数-29/512对应的浮
(10分)
=1,0100;1.1110100000 [x]补=1,1100;1.0001100000 [x]反=1,1011;1.0001011111
0,1100;1.0001100000

相关文档
最新文档