数字逻辑与电路复习题及答案

数字逻辑与电路复习题及答案
数字逻辑与电路复习题及答案

《数字逻辑与电路》复习题

第一章数字逻辑基础(数制与编码)

一、选择题

1.以下代码中为无权码的为 CD。

A. 8421BCD码

B. 5421BCD码

C.余三码

D.格雷码

2.以下代码中为恒权码的为 AB 。

码 B. 5421BCD码 C. 余三码 D. 格雷码

3.一位十六进制数可以用 C 位二进制数来表示。

A. 1

B. 2

C. 4

D. 16

4.十进制数25用8421BCD码表示为 B 。

A. 10 101

B. 0010 0101

C. 100101

D. 10101

5.在一个8位的存储单元中,能够存储的最大无符号整数是 CD 。

A.(256)10

B.(127)10

C.(FF)16

D.(255)10

6.与十进制数()

10

等值的数或代码为 ABCD 。

A. (0101 8421BCD

B.16

C.2

D.8

7.与八进制数

8

等值的数为:AB 。

A.2

B.16

C. )16

D. 2

8.常用的BC D码有C D 。

A.奇偶校验码

B.格雷码码 D.余三码

二、判断题(正确打√,错误的打×)

1. 方波的占空比为。(√)

2. 8421码1001比0001大。(×)

3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(√)4.格雷码具有任何相邻码只有一位码元不同的特性。(√)

5.八进制数(17)

8比十进制数(17)

10

小。(√)

6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。(√)

7.十进制数(9)

10比十六进制数(9)

16

小。(×)

8.当8421奇校验码在传送十进制数(8)

10

时,在校验位上出现了1时,表明在传送过程中出现了错误。(√)

三、填空题

1.数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常

用 1和 0来表示。

2.分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电

路。

3.在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十

六进制。

4.常用的BCD码有 8421BCD码、 2421BCD码、 5421BCD码、余三

码等。常用的可靠性代码有格雷码、奇偶校验码。

5.(.1011)

2= ( )

8

= ( )

16

6.

8 =()

2

= ( )

10

= ()

16

= ( 0010 )

8421BCD

7.( )

10=()= (

8

= ( )

16

8.

16=()

2

=( )

8

= (

10

= ( 1001 0101 )

8421BCD

9.(0111 1000)

8421BCD =(1001110 )

2

=(116 )

8

=(78 )

10

=

( 4E )

16

四、思考题

1.在数字系统中为什么要采用二进制

因为数字信号有在时间和幅值上离散的特点,它正好可以用二进制的1和0来表示两种不同的状态。

2.格雷码的特点是什么为什么说它是可靠性代码

格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码。这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码。3.奇偶校验码的特点是什么为什么说它是可靠性代码

奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数,从而发现可能出现的错误。

第一章数字逻辑基础(函数与化简)

一、选择题

1. 以下表达式中符合逻辑运算法则的是 D 。

A.C·C=C2

B. 1+1=10

C.0<1

D.A+1=1

2. 逻辑变量的取值1和0可以表示: ABCD 。

A.开关的闭合、断开

B.电位的高、低

C.真与假

D.电流的有、无

3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合

A. n

B. 2n

C. n 2

D. 2 n

4. 逻辑函数的表示方法中具有唯一性的是 AD 。

A .真值表 B.表达式 C.逻辑图 D.卡诺图

5. F = A B +BD+CDE+A D = AC 。 A.D B A + B. D B A )(+ C.))((D B D A ++ D. ))((D B D A ++

6. 逻辑函数F=)(B A A ⊕⊕ = A 。

A. B

B. A

C. B A ⊕

D. B A ⊕

7.求一个逻辑函数F 的对偶式,可将F 中的 ACD 。

A . “·” 换成 “+”,“+” 换成 “·”

B. 原变量换成反变量,反变量换成原变量

C. 变量不变

D. 常数中“0”换成“1”,“1”换成“0”

E. 常数不变

8.A+BC = C 。

A 、A+

B B 、A+

C C 、(A +B )(A+C )

D 、B +C

9.在何种输入情况下,“与非”运算的结果是逻辑0。 D

A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1

10.在何种输入情况下,“或非”运算的结果是逻辑0。 BCD

A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1

二、判断题(正确打√,错误的打×)

1. 逻辑变量的取值,1比0大。( × )。

2. 异或函数与同或函数在逻辑上互为反函数。( √ )。

3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。( √ )。

4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。( × )

5.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(√ )

6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( × )

7.逻辑函数两次求反则还原,两次作对偶式变换也还原为它本身。( √ )

8.逻辑函数Y=A B +A B+B C+B C 已是最简与或表达式。( × )

9.因为逻辑表达式A B +A B +AB=A+B+AB 成立,所以A B +A B= A+B 成立。( × )

10.对逻辑函数Y=A B +A B+B C+B C 利用代入规则,令A=BC 代入,得Y= BC B +BC B+B C+B C =B C+B C 成立。( × )

三、填空题

1. 逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三

种。常用的导出逻辑运算为与非、或非、与或非、同或、异或。

2. 逻辑函数的常用表示方法有逻辑表达式、真值表、逻辑图。

3. 逻辑代数中与普通代数相似的定律有交换律、分配律、结合律。摩根定律又称为反演定律。

4. 逻辑代数的三个重要规则是代入规则、对偶规则、反演规则。5.逻辑函数F=A+B+C D的反函数。

6.逻辑函数F=A(B+C)·1的对偶函数是。

7.添加项公式AB+A C+BC=AB+A C的对偶式为。

8.逻辑函数F=A B C D+A+B+C+D= 1。

9.逻辑函数F=AB

A+

B

+

+= 0。

A

B

A

B

10.已知函数的对偶式为B A+BC

C+,则它的原函数为。

D

四、思考题

1. 逻辑代数与普通代数有何异同

都有输入\输出变量,都有运算符号,且有形式上相似的某些定理,但逻辑代数的取值只能有0和1两种,而普通代数不限,且运算符号所代表的意义不同。

2.逻辑函数的三种表示方法如何相互转换

通常从真值表容易写出标准最小项表达式,从逻辑图易于逐级推导得逻辑表达式,从与或表达式或最小项表达式易于列出真值表。

3.为什么说逻辑等式都可以用真值表证明

因为真值表具有唯一性。

4.对偶规则有什么用处

可使公式的推导和记忆减少一半,有时可利于将或与表达式化简。

第二章逻辑门电路

一、选择题

1. 三态门输出高阻状态时,ABD是正确的说法。

A.用电压表测量指针不动

B.相当于悬空

C.电压不高不低

D.测量电阻指针不动

2. 以下电路中可以实现“线与”功能的有CD。

A.与非门

B.三态输出门

C.集电极开路门

D.漏极开路门

3.以下电路中常用于总线应用的有A。

门门 C. 漏极开路门与非门

4.逻辑表达式Y=A B可以用C实现。

A.或门

B.非门

C.与门

5.在正逻辑系统中TTL电路的以下输入中ABC相当于输入逻辑“1”。

A.悬空

B.经Ω电阻接电源

C.经Ω电阻接地

D.经510Ω电阻接地6.对于TTL与非门闲置输入端的处理,可以ABD。

A.接电源

B.通过电阻3kΩ接电源

C.接地

D.与有用输入端并联7.要使TTL与非门工作在转折区,可使输入端对地外接电阻R

I

C。

A.>R

O N B.<R

O F F

<R

I

<R

O N

D.>R

O F F

二、判断题(正确打√,错误的打×)

1.TTL与非门的多余输入端可以接高电平V

CC

。(√)

2.当TTL与非门的输入端悬空时相当于输入为逻辑1。(√)

3.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(√)4.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。(√)5.CMOS或非门与TTL或非门的逻辑功能完全相同。(√)

6.三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)7.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。(√)

8.一般TTL门电路的输出端可以直接相连,实现线与。(×)

9.CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。(√)10.TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。(√)

三、填空题

1. 集电极开路门的英文缩写为OC门,工作时必须外加电源和负载。2.OC门称为集电极开路门门,多个OC门输出端并联到一起可实现线与功能。

3.TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

第三章组合逻辑电路

一、选择题

1.下列表达式中不存在竞争冒险的有CD。

=B+AB =A B+B C=A B C+A B =(A+B)A D

2. 若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。

3. 一个16选1的数据选择器,其地址输入(选择控制输入)端有 C 个。

4. 下列各函数等式中无冒险现象的函数式有 D 。

A.B A AC C B F ++=

B.B A F =

C.B A B A BC C A F +++=

D.C A B A BC B A AC C B F +++++=

E.B A B A AC C B F +++=

5. 函数C B AB C A F ++=,当变量的取值为 ACD 时,将出现冒险现象。 =C =1 =C =0 =1,C=0 =0,B=0

6. 四选一数据选择器的数据输出Y 与数据输入Xi 和地址码Ai 之间的逻辑表达式为Y=

A 。 A.3+++X A A X A A X A A X A A 01201101001 B.001X A A C.101X A A D.3X A A 01

7. 一个8选一数据选择器的数据输入端有 E 个。

8. 在下列逻辑电路中,不是组合逻辑电路的有 D 。

A.译码器

B.编码器

C.全加器

D.寄存器

9. 八路数据分配器,其地址输入端有 C 个。

10.组合逻辑电路消除竞争冒险的方法有 AB 。

修改逻辑设计 B.在输出端接入滤波电容

C.后级加缓冲电路

D.屏蔽输入信号的尖峰干扰

二、判断题(正确打√,错误的打×)

1. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( × )

2. 编码与译码是互逆的过程。( √ )

3. 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。( √ )

4. 半导体数码(LED)显示器的工作电流大,每笔划约10mA 左右,因此,需要考虑电流驱动能力问题。( √ )

5. 共阴接法LED 数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( √ )

6. 数据选择器和数据分配器的功能正好相反,互为逆过程。( √ )

7. 用数据选择器可实现时序逻辑电路。( × )

8. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。(×)

三、填空题

1.LED数码显示器的内部接法有两种形式:共阴接法和共阳接法。

2.对于共阳接法的LED数码显示器,应采用低电平电平驱动的七段显示译码器。

3.消除竟争冒险的方法有修改逻辑设计、接入滤波电容、加选

通脉冲等。

第四章时序逻辑电路(触发器)

一、选择题

1.N个触发器可以构成能寄存 B 位二进制数码的寄存器。

+1

2.一个触发器可记录一位二进制代码,它有 C 个稳态。

3.存储8位二进制信息要 D 个触发器。

4.对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T= BD。

D.Q

5.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=A D。

D.Q

6.对于D触发器,欲使Qn+1=Qn,应使输入D= C 。

D.Q

7.对于JK触发器,若J=K,则可完成 C 触发器的逻辑功能。

ˊ

8.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端 ABDE 。

=K=0=Q,K=Q=Q,K=Q=Q,K=0=0,K=Q

9.欲使JK触发器按Qn+1=Q n工作,可使JK触发器的输入端 ACDE 。

=K=1=Q,K=Q=Q,K=Q=Q,K=1=1,K=Q

10.欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端 BCD 。

=K=1=Q,K=Q=Q,K=1=0,K=1=K=1

11.欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端 BCE 。

=K=1=1,K=0=K=Q=K=0=Q,K=0

12.欲使D触发器按Qn+1=Q n工作,应使输入D= D 。

D.Q

13.下列触发器中,没有约束条件的是 D 。

A.基本R S触发器

B.主从R S触发器

C.同步R S触发器

D.边沿D触发器

14.描述触发器的逻辑功能的方法有 ABCD 。

A.状态转换真值表

B.特性方程

C.状态转换图

D.状态转换卡诺图

15.为实现将JK触发器转换为D触发器,应使 A 。

=D,K=D B.K=D,J=D=K=D=K=D

二、判断题(正确打√,错误的打×)

1.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(×)

2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。(√)

3.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。(√)

4.若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用

T触发器,且令T=A。(×)

5.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定(×)。

6.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。(×)

三、填空题

1.触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。

2.一个基本RS触发器在正常工作时,它的约束条件是+S=1,则它不允许输入S= 0 且R= 0 的信号。

3.触发器有两个互补的输出端Q、Q,定义触发器的1状态为 Q=1、Q=0 ,0状态为 Q=0、Q=1 ,可见触发器的状态指的是 Q 端的状态。

4.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是 RS=0 。

第四章时序逻辑电路(分析与设计)

一、选择题

1.同步计数器和异步计数器比较,同步计数器的显著优点是 A 。

A.工作速度高

B.触发器利用率高

C.电路简单

D.不受时钟CP控制。

2.把一个五进制计数器与一个四进制计数器串联可得到 D进制计数器。

3.下列逻辑电路中为时序逻辑电路的是C。

A.译码器

B.加法器

C.数码寄存器

D.数据选择器

4. N个触发器可以构成最大计数长度(进制数)为D的计数器。

5. N个触发器可以构成能寄存B位二进制数码的寄存器。

+1

6.五个D 触发器构成环形计数器,其计数长度为 A 。

7.同步时序电路和异步时序电路比较,其差异在于后者 B 。

A.没有触发器

B.没有统一的时钟脉冲控制

C.没有稳定状态

D.输出只与内部状态有关

8.一位8421BCD 码计数器至少需要 B 个触发器。

9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 B 级触发器。

10.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。

11.用二进制异步计数器从0做加法,计到十进制数178,则最少需要 D 个触发器。

12.某移位寄存器的时钟脉冲频率为100KH Z ,欲将存放在该寄存器中的数左移8位,

完成该操作需要 B 时间。

μS μS μS

13.若用JK 触发器来实现特性方程为AB Q A Q n 1n +=+,则JK 端的方程为 AB 。 =AB ,K=B A + =AB ,K=B A =B A +,K=AB =B A ,K=AB

14.若要设计一个脉冲序列为10的序列脉冲发生器,应选用 C 个触发器。

二、判断题(正确打√,错误的打×)

1.同步时序电路由组合电路和存储器两部分组成。( √ )

2.组合电路不含有记忆功能的器件。( √ )

3.时序电路不含有记忆功能的器件。( × )

4.同步时序电路具有统一的时钟CP 控制。( √ )

5.异步时序电路的各级触发器类型不同。( × )

6.环形计数器在每个时钟脉冲CP 作用时,仅有一位触发器发生状态更新。( × )

7.环形计数器如果不作自启动修改,则总有孤立状态存在。( √ )

8.计数器的模是指构成计数器的触发器的个数。(×)

9.计数器的模是指对输入的计数脉冲的个数。(×)

10.D触发器的特征方程Q n+1=D,而与Q n无关,所以,D触发器不是时序电路。(×)

11.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。(√)

12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。(×)13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。(×)

只是短暂的14.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态S

N

过渡状态,不能稳定而是立刻变为0状态。(√)

三、填空题

1.寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

2.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。

3.由四位移位寄存器构成的顺序脉冲发生器可产生4个顺序脉冲。

4.时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

第五章半导体存储器

一、选择题

1.一个容量为1K×8的存储器有BD个存储单元。

A. 8

B. 8K

C. 8000

D. 8192

2.要构成容量为4K×8的RAM,需要D片容量为256×4的RAM。

A. 2

B. 4

C. 8

D. 32

3.寻址容量为16K×8的RAM需要C根地址线。

A. 4

B. 8

C. 14

D. 16

E. 16K

4.若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线+位线)共有C条。

A. 8

B. 16

C. 32

D. 256

5.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为C。

A. 8×3

B. 8K×8

C. 256×8

D. 256×256

6. 采用对称双地址结构寻址的1024×1的存储矩阵有 C 。

A. 10行10列

B. 5行5列

C. 32行32列

D. 1024行1024列

7.随机存取存储器具有A功能。

A.读/写

B.无读/写

C.只读

D.只写

8.欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为D。

A. 1

B. 2

C. 3

D. 8

9.欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为B。

10.只读存储器ROM在运行时具有A功能。

A. 读/无写

B. 无读/写

C. 读/写

D. 无读/无写

11.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容D。

A.全部改变

B.全部为0

C.不可预料

D.保持不变

12.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容C。

A.全部改变

B.全部为1

C.不确定

D.保持不变

13.一个容量为512×1的静态RAM具有A。

A.地址线9根,数据线1根

B.地址线1根,数据线9根

C.地址线512根,数据线9根

D.地址线9根,数据线512根

14.用若干RAM实现位扩展时,其方法是将ACD相应地并联在一起。

A.地址线

B.数据线

C.片选信号线

D.读/写线

15.PROM的与阵列(地址译码器)是 B 。

A.全译码可编程阵列

B. 全译码不可编程阵列

C.非全译码可编程阵列

D.非全译码不可编程阵列

二、判断题(正确打√,错误的打×)

1.实际中,常以字数和位数的乘积表示存储容量。(√)

2.RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息。(√)

3.动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失。(√)

4.用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展。(×)

5.所有的半导体存储器在运行时都具有读和写的功能。(×)

6.ROM和RAM中存入的信息在电源断掉后都不会丢失。(×)

7. RAM 中的信息,当电源断掉后又接通,则原存的信息不会改变。( × )

8. 存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。

( √ )

9. PROM 的或阵列(存储矩阵)是可编程阵列。(√ )

10. ROM 的每个与项(地址译码器的输出)都一定是最小项。( √ )

第七章 AD-DA 习题

一、选择题

1.一个无符号8位数字量输入的DAC ,其分辨率为 D 位。

2.一个无符号10位数字输入的DA C ,其输出电平的级数为 CD 。

3.一个无符号4位权电阻DA C ,最低位处的电阻为40K Ω,则最高位处电阻为 B 。

Ω Ω Ω Ω

4. 4位倒T 型电阻网络DA C 的电阻网络的电阻取值有 B 种。

5.为使采样输出信号不失真地代表输入模拟信号,采样频率

f s 和输入模拟信号的最高频率

f ax Im 的关系是 C 。 A. f s ≥f ax Im B. f s ≤f ax Im C. f s ≥2f ax Im D. f s ≤2f ax

Im 6.将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量

的过程称为 A 。

A.采样

B.量化

C.保持

D.编码

7.用二进制码表示指定离散电平的过程称为 D 。

A.采样

B.量化

C.保持

D.编码

8.将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过

程称为 B 。

A.采样

B.量化

C.保持

D.编码

9.若某AD C 取量化单位△=81

REF V ,并规定对于输入电压I u ,在0≤I u <

81

REF V 时,认为输入的模拟电压为0V ,输出的二进制数为000,则85REF V ≤

I u <8

6REF V 时,输出的二进制数为 B 。

10.以下四种转换器,A是A/D转换器且转换速度最高。

A.并联比较型

B.逐次逼近型

C.双积分型

D.施密特触发器

二、判断题(正确打√,错误的打×)

1.权电阻网络D/A转换器的电路简单且便于集成工艺制造,因此被广泛使用。(×)2.D/A转换器的最大输出电压的绝对值可达到基准电压VREF。(×)

3.D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。(√)

4.D/A转换器的位数越多,转换精度越高。(√)

5.A/D转换器的二进制数的位数越多,量化单位△越小。(√)

6.A/D转换过程中,必然会出现量化误差。(√)

7.A/D转换器的二进制数的位数越多,量化级分得越多,量化误差就可以减小到0。(×)

8.一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。(√)

9.双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。(√)10.采样定理的规定,是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。(√)

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 得分 评卷人 装 订 线 内 请 勿 答 题

6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 D C B A F+ + + =B.D C B A F+ + + = D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为 _____D_____。 A.500KHz B.200KHz C.100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 装

电路基础试题库及答案

《电路分析基础》练习题及答案一.填空题(每空分) 1)电压和电流的参考方向一致,称为关联参考方向。 2)电压和电流的参考方向相反,称为非关联参考方向。 3)电压和电流的负值,表明参考方向与实际方向不一致。 4)若P>0(正值),说明该元件消耗(或吸收)功率,该元件为负载。 5)若P<0(负值),说明该元件产生(或发出)功率,该元件为电源。 6)任一电路中,产生的功率和消耗的功率应该相等,称为功率平衡定律。 7)基尔霍夫电流定律(KCL)说明在集总参数电路中,在任一时刻,流出(或流出)任一 节点或封闭面的各支路电流的代数和为零。 8)基尔霍夫电压定律(KVL)说明在集总参数电路中,在任一时刻,沿任一回路巡行一 周,各元件的电压代数和为零。 u(t),与流过它的电流i无关的二端元件称为电压源。 9)端电压恒为 S ,与其端电压u无关的二端元件称为电流源。 10)输出电流恒为6VΩΩscΩ Ω 11)几个电压源串联的等效电压等于所有电压源的电压代数和。 12)几个电流源并联的等效电流等于所有电流源的电流代数和。 13)某元件与理想电压源并联,其等效关系为该理想电压源。 14)某元件与理想电流源串联,其等效关系为该理想电流源。 15)两个电路的等效是指对外部而言,即保证端口的伏安特性(VCR)关系相同。 16)有n个节点,b条支路的电路图,必有n-1 条树枝和b-n+1条连枝。 17)有n个节点,b条支路的电路图,其独立的KCL方程为n-1个,独立的KVL方程数 为b-n+1。 18)平面图的回路内再无任何支路的闭合回路称为网孔。 19)在网孔分析法中,若在非公共支路有已知电流源,可作为已知网孔电流。 20)在节点分析法中,若已知电压源接地,可作为已知节点电压。 21)叠加定理只适用线性电路的分析。

数字逻辑试卷及答案

计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷 学号 班级 姓名 成绩 一、填空(每空1分,共14分) 1、(21.5)10=( )2=( )8=( )16 2、若0.1101x =-,则[]x 补=( ) 3、十进制数809对应的8421BCD 码是( ) 4、若采用奇校验,当信息位为10011时,校验位应是( ) 5、数字逻辑电路分为( )和( )两大类 6、电平异步时序逻辑电路的描述工具有( )、( )、( ) 7、函数()()F A B C D =+?+的反函数是( ) 8、与非门扇出系数N O 的含义是( ) 9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( ) 二、选择题(每空2分,共16分) 从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内 1、数字系统采用( )可以将减法运算转化为加法运算 A .原码 B .余3码 C .Gray 码 D .补码 2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .11 3、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态 A .2 B .4 C .5 D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( ) A .两个稳态 B .两个暂稳态

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

《数字逻辑》考试答案

中国石油大学(北京)远程教育学院 《数字逻辑》期末复习题 一、单项选择题 1. TTL 门电路输入端悬空时,应视为( A ) A. 高电平 B. 低电平 C. 不定 D. 高阻 2. 最小项D C B A 的逻辑相邻项是( D ) A .ABCD B .D B C A C .C D AB D .BCD A 3. 全加器中向高位的进位1+i C 为( D ) A. i i i C B A ⊕⊕ B.i i i i i C B A B A )(⊕+ C.i i i C B A ++ D.i i i B C A )(⊕ 4. 一片十六选一数据选择器,它应有( A )位地址输入变量 A. 4 B. 5 C. 10 D. 16 5. 欲对78个信息以二进制代码表示,则最少需要( B )位二进制码 A. 4 B. 7 C. 78 D. 10 6. 十进制数25用8421BCD 码表示为(B ) A.10 101 B.0010 0101 C.100101 D.10101 7. 常用的BCD 码有(C ) A:奇偶校验码 B:格雷码 C:8421码 D:ASCII 码 8. 已知Y A AB AB =++,下列结果中正确的是(C ) A:Y=A B:Y=B C:Y=A+B D: Y A B =+ 9. 下列说法不正确的是( D ) A:同一个逻辑函数的不同描述方法之间可相互转换 B:任何一个逻辑函数都可以化成最小项之和的标准形式 C:具有逻辑相邻性的两个最小项都可以合并为一项 D:任一逻辑函数的最简与或式形式是唯一的 10. 逻辑函数的真值表如下表所示,其最简与或式是(C )

A: ABC ABC ABC ++ B: ABC ABC ABC ++ C: BC AB + D: BC AC + 11.以下不是逻辑代数重要规则的是( D ) 。 A. 代入规则 B. 反演规则 C. 对偶规则 D. 加法规则 12.已知函数E)D (C B A F +?+=的反函数应该是( A ) 。 A. [])E (D C B A F +?+?= B. [])E D (C B A F +?+?= C. [])E (D C B A F +?+?= D. [] )E D (C B A F +?+?= 13.组合逻辑电路一般由( A )组合而成。 A 、门电路 B 、触发器 C 、计数器 D 、寄存器 14.求一个逻辑函数F 的对偶式,可将F 中的( A )。 A 、“·”换成“+”,“+”换成“·”,常数中的“0”“1”互换 B 、原变量换成反变量,反变量换成原变量 C 、变量不变 D 、常数中的“0”换成“1”,“1”换成“0” 15.逻辑函数()()()()=++++=E A D A C A B A F ( A ) 。 A. AB+AC+AD+AE B. A+BCED C. (A+BC)(A+DE) D. A+B+C+D+E 16.下列逻辑电路中,不是组合逻辑电路的有( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器 17.逻辑表达式A+BC=( C )

电路分析基础试题库汇编标准答案

电路分析基础试题库汇编及答案 一.填空题(每空1分) 1-1.所谓电路,是由电的器件相互连接而构成的电流的通路。 1-2.实现电能输送和变换的电路称为电工电路;实现信息的传输和处理的电路称为电子电路。 1-3. 信号是消息或信息的表现形式,通常是时间的函数。 2-1.通常,把单位时间内通过导体横截面的电荷量定义为电流。 2-2.习惯上把正电荷运动方向规定为电流的方向。 2-3.单位正电荷从a点移动到b点能量的得失量定义为这两点间的电压。 2-4.电压和电流的参考方向一致,称为关联参考方向。 2-5.电压和电流的参考方向相反,称为非关联参考方向。 2-6.电压和电流的负值,表明参考方向与实际方向一致。 2-7.若P>0(正值),说明该元件消耗(或吸收)功率,该元件为负载。 2-8.若P<0(负值),说明该元件产生(或发出)功率,该元件为电源。 2-9.任一电路中,产生的功率和消耗的功率应该相等,称为功率平衡定律。 2-10.基尔霍夫电流定律(KCL)说明在集总参数电路中,在任一时刻,流出(或流出)任一节点或封闭面的各支路电流的代数和为零。 2-11.基尔霍夫电压定律(KVL)说明在集总参数电路中,在任一时刻,沿任一回路巡行一周,各元件的电压代数和为零。 2-12.用u—i平面的曲线表示其特性的二端元件称为电阻元件。 2-13.用u—q平面的曲线表示其特性的二端元件称为电容元件。 2-14.用i— 平面的曲线表示其特性的二端元件称为电感元件。 u(t),与流过它的电流i无关的二端元件称为电压源。 2-15.端电压恒为 S i(t),与其端电压u无关的二端元件称为电流源。 2-16.输出电流恒为 S 2-17.几个电压源串联的等效电压等于所有电压源的电压代数和。 2-18.几个同极性的电压源并联,其等效电压等于其中之一。

数字逻辑考题及答案解析

数字逻辑试题1答案 一、填空:(每空1分,共20分) 1、(20.57)8 =( 10.BC )16 2、(63.25) 10= ( 111111.01 )2 3、(FF )16= ( 255 )10 4、[X]原=1.1101,真值X= -0.1101,[X]补 = 1.0011。 5、[X]反=0.1111,[X]补= 0.1111。 6、-9/16的补码为1.0111,反码为1.0110 。 7、已知葛莱码1000,其二进制码为1111, 已知十进制数为92,余三码为1100 0101 8、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态 。 9、逻辑代数的基本运算有三种,它们是_与_ 、_或__、_非_ 。 10、1⊕⊕=B A F ,其最小项之和形式为_ 。AB B A F += 11、RS 触发器的状态方程为_n n Q R S Q +=+1_,约束条件为0=SR 。 12、已知B A F ⊕=1、B A B A F +=2,则两式之间的逻辑关系相等。 13、将触发器的CP 时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路 。 二、简答题(20分) 1、列出设计同步时序逻辑电路的步骤。(5分) 答:(1)、由实际问题列状态图 (2)、状态化简、编码 (3)、状态转换真值表、驱动表求驱动方程、输出方程 (4)、画逻辑图 (5)、检查自起动 2、化简)(B A B A ABC B A F +++=(5分) 答:0=F 3、分析以下电路,其中RCO 为进位输出。(5分) 答:7进制计数器。

4、下图为PLD 电路,在正确的位置添 * , 设计出B A F ⊕=函数。(5分) 5分 注:答案之一。 三、分析题(30分) 1、分析以下电路,说明电路功能。(10分) 解: ∑∑==) 7,4,2,1()7,6,5,3(m Y m X 2分 A B Ci X Y 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 8分

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字逻辑电路期末考试卷及答案

- - 优质资料 期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷考试时间:110 分钟 XXXX 学院 ______________系级班 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F =B . C AB F += C .C A AB F += D .C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D .BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 得分 评卷人 装 订 线 内 请 勿 答 题

- 优 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++=功能相等的表达式为___C_____。 A .D C B A F +++=D C B A F +++= .D C B A F ++= 7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。 A . 500KHz B .200KHz

数字逻辑电路试卷(附答案)

1.逻辑函数的两种标准形式分别为。 2.将2004个“1”异或起来得到的结果是(0)。 3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。 4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。 5.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。 6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。 7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD; 8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50); 9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6) 10. 根据对偶规则和反演规则,直接写出的对偶式和反函数, Fd =(),=(); 11. 12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111); 13.T' 触发器的次态方程是(Qn+1 = ~Qn); 14.D触发器的次态方程是(); 15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F= ()的情形,则存在1型险象;

数字电路复习题及答案

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。 2、数字电路的基本单元电路是门电路和触发器。 3、数字电路的分析工具是逻辑代数(布尔代数)。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有与、或、非。 7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的或门。 9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。 其中形式惟一的是真值表。 10、对于变量的一组取值,全体最小项之和为

1。 11、对于任意一个最小项,只有一组变量的取值 使其值为1,而在变量取其他各组值时 这个最小项的取值都是0。 12、对于变量的任一组取值,任意两个最小项之 积为0。 13、与最小项ABC相邻的最小项有C A。 AB、C B A、BC 14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。 15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T’。 16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、 状态方程)、状态图、状态表、时序图。 18、(251)10 =(11111011)2 =(FB)16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试 A 卷参考答案 、判断题:下面描述正确的打’/,错误的打‘X’(每小题1分,共10 分) 1、为了表示104个信息,需7位二进制编码[V ] 2、BCD码能表示0至15之间的任意整数[X ] 3、余3码是有权码[X ] 4、2421码是无权码[X ] 5、二值数字逻辑中变量只能取值 6、计算机主机与鼠标是并行通信 7、计算机主机与键盘是串行通信8、占空比等于脉冲宽度除于周期0和1,且表示数的大小[X ] [X ] [V ] [V ] 9、上升时间和下降时间越长,器件速度越慢[V ] 10、卡诺图可用来化简任意个变量的逻辑表达式[X ] 、写出图中电路的逻辑函数表达式。(每小题5分,共10分) 1、F=A B 2、F= AB CD 2分,共20分)

1、在图示电路中.能实现逻辑功能F = ATH 的电路是 A ° TTL 电路 (A) F = ABCD (B) F = AH ? CD - (C) F= A + B + C + D (D) F = A + B ? C + D (E) F= A BCD 4 . 己知F 二ABC + CD ■可以肯定使F = 0的情况是 _° (A) A=0, BC= 1; (B) B= 1 , C= 1 } (C) AB= 1, CD=Q. (D) BC= 1 , D= 1 5、逻辑函数A B+BCD+A C+ B C 可化简为A,B,C,D 。 (A) AB + AC + BC (B) AB + C (A4-B) (C) AB + CAB A — O ? =1 1 Q A |— I 1 F ?- & 1 Q A B L I l — (B) 悬0 ---- 空 。— A — & Bo — Co- & B A 3 ?满足如图所示电路的输岀函数F 的表达式为丄3 B 1 o — V OF

《电工电子技术基础》试题库(附有答案)70067

、填空题 1 已知图中U i = 2V, U2= -8V,贝y U B=_-10_ 2. 电路的三种工作状态是通路、断路、短路 3. 有三个6Q的电阻,若把它们串联,等效电阻是18 Q;若把它们并联,等效电阻2Q;若两个并联后再与第三个串联,等效电阻是_9—Q。 4. 用电流表测量电流时,应把电流表串联在被测电路中;用电压表 测量电压时,应把电压表与被测电路并联。 5. 电路中任意一个闭合路径称为回路;三条或三条以上支路的交点称为节点。 6. 电路如图所示,设U=12V I=2A、R=6Q,贝S U B= -24 V 7. 直流电路如图所示,R所消耗的功率为2W则R的阻值应为2—Q &电路中电位的参考点发生变化后,其他各点的电位均发生变化 9. 在直流电路中,电感可以看作_短路—,电容可以看作_断路— 9.我国工业交流电采用的标准频率是50 Hz 10. 三相对称负载作三角形联接时,线电流I I与相电流I P间的关系是: I P= . 3 I L。

11. 电阻元件是耗能元件,电容元件是储能元件 12. 已知一正弦电压u=311sin(628t-60 o )V,则其最大值为311 V , 频率为100 Hz,初相位为-60 o 。 13. 在纯电阻交流电路中,已知电路端电压u=311sin(314t-60 o )V,电阻 R=10Q,则电流I=22A,电压与电流的相位差? = 0 o ,电阻消耗的功率P= 4840 W。 24 .表征正弦交流电振荡幅度的量是它的 _最大值表征正弦交流电随时间变 化快慢程度的量是_角频率3_;表征正弦交流电起始位置时的量称为它的—初相_。 25 .在RLC串联电路中,已知电流为5A,电阻为30 Q,感抗为40Q, 容抗为80Q,那么电路的阻抗为_50Q_,该电路为_容_性电路。电路中吸收的有功功率为_750W,吸收的无功功率为_1000var_。 26 .对称三相负载作丫接,接在380V的三相四线制电源上。此时负载 端的相电压等于1倍的线电压;相电流等于1倍的线电流;中线电流等于 寸3 0_。 27. 铁磁材料分为—软磁—材料、—硬磁_材料和—矩磁—材料三种。 28. 变压器除了可以改变_交变电压、—交变电流_之外还可以用来变换阻 抗。 29. 接触器的电磁机构由—吸引线圈_、_静铁心_和_动铁心_三部分组成。 30 .变压器运行中,绕组中电流的热效应所引起的损耗称为 _铜_损耗;交 变磁场在铁心中所引起的_磁滞—损耗和—涡流—损耗合称为_铁_损耗。 31、Y—△形降压启动是指电动机启动时,把定子绕组接成_Y形—,以降低启动电压,限制启动电流,待电动机启动后,再把定子绕组改接成_△形,使

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

电路基础试题及答案

丨习题一】 I i -、判断题 ’ 1 .负载在额定功率下的工作状态叫满载。 (V ) 2 .电流方向不随时间而变化的电流叫稳恒电流。 3 .如果把一个6V 的电源正极接地,则其负极为 4 ?电路中某点的电位值与参考点选择的无关。 (X ) -6V o ( V (X ) 5 ?电路中某两点间电压的正负,就是指这两点电位的相对高低。 6 ?导体的长度增大一倍,则其电阻也增大一倍。 (V ) 7 .电源电动势的大小由电源本身性质决定,与外电路无关。 8 ?公式I U /R 可以写成R U /I ,因此可以说导体的电阻与它两端的电压成正比,与通过 它的电流成反比。(X ) 在电源电压一定的情况下,负载大就是指大负载。 ?电源电动势等于内外电压之和。 (V ) (V ) 9 . 10 11 12 13 14 ( 15 ?当电源的内电阻为零时, 电源电动势的大小就等于电源端电压。 (V ) .短路状态下,短路电流很大,电源的端电压也很大。 ( .开路状态下,电路的电流为零,电源的端电压也为零。 .电池存放久了,用万用表测量电压为,但接上灯泡却不发光,这主要是电源电动势变小了。 X ) .全电路电路中,若负载电阻变大,端电压将下降。 (X ) 1般来说,负载电阻减小,则电路输出的功率增加,电源的负担加重。 通过电阻上的电流增大到原来的 2倍时,它所消耗的功率也增大到原来的 110 V/50 W 16 . 17 . 18 .把“ 19 ?在电源电压一定的情况下,负载电阻越大,在电路中获得的功率也越大。 20 .把“ 25W/220V ”的灯泡接在1000W/220V 的发电机上,灯泡会被烧毁。 ”的灯泡接在 220 V 电压上时,功率还是 50 W O ( X ( (V ) 2 倍。(X ) ) X ) (X ) 二、选择题 1 . 1A 的电流在5min 时间内通过某金属导体横截面的电荷量为( A. 1C B.5C C.60C D. 300C D ) 。 2 ?当参考点改变变时,下列电量也相应变化的是( A.电压 C.电动势 B.电位 D.以上三者皆是 B )o 3 ?在电源内部, A.从电源正极指向负极 C.没有方向 电动势方向是( B )o B.从电源负极指向正极 D.无法确定 4 .如题图1 — 1所示,a , b 两点间的电压为( A )o D. 5V 3\ 2V a b 题图1 — 1

数字逻辑试卷及答案

数字逻辑试卷及答案 TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】

《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) =+的两种标准形式分别为()、 1.逻辑函数Y A B C ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量为5v。若只有最低位为高电平,则输出电压为 ()v;当输入为,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数 P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1: 地址输入数据输出 A3 A2 A1 A0 D3 D2 D1 D0 0 0 0 0 0 0 0 1 1 1 1 1 0 0 0 0

数字电路试题及答案后面附带1doc

数字电路模拟题(答案附后) 注:此为上次考试模拟卷和答案,与本次模拟卷题目相同,但顺序不同,以此卷做参考。 一、 1、数制转换(其中B表示二进制,D表示十进制,H表示十六进制) (1)(10110)B=( )D (2)(0.1011)B=( )D (3)(3B)H=( )D (4) (0.35) H=()D (5) (0.34)D=()H=( )B (6) (1011.101) B=( )D (7) (3F) H =( )D (8) (0.8125) D=( )B (9) (173) D=( )H (10) (0101.0110)B=( )D (11) (8FA.C6)=( )B (12) (0.35 )H = ( )D (13) (73)D =( )H 2、利用逻辑代数的基本公式和常用公式化减下列各式 3、指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线? 4、设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少? 二、如图所示为由NMOS管构成的逻辑电路。试写出其逻辑表达式并说明它是什么逻辑电路? 三、双互补对与反相器引出端如图所示,试连接成3输入端或非门。

四、试分析如图所示逻辑电路的功能,写出逻辑表达式和真值表。 1、 2、 3、 五、1、试用三个3输入端与门,一个或门和非门实现语句“A>B”,A和B均为两位二进制数。 2、试用三个3输入端与门,一个或门和数个非门实现语句“A>B”,A和B均为两位二进制数。 3、分别写出同步RS、T触发器的特性表和特性方程。 4、用2输入与非门和反相器设计一个三位的奇偶校验器,即当3位数中有奇数个1时输出为1,否则输出为0。 六、电路如图所示,写出驱动方程、状态方程、列出状态表、画出状态图,并确定逻辑功能。 1、

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 一、选择题(每小题2分,共20分) 1.八进制(273)8中,它的第三位数2 的位权为___B___。 A.(128)10B.(64)10C.(256)10 D.(8)10 2. 已知逻辑表达式C B C A AB F+ + =,与它功能相等的函数表达式 _____B____。 A.AB F=B.C AB F+ = C.C A AB F+ =D.C B AB F+ = 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A.原码B.ASCII码C.补码D.BCD码4.对于如图所示波形,其反映的逻辑关系是___B_____。 A.与关系B.异或关系C.同或关系D.无法判断 5.连续异或1985个1的结果是____B_____。 A.0B.1 C.不确定D.逻辑概念错误 6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 A.D C B A F+ + + =B.D C B A F+ + + = C.D C B A F=D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 B A F & ? F B A &

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。 A. 0100100 B.1100011 C. 1011011 D.0011011 二、填空题(每小题2分,共20分) 11.TTL电路的电源是__5__V,高电平1对应的电压范围是__2.4-5____V。 12.N 个输入端的二进制译码器,共有___N2____个输出端。对于每一组输入代码,有____1____个输出端是有效电平。 13.给36个字符编码,至少需要____6______位二进制数。 14.存储12位二进制信息需要___12____个触发器。

电路分析基础试题库汇编及答案

《电路》试题六及参考答案 问题1、叠加定理、置换定理结合应用的典型例。 在图示电路中,若要求输出电压)(t u o 不受电压源2s u 的影响,问受控源的控制系数α应为何值? 解:据叠加定理作出)(2t u s 单独作用时的分解电路图 (注意要将受控源保留),解出)(t u o '并令)(t u o '=0即解得满足不受)(2t u s 影响的α的值。这样的思路求解虽然概念正确,方法也无问题,但因α,L R 是字符表示均未 给出具体数值,中间过程不便合并只能代数式表示,又加之电路中含有受控源, 致使这种思路的求解过程非常繁琐。 根据基本概念再做进一步分析可找到比较简单的方法。因求出的α值应使 0)(='t u o ,那么根据欧姆定律知L R 上的电流为0,应用置换定理将之断开,如解1图所示。(这是能简化运算的关键步骤!) 电流 22 1.06 26//3s s u u i =++=' 电压 21 2.02s u i u -='-=' 由KVL 得 2 22221)2.04.0(1.062.06s s s s s o u u u u i u u u ααα-=?-+-='-+'=' 令上式系数等于零解得 2=α 点评:倘若该题不是首先想到应用叠加定理作分解图,再用置换定理并考虑欧姆定律将L R 作断开置换处理,而是选用网孔法或节点法或等效电源定理求解出 o u 表达式,这时再令表达式中与2s u 有关的分量部分等于零解得α的值,其解算 过程更是麻烦。灵活运用基本概念对问题做透彻分析,寻求解决该问题最简便的方法,这是“能力”训练的重要环节。 1 s u Ω 3Ω 6Ω21u 1 u αo u 2 s u Ω 6s i L R 图1Ω3Ω 6Ω 22 s u Ω 61 u '1u 'α解1图 i ' o u '

相关文档
最新文档