cadence布线常见问题

cadence布线常见问题
cadence布线常见问题

1.怎样建立自己的元件库?

建立了一个新的project后,画原理图的第一步就是先建立自己所需要的库,所采用的工具就是part developer.首先在建立一个存放元件库的目录(如mylib),然后用写字板打开cds.lib,定义:Define mylib d:boardmylib(目录所在路径).这样就建立了自己的库。在Concept_HDL的component->add,点击search stack,可以加入该库。

2.保存时Save view和Save all view以及选择Change directory和不选择的区别?

建立好一个元件库时,首先要先保存,保存尽量选择save view。在concept-HDL中,我们用鼠标左键直接点击器件后,便可以对器件的外形尺寸进行修改,这时如果你再进入part developer做一些修改后,如果选择save all view会回到原来的外形尺寸,而选save view 会保留改动后的外形。

3.如何建part库,怎么改变symbol中pin脚的位置?

在project manager中tools/part developer可建立,选择库并定义part name,在symbol 中add symbol,package中add package/addpin,依次输入pin:

package中:

a,Name:pin’s logical name不能重复

b,pin:pin的标号,原理图中backannotate后相应的标号

c,pin type:pin脚的类型(input,output等,暂可忽略)

d,active:pin的触发类型high(高电平),low(低电平)

e,nc:填入空脚的标号

f,total:此类型的所有pin脚数

g,以下暂略

symbol中:

a,logical name:对应package中的name

b,type:对应package中的type

c,position:pin脚在器件中位置(left,right,top,bottom)

d,pintext:pin在器件中显示的name(对应package中的pin,但可重复,比如package 中

的gnd1和gnd2都可设为gnd)

e,active:对应package中的active修改:用part developer打开要修改的器件,*选择edit/restrict changes(若不选择,则器件被保护,修改后存盘无效),一般修改:

a,package中相应pin的标号和name

b,pin的active类型

c,symbol中各pin脚的顺序(pin脚的顺序在第一次存盘后再次打开会被改变,对于较多pin脚的器件,如232pins,修改较繁琐,故尽力保证的一次的成功率。pin脚在器件中的排列顺序是根据symbol中的顺序而定,故symbol中pin脚的顺序一定要正确,若有错需修改,选中pin按ctrl键配合上下键标可移动pin脚位置。

4.画电原理图时为什么Save及打包会出错?

当保存时出错,主要原因可能是:所画的信号线可能与元件的pin脚重合,或信号线自身重合;信号线重复命名;信号线可能没有命名;在高版本中(版本14.0以上)中,自己所创建的库不能与系统本身带有的库名字相同;建库时,封装原件的管脚个数与原件库的管脚个数不同。打包时会出错的原因则有可能是所做的封装类型与元件不匹配(如pin脚的个数,封装的类型名等)。

5.在电原理图中怎样修改器件属性及封装类型?

在菜单Text下拉菜单中选择Attribute特性,然后点击器件,则弹出一Attribute窗口,点击Add按钮,则可以加入name,value,JEDEC_TYPE(封装类型)等属性。

6.如何在Pad Design中定义Pad/via?及如何调用*.pad?

在pad design中,建立pad时,type选single类型,应该定义下面几层的尺寸:begin layer (有时是end layer),soldermask和pastemask。建立Via时,type一般选through,定义drill hole的尺寸和所有的layer层(注意定义thermal relief和anti pad)以及soldermask。一般Pastemask和Regular一样大,soldmask比layer的尺寸大几个Mil,而thermal relief 和anti pad比regular pad的尺寸大10Mil以上。

7.做封装库要注意些什么?

做封装既可以在Allegro中File->New->package symbol,也可以使用Wizard(自动向导)功能。在这个过程中,最关键的是确定pad与pad的距离(包括相邻和对应的pad 之间),以确保后期封装过程中元器件的Pin脚能完全的无偏差的粘贴在Pad上。如果只知道Pin的尺寸,在设计pad的尺寸时应该比Pin稍大,一般width大1.2~1.5倍,length长0.45mm左右。除了pad的尺寸需特别重视外,还要添加一些层,比如SilkScreen_top和Bottom,因为在以后做光绘文件时需要(金手指可以不要),Ref Des也最好标注在Silkscreen层上,同时注意丝印层不要画在Pad上。还应标志1号pin脚的位置,有一些特殊的封装,比如金手指,还可以加上一层Via keep out,或者route keep out等等,这些都可以根据自己的要求来添加。操作上要注意的是建好封装后,一定不要忘了点击Create symbol,不然没有生成*.psm文件,在Allegro就无法调用。

8.为什么无法Import网表?

在Allegro中File选项中选Import―――>logic,在import logic type选HDL-concept,注意在Import from栏确认是工作路径下的packaged目录,系统有可能自动默认为是physical 目录。

9.怎么在Allegro中定义自己的快捷键?

在allegro下面的空白框内,紧接着command>提示符,打入alias F4(快捷键)room out(命令)。或者在Cadence安装目录/share/pcb/text里有个env文件,用写字板打开,找到Alias 定义的部分,进行手动修改既可。

10.怎么进行叠层定义?在布线完成之后如何改变叠层设置?

在Allegro中,选Setup-?Cross-section。如果想添加层,在Edit栏选Insert,删除为del,材料型号,绝缘层一般为FR-4,Etch层为Copper,层的类型,布线层选Conductor,铺铜层为Plane,绝缘层为Dielectric,Etch Subclass Name分别为Top,Gnd,S1,S2,Vcc,Bottom。

Film Type一般选择Positive,plane层选择Negative。如果布线完成之后,发现叠层设置需要改动。比如原来设置的为3,4层是plane层,现在需要改为2,5层,不能简单的通过重命名来改变,可先在2,5层处添加两层plane层,然后将原来的plane层删除。

11.为什么在Allegro布局中元器件在列表中不显示或者显示而调不出来?

首先确定Psmpath,padpath的路径有没有设置,如果没有设置可以在Partdevelop里设置,或者在env文件中手动添加。也有可能器件在列表中存在,但是无法调出,可检查该器件所用到的*.pad文件及封装库文件*.dra,*.psm是否存在于你的工作目录×××/physical 里。另外还有一种可能就是页面太小,不够摆放器件,可以在setup-?draw size中调整。

12.为什么器件位置摆放不准确,偏移太大?

主要是因为Grids设置的问题,可在setup-grids中将每一层的Etch及Non-etch的grids 的X、Y的spacing间隔调小。对于一些对位置要求比较严格的器件,比如插槽,金手指等用于接口的元器件,则应该严格按照设计者给定的位置尺寸,在命令行里用坐标指令进行定位。如:x12003000。

13.怎样做一个Mechanical symbol,以及如何调用?

Allegro中File-?new,在drawing type中选择Mechanical symbol。主要是为了生成PCB 板的外框模型,在这里面虽然也可以添加pad,但是没有管脚对应关系。Mechanical symbol 完成以后,生成*.dra文件。在Allgro中调用时,选择by symbol―>mechanical。注意右下角的library前面的勾打上。

14.在布局后如何得到一个整理后的所有元件的库?

如果嫌physical目录下各类文件过分繁冗,想删除一些无用的文件,或者只有一个*.brd文件,想获取所有的元件及pad封装库的信息,可以采用这种办法:将*.brd另存在一个新的目录下,在File->选export->libraries,点中所有选项,然后export,即可在你的新目录下生成所有的*.pad,*.psm,*.dra文件。

15.如何定义线与线之间距离的Rule?

我们以定义CLK线与其它信号线之间的距离为例:

在Allegro中:setup->constraints,在spacing rule set中点set values。首先add一个constraint set name,比如我们取名为CLOCK_NET,然后就在下面定义具体需要遵守的规则。

比如line to line我们定义为10mil。接着在allegro主窗口的edit菜单下选择properties,会跳出你的Control工具栏,在find by name中选择net,在右下角点击more。在新弹出的窗口的列表中选择你所想规定的CLK线,如CK0、CK1、CK2等等,确定右边的selected objects中以选中所有的线,点Apply。又会出现一个新窗口,在左边的available properties 中选择NET_SPACING_TYPE,在左边给它赋值(名字随意),比如CLK。回到setup->constraints,在刚才set values的下面点击Assignment table,即可将所定义的规则赋给所选用的net。

在Specctra中,可先选中所要定义间距的信号线(select—>nets->by list),然后在rules 中选selected net->clearance,在该窗口可定义一系列的布线规则,比如要定义线与线之间的间距,可在wire-wire栏定义,注意,当点Apply或者OK之后,该栏仍然显示-1(意思是无限制),只要看屏幕下方的空白栏,是否有定义过的信息提示。

17.如何在CCT中定义走线最大最小距离?

同上面定义间距的方法类似,在选中所要定义的线之后,rules->selected net->timing,则可以在minimum length和maximum length中定义走线的最长最短长度限制,也可以用时间延迟为限制来定义。还有一种方法就是在Specctra Quest中提取某一根信号线的拓补

结构作为模型,在里面定义各段导线的长度限制,然后生成rule文件,可以约束相同类型信号线的走线。

18.在CCT中如何进行一些保存读盘操作(颜色设置、规则保存)?

在Specctra里,可用file->write->session来保存当前布线,用file->write->rules did files来保存规则文件,调用时均使用file->execute do file,然后打需要调用的存盘文件,如Initial.ses或rules.rul。在color palette中使用write colormap和来load colormap来保存和读取颜色设置。

19.在CCT中怎么大致定义自动打孔的位置,怎么打一排过孔及定义其排列形状?

CCT中有自动打过孔的功能,在Autoroute->Pre Route->Fanout。可以指定过孔的方向,比如想把过孔都打在Pad的内部,则可以在location中选inside。其中也可以定义一些其他限制。另外有时我们可以选择一组线进行平行走线,这时就可能同时打一排过孔,右击鼠标选择set via pattern,可选择其排列形状。在窗口的右下方也有快捷按钮可以选择。

20.为什么提示的最大最小距离不随走线的长度变化而改变?

我们在定义了最长最短走线的规则之后,在布线时会有数字显示,随时告诉你如果按当前走向布线会离所定义的规则有多大的偏差。一般在规则长度以内的用绿色字体显示,超过了或长度不够会有红色字体显示,并用+/—提示偏差量。但是这个提示的偏差量并不是简单的随你走线的长度变化而变化。它是根据你的布线方向,软件自动计算按此方向走线的长度与规定长度的比较,如果变换走线方向,它也会重新计算。

21.怎么铺设Plane层?铺好后怎么修改?

铺铜这一步骤一定要在Allegro中进行,Add->shapes->Solid Fill,同时注意在Control 工具栏中Active Class选Etch,Subclass选所要铺设的Plane层,如VCC或者GND。然后即可画外框,注意离outline有20Mil左右的间距。Done之后会进入铺铜的操作界面,选Edit->Change net(by name)给Plane层命名。在shape—>parameters确定是否使用了Anti Pad和Thermal relief,接着选Void->Auto,软件会自动检测Thermal relief,完成之后会有log汇报,如果没有任何错误既可铺设shape,shape->Fill。如果铺好之后又有过孔的改动,需要重新铺铜,则应选Edit->shape,点在shape上,然后右击鼠标选done,这样就会自动将连接在shape上的Thermal relief删除,不能硬删铺铜的shape层,否则那些Thermal relief将遗留在Plane层上。

22.怎么定义thermal-relief中过孔与shape连线的线宽?

在Allegro的Setup->constraints里的set standard values中可定义每一层走线的宽度,比如,可以定义VCC和GND的线宽为10Mil。在铺铜时注意shape->parameters里一些线宽的定义是否设置成DRC Value。

23.如何优化布线而且不改变布线的总体形状?

布线完成之后,需要对其进行优化,一般采用系统自动优化,主要是将直角变为45度,以及线条的光滑性。Route->gloss->parameters,在出现的列表中,选Line smoothing,进行Gloss即可,但有时布线中为了保证走线距离相等,故意走成一些弯曲的线,优化时,点击Line Smoothing左边的方块,只选择convert90’s to45’s,把其他的勾都去掉,这样进行优化时就不会将设计者故意弯曲的走线拉直或变形。

24.如何添加泪滴形焊盘以及加了之后如何删除?

在优化的parameters选项中只选择倒数第二个,Pad And T Connection Fillet,并去掉其中的Pin选项,进行优化即可。想要删除的话,则只选Line smoothing中的dangling Lines 进行优化。注意:如无特殊要求,现在我们不再进行此项优化。

25.布线完成之后如果需要改动封装库该如何处理?

在器件摆放结束后,如果封装库有改动,可以Place->update symbols,如果是pad有变化,注意要在update symbol padstacks前打勾。布线完成之后尽量避免封装库的改动,因为如果update,连接在Pin上的连线会随Symbol一起移动,从而导致许多连线的丢失,具体解决办法有待于研究。

26.为什么*.brd无法存盘?

遇到这种情况注意看屏幕下方的空白栏的提示,有可能是硬盘空间不够,还有一种可能是因为数据库出错,软件会自动存盘为*.SAV文件,这时可以重新进入Cadence(可能需要重起动),打开*.SAV,再另存为*.brd。或在Dos下运行DBFix.SAV,会自动将其转换为*.brd 文件,然后即可调用。

27.Allegro有哪些在Dos下的数据库修正命令?

有时Allegro会出现一些非法超作,导致一些数据出错,我们可以在Dos方式下,在工作目录下(即physical目录下),运行一些修正命令,如Dbcheck*.brd,或Dbfix*.brd。不过实际中这些命令好像效果不大。

28.如何生成*.DML模型库?

在dos模式,工作目录下,敲入brd2dml*.brd命令,这样在该目录下会生成对应brd文件的模型库dml文件。

29.如何在Specctra Quest里使用IBIS模型进行仿真?

首先将IBIS模型转化为*.dml文件。在Specctra Quest SI expert中Analyze->Si/EMI SI ->library,在出现的新窗口的右下角,点击translate->ibis2signoise,然后在browse里选择*.ibs文件,将其转化为*.dml文件。然后在Analyze->SI/EMI SI->model Assign中将所有的器件加载对应的模型。然后就可以用probe提取信号线进行仿真了。

30.生成Gerber file要哪些文件?如何产生?

在PCB布线完成以后,所做的最后一项工作就是产生生产厂家所需要的光绘文件,具体步骤在Allegro工具下完成。在Manufacture菜单下点击Artwork选项,则出现一个artwork control form窗口。所提供的光绘文件除了包括已产生的TOP,GND,S1,S2,VCC, BOTTOM6层,还应包括silkscreen_top,silkscreen_botom,soldermask_top, soldermask_bottom,pastemask_top,pastemask_bottom,drill drawing file,及drill hole。我们以制作Silkscreen的top层为例。

1)在Allegro窗口中,点击color图标,在产生的窗口中,global visibility选择

all invisibility,关掉所有的显示。

2)在group选择Geometry.然后选中所有的subclass(Board_Geometry,package Geometry)下的silkscreen_top。

3)同样在Group/manufacture中选择Autosilk_top。在Group/components,subclass REF DES中选择silkscreen。

4)选择OK按钮,则在Allegro窗口中出现silkscreen_top层。

5)在artwork control form窗口,右键点击Bottom,在下拉菜单中选择add,则在出现的窗口中输入:silkscreen_top,点击O.K,则在avilibity films中出现了新加的silkscreen_top。

注意:在FILM opition选中Use Aperure Rotation,在Underined line width中填写5(或10),来定义还没有线宽尺寸的线的宽度。

按照上面的步骤,产生silkscreen_bottom层。soldermask_top和soldermask_bottom层分别在:Gemoetry组和Stackup组(选择PIN和VIA子集);Pastemask_top和Pastemask_bottom分别在Stackup组(选择PIN和VIA子集);DrillDraw包括Group

组/Board Geometry中的outline、Dimension和Manufacturing中的Ncdrill_Legend。这样,按照上面的步骤,分别添加上述各层。然后在Artwork control form窗口中,点击Select All选中所有层,再点击Apertures….按钮,出现一新的窗口EditAperture Wheels,点击EDIT,在新出现的窗口中点击AUTO>按钮,选择with rotation,则自动产生一些Aperture 文件。然后点击O.K。在Artwork control form中点击Creatartwork,则产生了13个art 文件。回到Allegro窗口,在Manufacture菜单下点击NC选项中的Drill tape菜单,产生一个*.tap文件。到此,就产生了所有的14个光绘文件。

31.如何调看光绘文件?及如何制作Negtive的Plane层光绘文件?

新建一个空白layout文件,File->import->Artwork,然后就可以在browse中选择*.art 文件,Manual中选gerber6×00。注意不要点OK,点击Load File。在调用Soldermask时要在display pad targets前打勾。调用silkscreen层时,可能会发现没有器件名标志。这是因为在上面制作光绘文件时,Underined line width没有定义宽度,而在以前制作封装库时,silk_screen层时标注的Ref也没有定义宽度,则在调用时会不显示。另外如果想制作Negtive的光绘文件。在制作光绘文件时,Gnd和Vcc层的Plot mode选为Negative就行。

综合布线技术课后习题参考复习资料

课程入门 ?一.填空题 (1)综合布线系统宜按七个子系统组成,即工作区、配线子系统、干线子系统、 建筑群子系统、设备间、进线间、管理。 (2)“3A”智能建筑是指大厦具有建筑自动化(BA)、通信自动化(CA)、办公自动化(OA)的特性。 (3)“线务员”是指从事通信线路维护和工程施工的人员。本职业共设五个等级:国家职业资格五级(初级)、国家职业资格四级(中级)、国家职业资格三级(高级)、国家职业资格二级(技师)、国家职业资格一级(高级技师)。 (4)我国现行的综合布线标准是《综合布线系统设计规范》(GB 50311-2007)。 (5)配线子系统是由工作区的信息插座模块、信息插座模块至电信间配线设备(FD)的配线电缆和光缆、电信间的配线设备、设备缆线和跳线等组成的系统。 (6)综合布线系统应为开放式网络拓扑结构,应能支持语音、数据、图像、多媒体业务等信息的传递。 ?二.单项选择题 (1)综合布线系统中直接与用户终端设备相连的子系统是A 。 A.工作区子系统 B.配线子系统 C.干线子系统 D.管理 (2)综合布线系统中用于连接两幢建筑物的子系统是D 。 A.管理子系统 B.干线子系统 C.设备间子系统 D.建筑群子系统 (3)综合布线系统中用于连接楼层配线间和设备间的子系统是 C 。 A.工作区子系统 B.配线子系统 C.干线子系统 D.管理子系统 (4)综合布线系统中用于连接工作区信息插座与楼层配线间的子系统是 B 。 A.工作区子系统 B. 配线子系统 C.干线子系统 D.管理子系统 ?二.多项选择题 (1)综合布线系统是针对计算机与通信的配线系统而设计的,以下属于综合布线系统功能的是:ABCDE A.传输模拟与数字的语音 B.传输电视会议与安全监视系统的信息 C.传输数据 D.传输传真、图形、图像资料 E.传输建筑物安全报警与空调控制系统的信息 (2)为综合布线系统制定的一系列标准的主要内容有:ABCD A.民用建筑线缆标准 B.民用建筑通信和空间标准 C.民用建筑中有关通信接地标准 D.民用建筑通信管理标准 ?三.思考题 (1)与传统的布线技术相比,综合布线系统具备哪些特点? 综合布线系统具有以下六大特点: (1)兼容性 (2)开放性 (3)灵活性 (4)可靠性 (5)先进性

综合布线题目汇总

单元一认识综合布线工程 1、填空题 (1)综合布线系统就就是用数据与通信电缆、光缆、各种软电缆及有关连接硬件构成的通用布线系统,它能支持语音、数据、影像与其她控制信息技术的标准应用系统。 (2)综合布线系统就是集成网络系统的基础,它能满足数据,语音及视频图像等的传输要求,就是智能大厦的实现基础。 (3)在GB 50311-2007《综合布线系统工程设计规范》国家标准中规定,在智能建筑工程设计中宜将综合布线系统分为基本型、增强型、综合型三种常用形式。 (4)综合布线系统包括7个子系统,分别就是工作区子系统,水平子系统,垂直子系统,管理间子系统,设备间子系统与建筑群子系统,进线间子系统。 (5)在工作区子系统中,从RJ45插座到计算机等终端设备间的跳线一般采用双绞线电缆,长度不宜超过5米。 (6)安装在墙上或柱上的信息插座应距离地面30厘米以上。 (7)水平子系统主要由信息插座,配线架,跳线等组成。 (8)水平子系统通常由 4 对非屏蔽双绞线组成,如果有磁场干扰时可用屏蔽双绞线。 (9)垂直子系统负责连接管理间子系统到设备间子系统,实现主配线架与中间配线架的连接。(10)管理间子系统就是连接垂直子系统与水平干线子系统的设备,其配线对数由管理的信息点数来决定。 2.选择题(部分为多选题) (1)GB50311-2007《综合布线系统工程设计规范》中,将综合布线系统分为几个子系统。( C ) A 5 B 6 C 7 D 8 (2)工作区子系统又称为服务区子系统,它就是由跳线与信息插座所连接的设备组成。其中信息插座包括以下哪些类型?( ABC ) A墙面型 B地面型 C桌面型 D吸顶型 (3)常用的网络终端设备包括哪些? ( ABD ) A计算机 B电话机与传真机 C汽车 D 报警探头与摄像机 (4)设备间入口门采用外开双扇门,门宽一般不应小于多少米?(B ) A 2米 B 1、5米 C 1米 D 0、9米 (5)在网络综合布线工程中,大量使用网络配线架,常用标准配线架有哪些?( BD ) A 18口配线架 B 24口配线架 C 40口配线架 D 48口配线架 (6)为了减少电磁干扰,信息插座与电源插座的距离应大于多少毫米?(C ) A 100毫米 B 150毫米 C 200毫米 D 500毫米 (7)按照GB 50311国家标准规定,铜缆双绞线电缆的信道长度不超过多少米?( C ) A 50米 B 90米 C 100米 D 150米 (8)按照GB 50311国家标准规定,水平双绞线电缆最长不宜超过多少米?(B ) A 50米 B 90米 C 100米 D 150米 (9)总工程师办公室有下列哪些信息化需求?(ABC ) A 语音 B数据 C 视频 D 用餐。 (10)在水平子系统的设计中,一般要遵循以下哪些原则?(ABC ) A 性价比最高原则 B 预埋管原则 C水平缆线最短原则 D 使用光缆原则 3、思考题 (1)在工作区子系统的设计中,一般要遵循哪些原则? (2)水平子系统中双绞线电缆的长度为什么要限制在90米以内? (3)管理间子系统的布线设计原则有哪些? (4)GB 50311-2007《综合布线系统工程设计规范》国家标准第7、0、9条为强制性条文, 必须严格执行。请问该条就是如何规定的?为什么这样规定? (5)请绘制出设备间子系统的原理图。

allegro布线的注意事项

A. 创建网络表 1. 网络表是原理图与PCB的接口文件,PCB设计人员应根据所用的原理图和PCB设计工具的特性,选用正确的网络表格式,创建符合要求的网络表。 2. 创建网络表的过程中,应根据原理图设计工具的特性,积极协助原理图设计者排除错误。保证网络表的正确性和完整性。 3. 确定器件的封装(PCB FOOTPRINT). 4. 创建PCB板 根据单板结构图或对应的标准板框, 创建PCB设计文件; 注意正确选定单板坐标原点的位置,原点的设置原则: A. 单板左边和下边的延长线交汇点。 B. 单板左下角的第一个焊盘。 板框四周倒圆角,倒角半径3.5mm。特殊情况参考结构设计要求。 B. 布局 1. 根据结构图设置板框尺寸,按结构要素布置安装孔、接插件等需要定位的器件,并给这些器件赋予不可移动属性(锁定)。按工艺设计规范的要求进行尺寸标注。 2. 根据结构图和生产加工时所须的夹持边设置印制板的禁止布线区、禁止布局区域。根据某些元件的特殊要求,设置禁止布线区。 3. 综合考虑PCB性能和加工的效率选择加工流程。 加工工艺的优选顺序为:元件面单面贴装——元件面贴、插混装(元件面插装焊接面贴装一次波峰成型)——双面贴装——元件面贴插混装、焊接面贴装。 4. 布局操作的基本原则 A. 遵照“先大后小,先难后易”的布置原则,即重要的单元电路、核心元器件应当优先布局. B. 布局中应参考原理框图,根据单板的主信号流向规律安排主要元器件. C. 布局应尽量满足以下要求:总的连线尽可能短,关键信号线最短;高电压、大电流信号与小电流,低电压的弱信号完全分开;模拟信号与数字信号分开;高频信号与低频信号分开;高频元器件的间隔要充分. D. 相同结构电路部分,尽可能采用“对称式”标准布局; E. 按照均匀分布、重心平衡、版面美观的标准优化布局; F. 器件布局栅格的设置,一般IC器件布局时,栅格应为5--20 mil,小型表面安装器件,如表面贴装元件布局时,栅格设置应不少于5mil。 G. 如有特殊布局要求,应双方沟通后确定。 5. 同类型插装元器件在X或Y方向上应朝一个方向放置。同一种类型的有极性分立元件也要力争在X或Y 方向上保持一致,便于生产和检验。 6. 发热元件要一般应均匀分布,以利于单板和整机的散热,除温度检测元件以外的温度敏感器件应远离发热量大的元器件。 7. 元器件的排列要便于调试和维修,亦即小元件周围不能放置大元件、需调试的元、器件周围要有足够的空间。 8. 需用波峰焊工艺生产的单板,其紧固件安装孔和定位孔都应为非金属化孔。当安装孔需要接地时, 应采用分布接地小孔的方式与地平面连接。 9. BGA与相邻元件的距离>5mm。其它贴片元件相互间的距离>0.7mm;贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm;有压接件的PCB,压接的接插件周围5mm内不能有插装元、器件,在焊接面其周围5mm内也不能有贴装元、器件。

Allegro中文教程

Allegro培训教材 目录 第一章 焊盘制作-------------------------------------------------------2 1.1 用Pad Designer 制作焊盘---------------------------------------2 1.2 制作圆形热风焊盘----------------------------------------------7 第二章 建立封装------------------------------------------------------10 2.1 新建封装文件-------------------------------------------------10 2.2 设置库路径---------------------------------------------------11 2.3 画元件封装---------------------------------------------------12 第三章 元器件布局----------------------------------------------------22 3.1 建立电路板(PCB)----------------------------------------------22 3.2 导入网络表---------------------------------------------------23 3.3 摆放元器件---------------------------------------------------26 第四章 PCB布线------------------------------------------------------31 4.1 PCB 层叠结构-------------------------------------------------31 4.2 布线规则设置-------------------------------------------------34 4.2.1 对象(object)--------------------------------------------35 4.2.2 建立差分对----------------------------------------------37 4.2.3 差分对规则设置------------------------------------------38 4.2.4 CPU与DDR内存芯片走线约束规则--------------------------40 4.2.5 设置物理线宽和过孔--------------------------------------46 4.2.6 设置间距约束规则----------------------------------------52 4.2.7 设置相同网络间距规则------------------------------------56 4.3 Allegro PCB布线----------------------------------------------56 4.3.1 手工拉线------------------------------------------------56 4.3.2 应用区域规则--------------------------------------------60 4.3.3 扇出布线------------------------------------------------61 4.3.4 差分布线------------------------------------------------63 4.3.5 等长绕线------------------------------------------------65 4.3.6 分割平面------------------------------------------------66 第五章 光绘文件输出--------------------------------------------------69 5.1 Artwork 参数设置---------------------------------------------69 5.2 生成钻孔文件-------------------------------------------------75 5.3 输出底片文件-------------------------------------------------79

智能楼宇之综合布线常见问题及测试方法

智能楼宇之综合布线常见问题及测试方法 综合布线系统PDS(PremiseaDistributionSystem)在现代建筑中被广泛应用,是在计算机技术和通信技术发展的基础上进一步适应社会信息化和经济全球化的需求,是办公自动化、商业网络化、营销电子化进一步发展的结果,是建筑技术与信息技术相结合的产物。华迪教育认为,综合布线系统常被划分为“一间、二区、三系统”。即设备间、工作区、管理区、水平布线子系统、干线子系统和建筑群干线子系统。附图为综合布线系统示意图。 综合布线技术在国内已为广大IT业界人士所接受,在实际的布线施工、测试验收过程中,由于各布线工程集成商的工程组织能力、工程实施能力和工程管理能力的差异,综合布线工程质量各不相同。1997年下半年邮电部通信产品质监中心对综合布线工程进行验收测试,有一半的工程存在质量问题,综合布线市场中存在许多急待解决的问题。 电缆认证测试的标准 现今所有的网络都定义了支持五类双绞线,用户需要确定所用电缆系统是否满足五类双绞线的规范,为了满足用户需求,EIA(美国电子工业协会)制定了EIA586和TSB一67标准,它用于已安装好的双绞线连接网络,提供一个“认证”双绞线是否达到五类线要求的标准。TIA568标准定义了UTP(非屏蔽双绞线)布线中的电缆与连接硬件的规范,没有对现场安装的五类双绞线(UTP5或STP5)做出规定;TSB一67标准包含了验证TIA568标准定义的所有规范,对UTP链路测试作了进一步的规范,它是TIA568A标准的一个附本,适用于现场安装的五类双绞线的认证标准。 TSB一67测试的主要内容:①接线图(Wire Map):确认链路线缆的线对正确性,防止产生串扰。②链路长度:对每一条链路长度记录在管理系统中,长度超过指标,则信号损耗较大。③衰减:它与线缆长度和传输信号的频率有关。随着长度增加,信号衰减也随之增加,衰减随频率变化而变化,所以应测量应用范围内全部频率的衰减。④近端串扰:是测量一条UTP链路中从一对线到另一对线的信号耦合,是对线缆性能评估的最主要的指标,是传送与接收同时进行时产生干扰的信号。⑤直流环路电阻它是一对电线电阻之和,IS011801规定不得大于19.2Ω。 ⑥特性阻抗:包括电阻及频率1~100MHz间的感抗和容抗,它与一对电线之间的距离及绝缘体的电气特性有关。 电缆测试一般可分为两个部分电缆的验证测试和电缆的认证测试。电缆的验证测试是测试电缆的基本安装情况,电缆的断路、短路、长度以及双绞线的接头连接是否正确等一般测试。验证测试并不测试电缆的电气指标。认证测试,是指电缆除了正确的连接以外,还要满足有关的标准,即安装好电缆的电气参数是否达到有关规定所要求的指标。它包括了验证测试的全部内容及标准测试电缆的指标如

综合布线总结

第一单元智能建筑和综合布线 (1)智能建筑的定义:将结构、系统、服务、运营、及相关关系全面综合并达到最优化组合,以获得高效率、高性能与高舒适性的大楼或建筑。智能建筑有三部分构成:建筑自动化或楼宇自动化(Building automation,BA)、通信自动化(communication automation,CA)和办公自动化(office automation,OA)。(2)综合布线系统(GCS)是智能建筑得以实现的高速公路,综合布线是衡量智能化建筑的智能化程度的重要标志。 (3)建筑与建筑群综合布线系统(Premises Distribution system , PDS),经我国国家标准GB/T 50311—2000命名的综合布线系统(Generic Cabling System , GCS). (4)综合布线的特点:①兼容性,所谓兼容性是指其设备或程序可以用在多种系统中的特性、②开放性:对于传统的布线方式,用户选定了某种设备,也就选定了与之相适应的布线方式和传输介质。③灵活性:在综合布线系统中,由于所有信息系统皆采用相同的传输介质和物理星状拓扑结构,因此所有的信息通道都是通用的。④可靠性:综合布线系统采用高品质的材料和组合压接的方式构成一套高标准的信息通道。⑤先进性:综合布线系统通常采用光缆与双绞线电缆混合布线方式,这种方式能够十分合理地构成一套完整的布线系统。⑥经济性:衡量一个建筑产品的经济性,应该从两个方面加以考虑,即初期投资和性能/价格比。 (5)综合布线系统一般采用分层星状拓扑结构。 (6)综合布线系统工程宜按下列七个部分进行设计:①工作区②配线子系统③干线子系统④建筑群子系统⑤设备间⑥进线间⑦管理 第二单元,网络传输介质与连接器件 (1)按美国线缆标准(American Wire Gauge ,AWG),双绞线的绝缘铜导线线芯大小有22、24和26等规格,常用的5类和超5类非屏蔽双绞线是24AWG,直径约为0.51mm,规格数字越大,导线越细。加上绝缘层的铜导线直径约为 0.92mm。典型的加上塑料外部护套的超5类非屏蔽双绞线电缆直径约为5.3mm。 (2)UTP非屏蔽双绞线电缆的优点为:①无屏蔽外套,直径小,节省所占用的空间②质量小、易弯曲、易安装③将串扰减至最小或加以消除④具有阻燃性。 (3)5类D级电缆最高频率带宽为100MHz,传输速率为100Mbps(可达100Mbps),主要应用与语音、100Mbps的快速以太网,最大网段长为100m,采用RJ链接器,用于数据通信的5类产品已淡出市场。㈠超5类双绞线---CAT 5e:超5类/D级双绞线(Enhanced CAT 5)或称为“5类增强型”、“增强型5类”,简称5e类。 (4)T568A:白绿—绿、白橙—蓝、白蓝—橙、白棕—棕。 T568B:白橙—橙、白绿—蓝、白蓝—绿、白棕—棕。 (5)光纤有一下几个优点:①光纤通信的频带很宽,理论可达30亿兆赫【兹】②电磁绝缘性能好。③衰减较小,在较大范围内基本上是一个常数值④需要增设光中继器的间隔距离较大,因此整个通道中中继器的数目可以减少,降低成本 ⑤重量轻,体积小,适用的环境温度范围宽,使用寿命长。⑥光纤通信不带电,使用安全,可用于易燃易爆场所。⑦ 抗化学腐蚀能力强,适用于一些特殊环境下的布线。㈡光纤也存在着一些缺点:如质地脆,机械强度低;切断和连接中技术要求较高等。 (6)光纤的分类⑴按材料成分可分为:玻璃光纤、胶套硅光纤和塑料光纤⑵按传输模式可分为:单模光纤和多模光纤。(7)光缆的分类:①按敷设方式分有架空光缆、管道光缆、铠装地理光缆、水底光缆和海底光缆等。②按光缆结构分有束管式光缆,层绞式光缆,紧抱式光缆,带式光缆,非金属光缆和可分支光缆等。③按用途分有长途通信用光缆,短途室外光缆、室内光缆和混合光缆等。 第三单元产品选型` (1)满足功能需求 (2)结合环境实际 (3)选用同一品牌的产品 (4)符合相关标准 (5)技术性与经济性相结合 第四单元综合布线系统设计 (1)信息模块材料预算方式如下:m=n+n*3% 式中的:m---信息模块的总需求量;n---信息点的总量;n*3%-----裕量

orcad使用中常见问题

1、什么时FANOUT布线? FANOUT布线:延伸焊盘式布线。 为了保证SMD器件的贴装质量,一般遵循在SMD焊盘上不打孔的原则,因此用fanout布线,从SMD器件的焊盘向外延伸一小段布线,再放置VIA,起到在焊盘上打孔的作用。在LAYOUT PLUS 中,用AUTO/Fanout/Board,实现fanout布线。先要设置好FANOUT的参数。在自动布线前要对PCB上各SMD器件先FANOUT布线。 2、现在顶层图上有四个模块,选中任一模块后,按右键选Descend Hierarchy 后可进入子图,现在子图已画好,如何在顶层中自动生成PORT?而不用自己一个一个往上加PORT?(子图中已给一些管脚放置了PORT) 阶层式电路图的模块PIN脚要自己放置。选中模块后用place pin快捷菜单。自动应该不可能。 3、只是想把板框不带任何一层,单独输出gerber文件.该咋整? 发现在layout 自带的模板中,有一些关于板框和尺寸的定义,都是在notes层。所以你也可以在设定板框时,尝试单独将obstacle type 设定为board outline,将obstacle layer设定为 notes,当然要在layers对话框里添加上notes层,再单独输出notes层gerber文件 4、层次原理图,选中,右键,Descend Hierarchy,出现错误:Unable to descend part.? 建议重新设置层级、重新设置属性后就可以了 5、层次原理图是什么概念呢? 阶层电路就是将经常要用到的原理图(如半加器)作为一个模块,不仅可以使设计版图简洁,而且便于其他设计引用 6、有关ORCAD产生DEVICE的问题 用ORCAD出DEVICE文件时,它只默认原理图上所显示的元件的PIN连接来出,悬空的PIN在DEVICE里的PINCOUNT没有统计进去,而且确定不了元件PIN 的数量(由于悬空没有显示)这样的话,做封装的时候很容易做错,如果没有DATA SHEET的话。 怎么样才能避免这个问题呢?在ORCAD里面如何显示元件的全部PIN呢? 原理图的脚和封装的脚有关系吗?做封装当然不能看原理图做了。找DATASHEET 建封装库吧 7、在ORCAD V9.23中如何更改PIN的“NAME”、“NUMBER”字体的大小和PIN 的长短,以及GRID的间距? pin的长短:选择元件点击鼠标右键,edit part,选择管脚鼠标右键/edit properties/shape. name、number 字体大小是固定的,无法修改。 8、请问如何在orcad中填加新的元器件 方法一: 在原理图中加好元器件后,ECO到LAYOUT图. 方法二: 直接在LAYOUTL图里面用TOOL--->COMPONENT--->NEW功能增加元件.

cadence入门教程

本文介绍cadence软件的入门学习,原理图的创建、仿真,画版图和后仿真等一全套过程,本教程适合与初学着,讲到尽量的详细和简单,按照给出的步骤可以完全的从头到尾走一遍,本教程一最简单的反相器为例。 打开终端,进入文件夹目录,输入icfb&启动软件,主要中间有个空格。 启动后出现下图: 点击Tools的Library Manager,出现如下: 上面显示的是文件管理窗口,可以看到文件存放的结构,其中Library就是文件夹,Cell就是一个单元,View就是Cell的不同表现形式,比如一个mos管是一个Cell,但是mos管有原理图模型,有版图模型,有hspice参数模型,有spectre参数模型等,这就列举了Cell的4个View。他们之间是树状的关系,即,Library里面有多个Cell,一个Cell里面有多个View。应该保持一个好习惯就是每个工程都应该建立一个Library,Cell和View之间的管理将在后面介绍。

现在建立工程,新建一个Library,如下左图,出现的对话框如下有图: 在上右图中选择合适的目录,并敲入名字,这里取的是inv,这就是新建的文件夹的名字,以后的各种文件都在这个文件夹下。OK后出现下面对话框 这个对话框是选择是否链接techfile,如果只是原理图仿真而不用画版图,就选择Dont need a techfile,这里我们要画版图,而且有工艺库,选择Attach to an existing techfile,OK 后出现下面对话框:

在technology Library选择tsmc18rf,我们使用的是这个工艺库。Inv的文件夹就建好了,在Library Manager就有它了,如下图: 文件夹建好了后,我们要建立原理图,在inv的Library里面新建Cell如下:

综合布线工程常见问题与解决方法

前言: 综合布线工程一些常见问题及解决方法,本文出现的问题大家一般都会遇到,仔细看看吧! 正文: 一、常见问题 1.1设计方面的问题 智能化建筑弱电综合布线方案在设计过程中,所暴露出的问题主要有以下几点。 其一,弱电设计和土建设计的尺寸没有实现统一,影响了消防监控室安装位置的科学性,致使弱电设备的安装、维护距离不符合国家相关规定,后期还需要按规定进行改进,增加了二次施工的费用。 其二,弱电设备布线方案在设计过程中,平面图与信息图中传递的信息没有维持一直,导致电视系统、电话系统弱电系统的信息点、传感点、用户面板等指标的数量上存在差异。 其三,在智能建筑弱电综合布线设计过程中,设计人员遗漏了个别控制、信号的连接点。例如,基于设计人员的失误,建筑的保安监控系统与机电设备之间的连接点没有设置,如果该连接点遗漏,在保安系统的使用过程中,就会出现远程无法启动、远程监测无法进行、远程数据无法及时传输等相关问题,使得小区保安监控系统的实际功能大打折扣。 1.2材料设备方面的问题 (1)采购人员在采购材料和设备时,没有查看产品的合格证和出厂证明,购买了质量不合格的材料;

(2)批量采购材料时,没有进行采购材料测试,材料的质量不合格; (3)进口材料没有查看合格证明和复试证明; (4)材料、设备的上市证明确实; (5)材料的投放、保养、储存没有按照相应的规定执行; (6)在施工过程中,所使用的材料、设备十分落后; (7)施工过程中所使用的设备、结构组网没有达标; (8)个别设备的检验结果不合格,个别组网测试结果不合格。 1.3各个子系统之间的接口问题 智能建筑弱电设备之间存在着受控设备与控制器之间的接口问题。但是在实际的工程实施过程中,接口问题也是很难解决的问题。主要存在各个承包商之间相互推脱责任、接口技术不成熟、缺乏统一质量要求标准等突出问题。如果接口处不能妥善处理,最直接的影响就是接口不良,影响信息传递和信号输出。 二、解决方法 2.1设计审查 为了确保只能建筑弱电综合布线工程的施工质量,必须提高弱电综合布线工程的设计方案的科学性。方案设计人员应该以建筑的实际情况为基础,选择合理的设计方案。一般而言,在电话系统、计算机网络系统进行布线操作时,应该认识到电话系统、计算机网络系统的发展性和不稳定性,应该为后续的管理和维护工作提供便利,尽量选择统一操作标准,统一线缆、统一插接头模板,优先考虑结构化综合布线操作方法。而保安监视系统、广播系统、有线电视系统、火灾自动报警系统等其他弱电系统,可沿用传统的布线操作方法。设计方案完成后,工程监理人员应该以国家相关标准为核查依据,对弱电综合布线工程进行核查。监

综合布线及布管

综合布线及布管、槽等施工规范 一、管道材料选择和施工要求 1、水平子系统 水平子系统的走线管道由两部分构成:一部分是每层楼内放置水平传输介质的总线槽,另一部分是将传输介质引向各房间信息接口的分线管或线槽。从总线槽到分线槽或线管需要有过渡连接。 总线槽要求宽度与高度的比例为3:1,在线槽中放置的双绞线应不超过三层。在线槽中放置的双绞线密度过大会影响底层双绞线的传输性能。 水平线槽一般有多处转弯,在转弯处应留有足够大的空间以保证双绞线有充分的弯曲半径。根据EIA/TIA569标准,超五类4对非屏蔽双绞线的弯曲半径应不小于线径的8倍。最新的标准认为,弯曲半径大于线径的4倍已可以满足传输要求了。但有一点是重要的,即保持足够大的弯曲半径可以保证系统的传输性能。 在水平线槽的转弯处,应有垫衬以减小拉线时的摩擦力。 水平子系统线槽或线管应采用镀锌铁槽或铁管。 双绞线和光纤对安装有不同的要求,双绞线垂直放置于竖井之内,由于自身的重量牵拉,日久之后会使双绞线的绞合发生一定程度的改变,这种改变对传输语音的三类线来说影响不是太大,但对需要传输高速数据的超五类线,这个问题是不能被忽略的,因此设计垂直竖井内的线槽时应仔细考虑双绞线的固定。双绞线的固定时的力的大小是应该受到重视的一种技巧,如果扎线太紧可能会降低NEXT值,从而影响线缆的传输性能。 缆线的敷设和保护方式检验 缆线一般应按下列要求敷设: 缆线的型式、规格应与设计规定相符。 缆线的布放应自然平直,不得产生扭绞、打圈接头等现象,不应受外力的挤压和损伤。 缆线两端应贴有标签,应标明编号,标签书写应清晰,端正和正确。标签应选用不易损坏的材料。 缆线终接后,应有余量。交接间、设备间对绞电缆预留长度宜为0.5~1.0m,工作区为10~30mm;光缆布放宜盘留,预留长度宜为3~5m,有特殊要求的应按设计要求预留长度。 缆线的弯曲半径应符合下列规定:

网络综合布线总结报告

网络综合布线技术竞赛项目竣工总结报告 一、项目名称: 网络综合布线技术竞赛项目。 二、设计施工依据: GB50311-2007《综合布线系统工程设计规范》 GB50312-2007《综合布线系统工程验收规范》 三、项目概括: 利用大赛组委会提供的1套网络综合实训装置、2套网络配线实训装置等综合布线实训器材。通过安装模拟三层墙的工作区子系统、水平布线子系统、管理间子系统、垂直子系统的安装,管理间与设备间的连接,设备间的建筑群的连接,以及线缆的端接与测试。完全模拟了工程实际的TO→CD的情况,完成项目的设计、安装、调试、竣工资料编写。 四、施工步骤: 1.项目组分工 项目组工三人,一人主要负责设计项目,同时完成复杂永久链路的端接;一人负责模拟墙线管与线槽的安装;另一人负责管理间、设备间、建筑群子系统配线架的安装与线缆的端接。 2.施工过程: 根据项目要求完成施工图、系统图、信息点点数统计表、端口对应表等设计内容,完成竣工资料编写。 完成工作区子系统的信息点18个底盒、25个信息模块安装与端接;水平系统的线管与线槽的安装,线缆的敷设;完成管理间、设备间、建筑群子系统的机柜配线架的安装与线缆端接的任务。并进行万县的制作、复杂永久链路的端接、模块端接和线缆测试。 五、收获与体会: 在技术方面我们通过对项目的实施,加深了对GB50311-2007《综合布线系统工程设计规范》、GB50312-2007《综合布线系统工程验收规范》的学习与理解。 在思想品质方面,通过团队配合与协作,增强了组织管理、协调、表达沟通的能力,培养了吃苦耐劳、克服困难的意志品质。 总之,通过本项目的实施,增强了我们实践经验和动手能力,为我们将来“零”距离就业做好了充分的准备。

Cadence布局布线常见问题详解

字体大小: 小中大作者:来源:日期:2007-02-09 点击:2132 1.怎样建立自己的元件库? 建立了一个新的project后,画原理图的第一步就是先建立自己所需要的库,所采用的工具就是part developer. 首先在建立一个存放元件库的目录(如mylib),然后用写字板打开cds.lib,定义:Define mylib d:\board\mylib(目录所在路径). 这样就建立了自己的库。在Concept_HDL的component->add,点击search stack,可以加入该库。 2.保存时Save view和Save all view 以及选择Change directory 和不选择的区别? 建立好一个元件库时,首先要先保存,保存尽量选择save view。在concept-HDL中,我们用鼠标左键直接点击器件后,便可以对器件的外形尺寸进行修改,这时如果你再进入part developer做一些修改后,如果选择save all view会回到原来的外形尺寸,而选save view 会保留改动后的外形。 3.如何建part库,怎么改变symbol中pin脚的位置? 在project manager中tools/part developer可建立,选择库并定义part name,在symbol中add symbol,package中add package/addpin,依次输入pin: package中: a,Name : pin’s logical name不能重复 b, pin : pin的标号,原理图中backannotate后相应的标号 c, pin type: pin脚的类型(input,output等,暂可忽略) d, active:pin的触发类型high(高电平),low(低电平) e, nc:填入空脚的标号 f,total:此类型的所有pin脚数 g,以下暂略 symbol中: a, logical name:对应package中的name b, type:对应package中的type c, position:pin脚在器件中位置(left , right , top , bottom) d, pintext:pin在器件中显示的name(对应package中的pin,但可重复,比如package中 的gnd1和gnd2都可设为gnd) e, active:对应package中的active 修改:用part developer打开要修改的器件,*选择edit/restrict changes(若不选择,则器件被保护,修改后存盘无效),一般修改: a, package中相应pin的标号和name

综合布线系统总结

一、什么叫综合布线系统 其实了解它,从名称上下手就简单了。 1、它是一个布线系统; 2、它是综合的。 体现在哪呢?一方面是线缆的综合,它把双绞线、大对数电缆、光缆等综合连接在一起组成了一个连接传输平台。那传输的是什么呢?第二方面是数据的综合,它用于传输电话、计算机、会议、监控等的语音、数据、影像及其它信息。把不同的信号综合到一套标准的布线中。 二、综合布线的组成 1、工作区子系统: 概念:从信息插座到用户终端设备之间。 组成:工作区的信息模块(UTP/FTP)、面板、跳线 2、水平干线子系统: 概念:从工作区的信息插座上到楼层配线间之间。 组成:水平连接双绞线(超五类/六类/屏蔽/非屏蔽、PVC管、金属管、桥架、直线槽等)、水平光缆。 3、管理间子系统——楼层间配线间: 概念:用来连接垂直干线子系统和水平干线子系统, 组成:配线架、交换机和机柜组成。 4、垂直干线子系统:

概念:将主设备与各楼层配线间系统连接起来。 组成:光纤(单模/多模)、大对数电缆。 5、设备间子系统——中心机房: 概念:就是存放主设备的房间。 组成:电缆、连接器、交换机、配线架等。 6、建筑群子系统 概念:它是将一个建筑物中的电缆延伸到另一个建筑物的通信设备和装置。 组成:通常是由光缆和相应设备组成。 其实从它的组成上我们就可以看见,设备间和配线间的组成类似,他们可以实现相同的功能。所以现在常常会在现实施工中把二者合二为一,组成一个弱电间。 三、传输介质 1、双绞线:其实就是绞合在一起的对线,使外界电磁信号对它的干扰相互抵消。它可以有一对、二对、三对……。 (1)按有没有屏蔽层分为屏蔽双绞线(STP)与非屏蔽双绞线(UTP)。屏蔽双绞线在双绞线与外层绝缘封套之间有一个金属屏蔽层。屏蔽层防止信息被窃听,也可阻止外部电磁干扰的进入,多用于需要被保密的设施。非屏蔽双绞线(UTP)是一种数据传输线,由四对不同颜色的传输线所组成,广泛用于以太网路和电话线中。

综合布线总结与心得

综合布线总结与心得 这次关于综合布线的实训持续了两周多,从最初的方案设计,到后来的综合布线,小组成员相互合作,最终完成了这次实训。虽然我们小组没有中标,但在实训的过程中每个人都做好了自己的工作,也让我学到了很多新的知识。 综合布线是一种模块化的、灵活性极高的建筑物内或建筑群之间的信息传输通道。它既能使语音、数据、图像设备和交换设备与其它信息管理系统彼此相连,也能使这些设备与外部相连接。它还包括建筑物外部网络或电信线路的连接点与应用系统设备之间的所有线缆及相关的连接部件。综合布线系统由不同系列和规格的部件组成,其中包括:传输介质、相关连接硬件(如配线架、连接器、插座、插头、适配器)以及电气保护设备等。这些部件可用来构建各种子系统,它们都有各自的具体用途。 综合布线系统大致可以分为七个部分,分别是:工作区;配线子系统;干线子系统;建筑群子系统;设备间;进线间与管理。 实际上布线工作中要遵循一定的规律,此规律不仅体现于结构化布线工程实施所要遵循的相关规范和标准,还需要符合在工程中摸索出来的许多经验和教训。综合布线作为已经成熟的行业,在经历了大量实践的基础上积累了许多可以借鉴的实用经验。布线过程管理混乱、工艺落后、技术陈旧,都会给施工单位本身带来工程质量、成本和进度上的不足。使用先进规范的施工操作规程是企业取得效益和立足市场的必由之路。 一、工程应用综合布线工程一般步骤为:调研—方案设计—土建施工—技术安装—信息点测试—文档整理—维护。 (1)调研:主要任务是询问客户网络需求,现场勘察建筑,根据建筑平面图等资料

去结算线材的用量,信息插座的数目和机柜定位、数量,做出综合布线调研报告; (2)布线方案设计:根据前期勘察数据做出布线材料预算表、工程进度安排表; (3)土建施工:协调施工队与业主进行职责商谈,提出布线许可,主要是钻孔、走线、信息插座定位、机柜定位、做线标识;(4)技术安装:主要是打信息模块,打配线架、机柜内部安装;(5)信息点测试:一般测试,采用12点测试仪,单人可以进行,效率较高,主要测试通断情况,可打印出详细的测试报告; (6)文档管理:最终要提供交给客户的峻工报告(材料实际用量表、测试报告、楼层(楼群)配线表,为日后维护提供数据依据; (7)维护:当线路出现故障时,快速进行响应。 二、技术 1、PVC管槽施工过程时,一定要把线先划好,如果不预先画划好线直接施工很容易造成PVC走线不水平或垂直,虽然这样前期工作花时间较多,但方便以后PVC装钉。 2、打室外通到室内墙孔时,要注意先量好准确的位置,然后才分别从两边钻孔,先用小钻定位,再用中钻打通,再改大钻加大孔径,这样可避免打裂墙面。 3、拉线。这一环节十分重要,如果决策或测量有误,将造成不可挽回的损失。 4、打信息模块时,有一点非常要注意:由于特殊原因,打模块时外皮离模块大约要有1CM,因为这类模块较长,不照上面做的话,装好的模块那防尘板会难移动,失去弹性,所以都要这样做才能确保模块安装的合理。 三、经验

ALLEGRO常见问题大全

ALLEGRO常见问题大全 Q: Allegra中颜色设置好以后,应该可以导出相关设置文件,下次碰到不同设置的板子,看着难受就可以直接读入自己的文件改变设置了 A:16.2版本的可以这样做:file->export->parameters,选中颜色就行了,其它的参数一样可以保存。 Q:ALLEGRO 自动布线后,为直角.如何调整成45度角走线 A: ROUTE --GLOSS---PARAMETERS---CONVERT CORNET TO ARC 一、群组布线;群组布线包括总线布线和一次布多外Trance. 1.一次布多个Trance .鼠标左键进行选择多外PIN,或VIA. 同时可以在布线过程中用右键切换到单线模式。群组布线只能在一个层中,不允许打过孔。也可以在群组布线过程中,右键,“CHANGE Control Trace” Cadence CIS即原理图中,放大缩小缩小的快捷键按住CTRL键+鼠标中间滚轮) 5. ALLEGRO 出光绘文件前,最好加个PHOTO_OUTLINE,确认输出光绘文件的范围 Class: manufacture — Subclass: photoplot outline 6. 光绘设置详解https://www.360docs.net/doc/d1949005.html,/bbs/viewthread.php?tid=28&page=1 ALLEGRO 标注 1. dimension linear : 对于比较规则,简单的板子,通常采用. 2.dimension datum :对于较复杂的板子可以采用。 先确定一个基准点,接下来对每个点所标注的数据都是相对基准点的坐标值。 Manufacture------dimension/draft -----dimension linear / dimension datum 2. 表层铺铜时,由于铺铜和PIN 的间距问题,在PIN 和PIN 之间经常产生一些尖角。 产生这种原因的解决办法: 一。一个一个修改Boundary 二。直接操作:在Add Shape 后,shape ---parameters 里,Create pin Voids 选中IN line

综合布线常见问题

综合布线常见问题 育龙网核心提示:结构化布线系统采用模块化设计和分层星型拓扑结构,它能适应任何大楼或建筑群的布线系统,其代表产品是建筑和建筑物综合布线系统(P 结构化布线系统采用模块化设计和分层星型拓扑结构,它能适应任何大楼或建筑群的布线系统,其代表产品是建筑和建筑物综合布线系统(PDS)。PDS与IBS(智能大楼布线系统)和 IDS(工业布线系统)的差别是PDS以商务环境和办公自动化环境为主。综合布线在国内许多大的建筑中采用,甚至成为一些建筑的宣传重点,很多建筑宣传的“3A”、“5A”大厦,其根本便是离不开PDS布线系统。但号称PDS的建筑很多,做PDS的公司和工程技术人员也很多,可是真正做得好的并不多。据有关统计,已建成的PDS系统的合格率不超过50%,它们或多或少地存在不同质量问题,有的甚至质量低下,影响使用。下面就一些常见问题进行介绍。一、PDS布线构成 ----PDS由以下各子系统组成: ----1工作区子系统 ----工作区子系统由线缆、跳线和适配器组成。业主可将电话、计算机、烟感器等设备连接到信息插座上,信息插座由符合ISDN 标准的八芯模块化插头组成,它可以完成从建筑自控系统的弱电信号到高速数据网和数字话音信号等一切复杂信息的传送。 ----2水平子系统 ----连接工作区和干线电路的这一部分称为水平子系统。一般这部分仅使用双绞线,目的在于避免由于使用多种线缆类型而造成灵活性降低和管理上的困难。 ----3管理子系统 ----管理子系统设置在楼层配线间内。由交连、互连和I/O设备组成的管理子系统为连接其他子系统提供连接手段。 ----4主干子系统 ----它提供建筑物中最重要的铜线或光纤线路。一般它提供位于不同楼层的设备间和布线框间的多条连接路径,也可连接单层楼的大片地区。 ----5设备间子系统----它在一个集中化的设备区连接系统公共设备,如 PBX(程控交换机)、局域网、主机等。 ----6建筑群子系统 ----建筑群子系统将一栋建筑的线缆延伸到建筑群内的其他建筑物的通信设备和设施。它包括铜线、光纤,以及避免其他建筑的铜线漏电的保护设备。----PDS布线系统总体结构如图所示。 二、工程中常见的问题 ----1跟着感觉走 ----有的单位没有真正掌握PDS的设计原理,更没有吃透它的传输理论,简单地认为PDS同传统的电话布线没有什么区别,施工起来更是马马虎虎,不管系统建成后性能如何,给日后埋下了巨大隐患。 ----做PDS必须严把设计关,要明确综合布线的内容和要求,要进行统一布局,用尽量少的投入换取较大的收入。PDS是一项技术含量较高的工作,有时甚至可以称之为一门艺术,必须通过认真的学习、大胆的实践才能使PDS系统发挥出应有的作用。 ----2不要用经验代替学习 ----有很多技术人员做PDS

相关文档
最新文档