重庆大学数字电子技术试卷2007-2008(1)

管道工程识图习题及答案(适用于重庆大学出版社出版)

管道工程识图习题 识图基本知识 一、填空题 1.投影法分为和两类。 2.平行投影法可分为:和两类。 3.正平行线的面投影反映实长,水平线的面投影仅反映实长,侧平线的面投影反映实长。 4.垂直于V面,而倾斜于H面和W面的平面叫。 5.侧垂面于W面,于H面和V面。 6.正垂线的面投影积聚为一个点。 7.铅垂线的H面投影为。 8.水平面平行于面,在面上的投影反映实形。 9.三面投影体系中一般设置为三个投影面,分别为,,。 10.正投影法中,当直线平行于投影面时具有性,当线段垂直于投影面时具有性,当线段倾斜于投影面时具有性。 11.三视图的投影规律:主视图和俯视图,主视图和左视图,俯视图和左视图。 12.三面投影系展开时面保持不动,将面向下旋转90度,将面向右转90度。 13.三面投影系展开时,将V面固定不动,将H面绕OX轴向转90度,将W面绕OZ轴向转90度。 14.三面投影系中V面和H面垂直相交于轴,V面和W面垂直相交于轴,H面和W面垂直相交于轴。 三、判断题 1.中心投影法所得到的投影都是放大的影子()

2.平行投影法所得到的影子都是不变形的() 3.正投影法就是投影线垂直于形体投影() 4.平行投影法所得到的投影都是缩小的() 5.斜投影法就是投影线与投影面相对倾斜() 6.正投影时观察者距离形体越近所得到的投影就越大() 7.三面投影图应具有长对正,高平齐,宽相等的关系() 8.平行于H面的直线就叫水平线() 四、选择题 1.三面投影中正立面图和俯视图的关系为() A.长对正 B.高平齐 C.宽相等 2.直线倾斜于投影面时,其投影() A.反映实长 B.大于实长 C.小于实长 3.平面平行于投影面时,其投影() A.大于原图形 B.全等于原图形 C.小于原图形 4.产生积聚现象的原因是() A.平行 B.垂直 C.倾斜 5.投影面上的投影轴,高的方向对应着() A. OX轴 B.OY轴 C.OZ轴 6.正立面投影面用符号()表示 A. V B. H C. W 一、填空题 1.剖视图按照被剖切形体的位置一般可分为、、三类。 2.剖面图按其表达方式可分为、、三种。 3.一组剖切符号一般应有三方面内容:即、、。 4.物体被剖开后,只对被剖断面进行正投影的方法叫。

西北工业大学-数字电子技术基础-实验报告-实验2

数字电子技术基础第二次实验报告 一、题目代码以及波形分析 1. 设计一款可综合的2选1多路选择器 ①编写模块源码 module multiplexer(x1,x2,s,f); input x1,x2,s; output f; assign f=(~s&x1)|(s&x2); endmodule ②测试模块 `timescale 1ns/1ps module tb_multiplexer; reg x1_test; reg x2_test; reg s_test; wire f_test; initial s_test=0;

always #80 s_test=~s_test; initial begin x1_test=0; x2_test=0; #20 x1_test=1; x2_test=0; #20 x1_test=0; x2_test=1; #20 x1_test=1; x2_test=1; #20 x1_test=0; x2_test=0;

#20 x1_test=1; x2_test=0; #20 x1_test=0; x2_test=1; #20 x1_test=1; x2_test=1; end multiplexer UUT_multiplexer(.x1(x1_test),.x2(x2_test),.s(s_test),.f(f_test)); endmodule ③仿真后的波形截图

④对波形的分析 本例目的是令s为控制信号,实现二选一多路选择器。分析波形图可以知道,s为0时,f 输出x1信号;s为1时,f输出x2信号。所以实现了目标功能。 2. 设计一款可综合的2-4译码器 ①编写模块源码 module dec2to4(W,En,Y); input [1:0]W; input En; output reg [0:3]Y; always@(W,En) case({En,W}) 3'b100:Y=4'b1000; 3'b101:Y=4'b0100; 3'b110:Y=4'b0010;

数字电子技术基础答案

Q 1 CP Q 1 Q 0 &&D 1D 0第一组: 计算题 一、(本题20分) 试写出图示逻辑电路的逻辑表达式,并化为最简与或式。 解:C B A B A F ++=C B A B A F ++= 二、(本题25分) 时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。 (1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能; 解:(1)100Q Q D =,101Q Q D =; (2)00→10→01 (3)三进制移位计数器 三、(本题30分)

由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 k Ω,C =5μF 。 (1)说明电路的功能; (2)计算电路的周期和频率。 解:(1)多谐振荡器电路 (2)T 1=7s , T 2=3.5s 四、(本题25分) 用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。 "1" 解: (1)状态表如图所示 (2)十进制计数器 (3)输出Z 的序列是0010001100 C R R CC u o

第二组: 计算题 一、(本题20分) 逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。 B 二、(本题25分) 试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F一定等于1,2、A、B、C中有两2个以上等于1,则输出F=1。 试:(1)写出表决电路的真值表; (2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。 解: (1)真值表

数字电子技术基础实验

《数字电子技术基础实验》 实验报告 学院: 学号: 姓名: 专业: 实验时间: 实验地点: 2016年12月

Figure 5.51n位移位寄存器 一、实验目的及要求 编写testbench 验证Figure 5.51源代码功能,实现n位移位寄存器。 了解并熟悉移位寄存器的工作原理功能; 熟悉n位移位寄存器的逻辑功能。 所需功能:实现所需功能需要R,Clock,L,w,Q,5个变量,其中参数n 设为缺省值16,以定义触发器的个数。 当时钟信号Clock从0变为1时刻,正边沿触发器做出响应: 当L=0时,对输出结果Q进行向右移位,将w的值赋给Q的 最高位,实现移位; 当L=1时,将输入R的值寄存在Q中; 所需EDA工具及要求: Modelsim: 1、在Modelsim中建立工程,编写Figure 5.51模块的源码; 2、编写Figure 5.51的测试模块源码,对Figure 5.51进行仿真、测 试,观察仿真波形图并进行分析等; Synplify Pro: 1、使用Synplify Pro对Figure 5.51进行综合,得到RTL View、 Technology View、综合报表等,进行观察、分析等; 二、实验内容与步骤 1、在Modelsim中建立工程,编写Figure 5.51模块的源码; 本题实现的是一个n位移位寄存器,触发器对时钟信号Clock敏感,为正边沿敏感型。L实现对Q的控制,若L=1,则将R寄存到Q中;若L=0,则对Q向右移位。 如下图是一个4位移位寄存器 图表说明了该四位移位寄存器的移位过程

module shiftn (R, L, w, Clock, Q); parameter n = 16; input [n-1:0] R; input L, w, Clock; output reg [n-1:0] Q; integer k; always @(posedge Clock) if (L) Q <= R; else begin for (k = 0; k < n-1; k = k+1) Q[k] <= Q[k+1]; Q[n-1] <= w; end endmodule 这是可用于表示任意位宽的移位寄存器的代码,其中参数n设为缺省值16,以定义触发器的个数。R和Q的位宽用n定义,描述移位操作的else 分支语句用for循环语句实现,可适用于由任意多个触发器组成的移位操作。 2、编写Figure 5.51的测试模块源码,对Figure 5.51进行仿真、测试,观察仿真波形图并进行分析等; `timescale 1ns/1ns module shiftn_tb;

数字电子技术基础习题及答案..

; 数字电子技术基础试题 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。【 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1

2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 ( C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 " 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3 . A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 \ A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式

数字电子技术试卷和答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.100001100001是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10) 1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。 ( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 ) 5.计数器可作分频器。 ( 对 ) 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1 ,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

基础工业工程试卷A卷

基础工业工程学 课程试卷 2009 ~2010 学年 第 1 学期 开课学院: 机械学院 课程号:11008820 考试日期:2009-11-22 考试方式: 考试时间: 120 分钟 注:1.大标题用四号宋体、小标题及正文推荐用小四号宋体;2.按A4纸缩小打印一、 单项选择题(每题1分,共25分) 1. 目视管理是( )的生产活动: A. 以清晰的、标准化的视觉显示信息,落实定置设计 B. 采用与现场工作状况相适应的信息传导信号,以便能及时地控制生产作业 C. 利用形象直观,色彩适宜的各种视觉感知信息来组织现场 D. 将与现场密切相关的规章制度和工作标准,时间标准公布于众,展示清楚 2. 在进行作业测定时,选择一个( )是很重要的。 A.标准速度 B.标准动作 C. 合格工人 D. 熟练工人 3. 制定标准时间最科学、客观、令人信服的方法是( ) A.经验判断法 B.统计分析法 C.作业测定法 D.工作衡量法 4. 利用手指充分控制物体的动素名称为( )。 A 伸手 B. 移物 C. 握取 D. 持住 5. 利用器具或装置所做的动作,称为( )。 A.握取 B.装配 C.拆卸 D.使用 6. 动素握取的形象符号为( ) A B. C. D . 7. 动素装配的形象符号为( ) A. B. C. D. 8. 动素移动工件的形象符号为( ) A. B. C. D. 9. 消耗性动素为( ) A. 伸手、移物、持住 B. 计划、休息、延迟、故延 C. 装配、检查、使用 D. 检查、寻找、预定位 10. 双手的动作应该( ) A.同时开始并同时完成其动作 B.不同时空闲 C.反向并同时进行 D.同时而对称 11. 工具、物料应( ) A. 放在固定的位置 B.布置在工作者前面近 C. 依最佳之顺序排列 D. 置于固定处所及工作者前面近处,并依最佳的工作顺序排列 12. 在机器加工的过程中,( )的工作是为了保证机器加工得以实现的辅助操作,对 工件本身的变化不直接起作用,因此应尽量减少这部分工作所占的时间。 A. 开机 B.停机 C. 手动 D. 装卸工件 13. 经济学家用( )来衡量生产系统这种转换功能。 A.经济效益 B.效率 C. 生产率 D. 效率 14. 生产就是( ) A.制造产品和提供服务 B.一种转换功能 C. 创造物质和经济财富 D. 人类最基本最重要的一项活动 命题人: 组 题人: 审题人: 命 题时间: 教务处制 学院 专业、班 年级 学号 姓名 公平竞争、诚实守信、严肃考纪、拒绝作弊 封 线 密

数字电子技术试卷及答案

一、单项选择题(每小题1分,共15分) 在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。 1.一位十六进制数可以用多少位二进制数来表示( C ) A . 1 B . 2 C . 4 D . 16 2.以下电路中常用于总线应用的是( A ) 门 门 C. 漏极开路门 与非门 3.以下表达式中符合逻辑运算法则的是( D ) ·C =C 2 +1=10 C.0<1 +1=1 4.T 触发器的功能是( D ) A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D ) .3 C 6.多谐振荡器可产生的波形是( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C ) .2 C 8.引起组合逻辑电路中竟争与冒险的原因是( C ) A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。 9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制 10.N 个触发器可以构成能寄存多少位二进制数码的寄存器( B ) +1 11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为 ( B ) =A B ,K =B A =A B ,K =B A =B A +,K =A B =B A ,K =A B 12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )

数字电子技术实验报告

实验一组合逻辑电路设计与分析 1.实验目的 (1)学会组合逻辑电路的特点; (2)利用逻辑转换仪对组合逻辑电路进行分析与设计。 2.实验原理 组合逻辑电路是一种重要的数字逻辑电路:特点是任何时刻的输出仅仅取决于同一时刻输入信号的取值组合。根据电路确定功能,是分析组合逻辑电路的过程,一般按图1-1所示步骤进行分析。 图1-1 组合逻辑电路的分析步骤 根据要求求解电路,是设计组合逻辑电路的过程,一般按图1-2所示步骤进 行设计。 图1-2 组合逻辑电路的设计步骤 3.实验电路及步骤 (1)利用逻辑转换仪对已知逻辑电路进行分析。 a.按图1-3所示连接电路。 b.在逻辑转换仪面板上单击由逻辑电路转换为真值表的按钮和由真值表导出 简化表达式后,得到如图1-4所示结果。观察真值表,我们发现:当四个输入变量A,B,C,D中1的个数为奇数时,输出为0,而当四个输入变量A,B,C,D 中1的个数为偶数时,输出为1。因此这是一个四位输入信号的奇偶校验电路。

(2)根据要求利用逻辑转换仪进行逻辑电路的设计。 a.问题提出:有一火灾报警系统,设有烟感、温感和紫外线三种类型不同的火 灾探测器。为了防止误报警,只有当其中有两种或两种以上的探测器发出火灾探测信号时,报警系统才产生报警控制信号,试设计报警控制信号的电路。 b.在逻辑转换仪面板上根据下列分析出真值表如图1-5所示:由于探测器发出 的火灾探测信号也只有两种可能,一种是高电平(1),表示有火灾报警;一种是低电平(0),表示正常无火灾报警。因此,令A、B、C分别表示烟感、温感、紫外线三种探测器的探测输出信号,为报警控制电路的输入、令F 为报警控制电路的输出。 图1-4 经分析得到的真值表和表达式

(完整版)重庆大学流体力学课程试卷.doc

第1页共4页 A卷 流体力学期末试卷B卷 第1学期开课学院:课程号:考试日期: 考试方式:开卷闭卷其他考试时间:120 分钟 一、填空题(共20 分,每空 2 分) 1. 作用在流体上的力按作用方式分有:质量力和表面力。 (4 分) p 2.液体静力学基本方程z c 的几何意义为液体中任意两点的测压 g 管水头相等;则物理意义为单位重量流体具有的位能不变。(4分) 3.尼古拉兹实验将流动分为五个区域,在各个区域内影响沿程阻尼系 数的因素不同,其中紊流光滑区影响的因素为 Re ,紊流粗糙区影响 的因素为 5 6 /d。(4分) H 4.圆管均匀流 3 l 2d 2 4 中,切应力与点到管 2 H z l 1d 1 轴的距离 r 成 1 正比,管轴处 切应力的值为0。(4分) 5.管嘴出流的工作条件是:(1)作用水头 H0<9m 、(2)管嘴长度 l<3~4d。(4 分) 二、名词解释(共10 分,每小题 5 分) 1.理想流体模型 答:当流体粘性较小,忽略它对计算精度不产生影响,因而假定流体不 具粘性,按理想流体计算,这个假定称理想流体模型。(5 分) 2.临界水深 答:明渠流动中,流量一定,断面形式一定,相应于比能最小时的水深。(5 分) 三、计算题(共70 分) 1.如图所示,两水池间的隔板处有一个圆柱体闸门,已知:圆柱体直径D=1m,垂直于图面长 L=1m;左池敞口,水深 H=6m;右池密闭, h=1m,且装有 U 形水银测压管,测压管读数 h 368mm 。求:作用在圆柱体闸门上的静水总压力。(15 分) 解: 1)右液面压强水头:( 5 分) h0水p0右 /水Hg h / 水 5.0mH 2O 故有:h h0水 6 H mH 2O 2)作用在圆柱体闸门上的静水总压力水平分力:(5分) P x0

数字电子技术试题及答案05

试卷五 一、填空题(20分) 1.数字信号只有 和 两种取值。 2.十进制123的二进制数是 ;八进制数是 ;十六进制数是 。 3.设同或门的输入信号为A 和B ,输出函数为F 。 若令B=0,则F= 若令B=1,则F= 4.三态门的输出有 、 、 三种状态。 5.设JK 触发器的起始状态Q=1 若令J=1,K=0,则=+1n Q 。 若令J=1,K=1,则=-1n Q 。 6.BCD 七段翻译码器输入的是 位 码,输出有 个。 7.一个N 进制计数器也可以称为 分频器。 8.有一个6位D/A 转换器,设满度输出为6.3V ,输入数字量为110111,则输出模拟电压为 。 9.设ROM 容量为256字×8位,则它应设置地址线 条,输出线 条。 10.用256字×4位RAM ,扩展容量为1024字×8位RAM ,则需要 片。 二 、选择题(20分) 1. 离散的,不连续的信号,称为( ) A 、模拟信号 B 、数字信号 2. 组合逻辑电路通常由( )组合而成。 A 、门电路 B 、触发器 C 、计数器 3. 十六路数据选择器的地址输入(选择控制)端有( )个 A 、16 B 、2 C 、4 D 、8 4. 一位8421BCD 码译码器的数据输入线与译码输出线的组合是( ) A 、4:6 B 、1:10 C 、4:10 D 、2:4 5. 能实现脉冲延时的电路是( ) A 、多谐振荡器 B 、单稳态触发器 C 、施密特触发器 6.8线—3线优先编码器的输入为70I I - ,当优先级别最高的7I 有效时,其 输出012Y Y Y 的值是( ) A 、111 B 、010 C 、000 D 、101 7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 、J=K=0 B 、J=K=1 C 、J=O ,K=1 8.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( ) A 、1011—0110—1100—1000—0000 B 、1011—0101—0010—0001—0000 9.有一位二进制数码需要暂时存放起来,应选用( )

工程地质 重庆大学练习库及答案

4、变质作用的主要类型有______、______和______三类。 5、岩石的工程性质包括:______、______和______。 6、 根据《建筑地基基础设计规范》(GBJ 50007-2002)和《岩土工程勘察规范》(GB50021-2001),作为建筑地基的土,可分为:______、______、______、______、______和______。 7、 地下水按含水层性质可分为______、______和______三种。 9、 湿陷性黄土又可分为______和______。 11、 粘土矿物主要是指______、______、______。

12、 地质年代分为______地质年代和______地质年代。 13、 岩土的水理性质:______、______、______和______。 14、 从地质作用来看,可以将垭口归纳为______、______和______三个基本类型。 15、 河流沉积物区别于其它成因沉积物的重要特征是______和______。 16、 20、 一个地区在今后一定时期内可能普遍遇到的最大地震烈度称为______。 21、 风化作用的主要类型有______、______和______。

22、 根据工程重要性等级、场地复杂程度等级和地基复杂程度等级,勘察可划分为_______个等级。 23、 变质作用的主要因素有______、______、______。 24、 山坡是山岭地貌形态的基本要素之一,按山坡的纵向轮廓分类,山坡可分为______、______、______和______。 25、 按堆积年代的不同,土可分为______、______和______。 26、 河流流水对风化物的搬运方式有______、______、______三种。 27、 岩浆岩按照SiO2的含量分为______、______、______、______。 28、 30、 河流的侧蚀作用使河谷变______和变弯。

数字电子技术基础第三版第一章答案

第一章数字逻辑基础 第一节重点与难点 一、重点: 1.数制 2.编码 (1) 二—十进制码(BCD码) 在这种编码中,用四位二进制数表示十进制数中的0~9十个数码。常用的编码有8421BCD码、5421BCD码和余3码。 8421BCD码是由四位二进制数0000到1111十六种组合中前十种组合,即0000~1001来代表十进制数0~9十个数码,每位二进制码具有固定的权值8、4、2、1,称有权码。 余3码是由8421BCD码加3(0011)得来,是一种无权码。 (2)格雷码 格雷码是一种常见的无权码。这种码的特点是相邻的两个码组之间仅有一位不同,因而其可靠性较高,广泛应用于计数和数字系统的输入、输出等场合。 3.逻辑代数基础 (1)逻辑代数的基本公式与基本规则 逻辑代数的基本公式反映了二值逻辑的基本思想,是逻辑运算的重要工具,也是学习数字电路的必备基础。 逻辑代数有三个基本规则,利用代入规则、反演规则和对偶规则使逻辑函数的公式数目倍增。 (2)逻辑问题的描述 逻辑问题的描述可用真值表、函数式、逻辑图、卡诺图和时序图,它们各具特点又相互关联,可按需选用。 (3)图形法化简逻辑函数 图形法比较适合于具有三、四变量的逻辑函数的简化。 二、难点: 1.给定逻辑函数,将逻辑函数化为最简 用代数法化简逻辑函数,要求熟练掌握逻辑代数的基本公式和规则,熟练运用四个基本方法—并项法、消项法、消元法及配项法对逻辑函数进行化简。 用图形法化简逻辑函数时,一定要注意卡诺图的循环邻接的特点,画包围圈时应把每个包围圈尽可能画大。 2.卡诺图的灵活应用 卡诺图除用于简化函数外,还可以用来检验化简结果是否最简、判断函数间的关系、求函数的反函数和逻辑运算等。 3.电路的设计 在工程实际中,往往给出逻辑命题,如何正确分析命题,设计出逻辑电路呢?通常的步骤如下:

数字电子技术试题(含答案)

系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________ 期 末 考 试 试 题 (卷) 密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线

8、要使JK 触发器处于计数状态,则必须使( ) A.J=K=1 B.J=K=0 C.J=0,K=1 D.J=1,K=0 9、下列触发器中没有计数功能的是( ) A.RS 触发器 B.T 触发器 C.JK 触发器 D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( ) 二、填空题:(请在答题纸答题)(每空2分,共30分) 1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。 2、组合电路中的冒险,偏“1”冒险Y = ___________,偏“0”冒险Y = ___________。 3、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。 4、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。 5、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。 6、计数器按CP 脉冲的输入方式可分为___________和___________。 三、化简题(请在答题纸答题)(每小题5分,共10分) 1、用公式证明等式,()()AB AB A B A B +=++ 2、用卡诺图化简函数为最简单的与或式(画图)。 (0,1,3,4,5,7,)Y m =∑ 四、根据已知条件,画出输出波形(请在答题纸答题)(每题10分,共20分) 1、已知逻辑门与输入波形,作出Y 的波形 Y A

数字电子技术基础习题及答案

《数字电子技术》习题 一. 单项选择题: 1.十进制数128的8421BCD码是()。 A.10000000 B. 000100101000 C.100000000 D.100101000 2.已知函数F的卡诺图如图1-1, 试求其最简与或表达式 3. 已知函数的反演式为 ,其原函数为()。 A. B. C. D. 4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V; (B)不使用的输入端接1; (C)输入端可串接电阻,但电阻值不应太大; (D)OC门输出端可以并接。 5.欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器 B.施密特触发器 C.A/D转换器 D.移位寄存器 6.下列A/D转换器中转换速度最快的是()。 A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型 7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。 A. 10 B. 11 C. 12 D. 8

8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA?I iH≤20μA。G1输出低电平时输出电流的最大值为 I OL(max)=10mA,输出高电平时最大输出电流为 I OH(max)=–0.4mA 。门G1的扇出系数是()。 A. 1 B. 4 C. 5 D. 10 9.十数制数2006.375转换为二进制数是: A. 11111010110.011 B. 1101011111.11 C. 11111010110.11 D. 1101011111.011 10. TTL或非门多余输入端的处理是: A. 悬空 B. 接高电平 C. 接低电平 D.接”1” 二.填空题(每小题2分,共20分) 1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。 2. 写出四种逻辑函数的表示方法: __________________________________________________________ _____; 3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑; 4. 把JK触发器改成T触发器的方法是_____________。 5. 组合逻辑电路是指电路的输出仅由当前的_____________决定。 6. 5个地址输入端译码器,其译码输出信号最多应有 _____________个。 7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做 _____________。 8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。 9.N个触发器组成的计数器最多可以组成_____________进制的计数器。 8. 基本RS触发器的约束条件是_____________。 三.电路分析题(36分)

数字电子技术试卷及答案五套

数字电子技术试卷 一、选择题: A组: 1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的 A、00100 B、10100 C、11011 D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是(D) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是(D) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、555定时器不可以组成D。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K触发器 6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、(D)触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是(A)电路 A、并行比较型 B、串行比较型 C、并-串行比较型 D、逐次比较型 9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器 10.(电子专业作)对于VHDL以下几种说法 错误的是(A ) A VHDL程序中是区分大小写的。 B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚 D 结构体是描述元件内部的结构和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制 2、十进制数6在8421BCD码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000

数字电子技术基础答案

数字电子技术基础答案 第1章 自测题 1.1填空题 1. 100011.11 00110101.01110101 11110.01 1E.4 2. 4 3. n 2 4. 逻辑代数 卡诺图 5.)(D C B A F += )(D C B A F +=' 6.))((C B D C B A F +++= 7. 代数法 卡诺图 8. 1 1.2判断题 1. √ 2.√ 3. × 1.3选择题 1.B 2.C 3.C 1.4 A F =1⊙B AB F =2 B A F +=3 1.5 1.6 C L = 1.7 AB C B A BC Y ++= 习题 1.1 当000012=A A A ,7A 到3A 有1个不为0时,就可以被十进制8整除 1.2 (a)AC BC AB L ++=(b )B A AB L += (c)C B A S ⊕⊕= AC BC AB C ++=0 1.3略 1.4 (1) )(B A D C F ++=)(1 ))((1B A D C F ++=' (2) )(B A B A F ++=)(2 ))((2B A B A F ++=' (3) E D C B A F =3 DE C AB F =' 3

(4) )()(4D A B A C E A F +++=)( ))()((4D A C AB E A F +++=' 1.5 C B A F ⊕⊕= 1.6 (1) B A C B C A L ++= (2) D B C B D C A L +++= (3) AD L = (4) E ABCD L = (5) 0=L 1.7 C B A BC A C AB ABC C B A L +++=),,( 1.8(1) ABD D A C F ++=1 (2) BC AB AC F ++=2 (3) C A B A B A F ++=3 (有多个答案) (4) C B A D C AB C A CD F +++=4 (5) C B A ABD C B A D B A F +++=5 (6) 16=F 1.9 (1) AD D C B B A F ++=1 (2) B A AC F +=2 (3) D A D B C B F ++=3 (4) B C F +=4 1.10 (1) C A B F +=1 (2) B C F +=2 (3) D A B C F ++=3 (4) C B A D B D C F ++=4 1.11 C A B A D F ++= 1.12 (1) D B A D C A D C B F ++=1(多种答案) (2) C B BCD D C D B F +++=2 (3) C B C A D C F ++=3 (4) A B F +=4 (5) BD D B F +=5 (6) C B D A D C A F ++=6(多种答案) (7) C A D B F +=7(多种答案) (8) BC D B F +=8(多种答案) (9) B D C F +=9 1.13 略 第2章 自测题 2.1 判断题 1. √ 2. √ 3. × 4. √ 5. √ 6. √ 7. × 8. √ 9. × 10√ 2.2 选择题 1.A B 2.C D 3.A 4.B 5.B 6.A B D 7.C 8.A C D 9.A C D 10.B 习题 2.1解:ABC Y =1

(精选)重庆大学数电试卷合集

重庆大学《数字电子技术(Ⅱ)》课程 试卷 A卷 B卷 2012 ~2013 学年第 2 学期 开课学院:电气工程学院课程号:考试日期: 2013-6 考试方式: 开卷闭卷 其他考试时间: 120 分钟 一、设计题(20分): 采用同步置数的方式,利用74LS160设计365进制的计数器,各位之间为十进制关系。 解: 二、分析题(20分): 下图为16×4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。在CLK信号作用下,输出波形如 图所示。计算ROM中的数据表。 解: 三、设计题(10分): 用D触发器设计一个同步串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输 出为0。例如: 输入A 101100111011110 输出Y 000000001000110 解:1)画出原始状态图 2)状态化简 3)状态编码 原始状态图化简以后的状态图 1/0 A/Y 0/0 1/0 0/0

由状态图可得到复合卡诺图图: n AQ Y 1 = n n n n n n Q Q A Q AQ AQ Q 0 110 1011?=+=++ D 触发器的特性方程为1,01 ==+i D Q i n i 得: n n n n Q Q A D AQ AQ D 010101?=+= 5) 检查自启动: 可以自启动。 6)画逻辑图 四、分析题(10分): 试分析下图时序电路的功能。 解: 1)) () () (2 10120111 0210↓=↓=↓?=+++CP Q Q Q Q Q Q Q CP Q Q Q n n n n n n n n n 2) 画出波形图:(略) 3) 画出状态图 异步五进制加法计数器 1D Q FF 1 C1 & CP A Y 1D Q FF 0 C1 ≥1 11 011 00 1/1 0/0 11+n Q 的卡诺图 n n Q Q 01 00 01 11 10 A 0 0 0 ╳ 0 1 0 1 ╳ 1 n n Q Q 01 00 01 11 10 A 0 0 0 ╳ 0 1 1 ╳ 10+n Q 的卡诺图 二进制状态图 00 01 10 1/0 A/Y 1/0 1/1 0/0 0/0 0/0 复合卡诺图 n n Q Q 01 00 01 11 10 A 0 00 0 00 0 ╳ 00 0 1 01 0 10 0 ╳ 10 1 n n Q Q 0 1 00 01 11 10 A 0 0 0 ╳ 0 1 0 ╳ 1 输出Y 的卡诺图 000 /0 001 010 011 100 111 110 101 /0 /0 /0 /1 /1 /1 /1

施工图重大变更与一般变更的界定56538

房屋建筑重大变更与一般变更的界定 对已经审查合格的勘察设计进行变更时,凡涉及工程建设标准强制性条文以及进行下列变更时,均应视为重大变更,必须向原审批部门和审查机构重新报审: (一)岩土工程勘察报告 1、更改地质时代、地貌单元及重新划分岩土分层; 2、修改或提供新的有关岩土层的物理力学指标; 3、施工时发现与勘察报告不相符,需进行的工程勘察补勘或施工勘察; 4、施工时发现或因施工造成的不良地质作用影响场地稳定性而进行的补勘; 5、设计文件在建筑规模、平面形状和尺寸、结构的抗震设防等级、结构体系、荷重、基础形式、基础埋深等方面的重大变更,造成原勘察报告不能满足要求时而进行的补充勘察工作。 (二)施工图设计文件 1、建筑 (1)改变建筑规模(如:改变建筑基地面积及范围、增减层数及建筑面积),改变建筑标准(如:增减中央空调系统等); (2)改变层高、建筑总高度; (3)改变建筑物的使用性质; (4)改变建筑平面形状和外形尺寸,改变建筑内部的平面布局、主要功能空间布局和尺寸; (5)改变建筑外立面色彩、风格; (6)改变建筑的墙体材料、装修材料、防水材料、保温隔热材料及保温系统、门窗材料或构造措施从而使建筑物的消防安全、节能性能等主要功能发生变化的; (7)改变建筑造型,并涉及主体结构的改变; (8)增加或减少楼梯的数量和形式、电梯的数量;

(9)增加或减少门窗数量与尺寸; (10)改变消防设施、消防分区、疏散通道等。 2、结构 (1)改变建筑结构的抗震设防烈度、设防类别或抗震等级; (2)改变建筑结构体系; (3)改变承重构件的布置和传力途径,改变主要荷载,改变砌体结构抗震墙的位置; (4)改变基础形式或地基处理形式; (5)改变主要结构材料等级(如材料强度、配筋等); (6)增、减结构伸缩缝、沉降缝、防震缝的数量。 (7)改变结构的用途和使用环境(如楼面改为公共浴室、桑拿、有水的娱乐等)。 3、给排水 (1)改变给水、排水系统和涉及环保、卫生、公共利益的设施;(2)改变消防系统和涉及人身、财产安全的设施。 4、暖通 (1)改变集中冷热源方案; (2)改变防排烟系统及设施; (3)改变空调系统; (4)改变建筑防火分区、防烟楼梯间位置、建筑加层、面积改变、层高改变、功能改变等。 5、电气 (1)改变用电负荷等级、一级配电电压及系统结线、系统容量、低压配电系统(一、二级)结线形式等; (2)改变防雷类别、雷电防护做法、接地形式等; (3)改变火灾自动报警保护对象级别、系统形式、联动控制、探测器选择、系统供电等;

相关文档
最新文档