2018微机原理接口技术复习题
2018 年《微机原理及接口》复习题
一、填空题
1 . 中断的响应过程包括中断申请、中断相应、()。
2. 存储器芯片与CPU之间的连接,实质上就是与()、()
和控制总线的连接。
3. CPU与外设的输入、输出方式包括程序控制方式、()、DMA 方式。
4. 复位后系统从内存的()开始执行指令。
5. 8086存储器采用的是分体结构,即1MB的存储空间分成两个512KB的存
储体,一个存储体包含(),另一个存储体包含
()。
6 . 存储器空间的划分和地址编码是靠地址线来实现的:采用地址线的
()产生片选信号,实现对存储芯片的选择;采用地址线的低
位实现()。
7?微型计算机系统的工作过程是取指令一分析指令-()的不断循环的过程。
8. 8086CPU的指令队列大小为())
9. 位于芯片内部的叫(),()用来连接
计算机系统的各个主要部件。
10. 只有执行IN指令才出现I/O (),执行OUT指令才出现I/O
()。
1 .8086CPU的Ready信号是由外部硬件产生的。()
2 .RAM 必须定时刷新,否则所存信息就会丢失。()
3 .段内转移指令执行结果要改变IP、CS的值。()
4 . 8086/8088 构成的微机中,每个主存单元对应两种地址:段地址和偏移地址。()
示该端有中断请求。()
5 .对于8259A的中断请求寄存器IRR,当某一个IRi端呈现高电平时,则表示该端有中断请求。()
6 .若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与
IR5 对
应的中断类型码为45耳()
7 .在存储器的层次结构中,越远离CPU勺存储器,其存取速度越慢,存储
容量越大,价格越低。()
8 . 存储器的存取速度可用存取时间和存取周期两个时间参数来衡量,其
中后者比前者大。()
9 .中断返回指令IRET总是排在中断子程序的最后。()
10 .指令MOV AX,[3070H]中源操作数的寻址方式为直接寻址。()1 .微型计算机是由()和()两大部分组成的。2.系统总线包括()、(
)、()。
3.微型计算机软件系统包括()和()两部分。
4.立即寻址方式所提供的操作数直接包含在()中。
5 . 8086/8088CPU 的数据线和地址线是以()方式轮流使用的。
6、每一条指令一般都由()和()来构成。
7 . CPU中的总线接口部件BIU,根据执行部件EU的要求,完成(CPU与(存储器)或(I/O 设备)的数据传送。
8、若某中断向量为08H,则该中断的中断服务子程序的入口地址在中断向量表
中的物理地址范围为()?()。
9、根据以下要求用一条指令写出相应的操作:
(1)、把BX和DX的内容相加,结果送入DX中。()(2)、用寄存器BX和位移量0B2H的寄存器相对寻址方式把存贮器中的一个
字和(CX的内容相加,结果送入该存贮器中。()(3)、用寄存器BX和SI的基址变址寻址方式把存贮器中的一个字节与AL
寄存器的内容相加,结果送入AL寄存器中。()
10. 8086 中的BIU 由()个()位段寄存器、一个()
位指令指针、()字节指令队列、()位地址加法器和控制电路
组成。
11. 若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对
应的中断类型码为()。
12 .指令MOV AX,[3070H]中源操作数的寻址方式为()。
13、CPU与外设传送的三种信息是()和()及()。
14 . 8086/8088 构成的微机中,每个主存单元对应两种地址:()和()。
15、CPU与外设交换信息时,有三种常见的输入输出方法,它们分别是:
()和()及()。
16、8255有两个控制字,它们分别是()和()。
17.在()方式下,输入输出指令中直接给出接口地址,且接口地址由一个
字节表示。
18.对于8259A的中断请求寄存器IRR,当某一个IRi端呈现()时,则表示该端
有中断请求。
19 ?在汇编语言程序设计中有三种程序设计方法,它们分别是()、()、
()。
20 ?内存用来存贮当前运行所需要的()和()。
21 . 8086/8088 构成的微机中,每个主存单元对应两种地址:___________ 和
22.对于8259A的中断请求寄存器IRR,当某一个IRi端呈现时, 则表示该端有中断请求。
23从大的功能部件来看,微型计算机的硬件主要由、、I/O
接口和I/O设备组成,各部分之间通过系统总线相连,系统总线按功能分主要有三类
、、。
24外部中断可以分为和,中断允许标志位对其中
的没有影响。
25在存储器的层次结构中,越远离CPU的存储器,其存取速度(),存储容量(),价格()。
26.8088/8086 有根地址线,可寻址的内存范围为,其中的每个存储单元都有一个唯一的地址。
27若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对应的中断类型码为 ____________ 。
28.在存储器的层次结构中,越远离CPU的存储器,其存取速度__________________ ,存储容量 _____________ ,价格 ______________ 。
29由于外设处理数据的时间一般比CPU时间长的多,所以输入接口要求对数据具有能力,常用三态门实现,输出接口要求对数据具有能力。
30芯片的片选信号则是通过CPU的高位地址线译码得到,用全部的高位地址信号作为译码信号称为,用部分高位地址信号(而不是全部)作为
译码信号称为,其中方式,芯片的地址是唯一确定的
31可编程定时计数器8253共占用个I/O地址,工作方式有种,其中自动重复计数的工作方式是 ________ 、。
32存储器的存取速度可用(存取时间)和(存取周期)两个时间参数来衡量,其中后者比前者大。
33微型计算机的软件系统包括_____________ 和。
34. 8251是一种可编程______________ 信接口芯片,它支持 ______________ 通
信规程。
35. 中断返回指令IRET总是排在最后。
36中断号16H的中断向量表地址的首址为。
37. CPU与外设间的数据传输方式有无条件传输方式、方式、
______________ 方式及______________ 方式。
38. 堆栈操作遵循原则。
39 ?半导体存贮器分为()和()。
40、汇编语言源程序有两种语句,即:指令性语句和指示性语句。
41、8086CPU的每个总线周期至少包含_4_时钟周期。
42、微型计算机的二级存储体系是指Cache主存层次和主存-辅存层次。
43、计算机与外部信息交换的方式有两种,即串行通信和并行通信。
44、CPU与外设的输入输出方式有程序控制方式、中断方式、DMA方式。
45、A SCII是7位标准编码,它可以表示128 个符号。
46、解决中断优先权的方法有两种,即硬件方案和软件方案。
47、8086的指令由操作码和地址码组成。
48、8086存储器采用的是分体结构,即1MB的存储空间分成两个512KB的存储体,一个存储体包含偶数地址,另一个存储体包含奇数地址。
49、米用分段结构的存储器,任何一个逻辑地址都由段基址和偏移地址两部分构成。
50、中断的响应过程有中断申请、中断响应、中断处理。
51、8255A芯片的工作方式有三种,分别是基本输入输出方式、选通输入输出方
二、选择题
1 ?指令指针寄存器中存放的是()
A. 当前指令
B. 下一条要执行的指令
C.操作数地址
D. 下一条要执行指令的地址
2. 对于下列程序段:
AGAIN; MOV AL,[SI]
MOV ES:[DI],AL
INC SI
INC DI
LOOP AGAIN
也可用指令()完成同样的功能。
A. REP MOVSB
B. REP LODSB
C. REP STOSB
D. REPE SCASB
3?由段寄存器、段偏移地址所确定的物理地址是这样产生的()
A. 物理地址=段寄存器的内容X 8+偏移地址
B .物理地址二偏移地址X 8
C. 物理地址=段寄存器内容X 20+偏移地址
D. 物理地址=段寄存器内容X 16+偏移地址
A. CPU勺内部寄存器B ?内部存储器
4 .寄存器寻址的操作数包含在()中
C.指令 D ?外部存储器
5. 以下()不属于中断的主要作用。
A. 实现“并行”处理
B. 实现实时处理
C.实现故障处理
D. 实现串行操作
6 ?以下()不属于I/O端口。
A. 数据端口
B. 状态端口
C.命令端口
D. 通用端口
7.
Pentium CPU有32根地址线,能够寻址的最大存储空间是()
A. 64KB
B.1MB.
C.1GB
D.4GB
8. 若READY为低电平,此时CPU执行哪一个周期?()
A. T3周期 B .等待的时钟周期TW
C. T4周期 D . T1周期
9. 当8259A在全嵌套方式下工作时,优先级最高的中断请求端是()
A. IR4
B.IR3
C.IR0
D.IR7
10.8086CPU对存储器实现分段管理,每段最大存储空间为()。
A. 64KB
B.1MB
C.128KB
D.256KB.
1. 在8086/8088中,在T1状态,CPU往总线发出()信号。
A. 数据
B. 状态
C. 地址
D. 其他
2 .用8086CPU组成的PC机数据线是()。
A. 8条单向线
B. 16条单向线
C. 8条双向线
D. 16条双向线
3. 要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW应为()。A. 80HB. 28HC. E8HD. 01H
4 .在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令
字为()。
A. ICW1,ICW2,ICW3
B. ICW1,ICW2,ICW4
C. ICW1,ICW3,ICW4
D. ICW2,ICW3,ICW4
5 .6166为2Kx8位的SRAM芯片,它的地址线条数为()。