7段数码管静态显示实验指导

7段数码管静态显示实验

实验三

ZYNQ-SoC实验目的

了解7段数码管静态显示的原理

了解显示码

了解简单的时序概念

ZYNQ-SoC实验内容

通过在开发板上的8位7段数码管的

24位EMIO输出端口进行逻辑输出的

变化形成静态数字显示的演示效果。

通过在开发板上的7段数码管的EMIO 输出端口输出显示码和选择码显示8

个相同数字。

ZYNQ-SoC 效果截图

ZYNQ-SoC相关原理

打开Vivado

创建新项目

指定项目名称和路径

指定项目类型为RTL

选择是否添加源文件

选择是否添加约束文件

选择器件型号

检查项目生成报告

创建块设计

添加ZYNQ7 Processing System IP

添加PS部分的预设置

选择预设置的.TCL文件

设置EMIO

去掉AXI总线的接口

修改EMIO外部端口名并连接DDR和固定端口的外部连接

相关主题
相关文档
最新文档