三十秒倒计时

三十秒倒计时
三十秒倒计时

电子线路实训报告题目三十秒倒计时

院系专业

班级学号

学生姓名

指导教师

日期

目录

一题目要求与方案论证 (2)

1.1(实训题目)三十秒倒计时设计 (2)

1.1.1面包板 (2)

1.1.2集成芯片 (2)

二三十秒倒计时电子线路设计与实现 (6)

三结果与分析 (5)

3.1 (设计题的结果描述与分析)三十秒倒计时 (5)

3.2三十秒倒计时电路仿真图 (6)

四总结与体会 (7)

附录 (8)

一题目要求与方案论证

1.1三十秒倒计时设计

1.1.1面包板

面包板的构造:

面包板(集成电路实验板)是电路实验中一种常用的具有多孔插座的插件板,在进行电路实验时,可以根据电路连接要求,在相应孔内插入电子元器件的引脚以及导线等,使其与孔内弹性接触簧片接触,由此连接成所需的实验电路。图1为SYB—118型面包板示意图,为4行59列,每条金属簧片上有5个插孔,因此插入这5个孔内的导线就被金属簧片连接在一起。簧片之间在电气上彼此绝缘。插孔间及簧片间的距离均与双列直插式(DIP)集成电路管脚的标准间距2.54mm 相同,因而适于插入各种数字集成电路。

面包板使用注意事项:

插入面包板上孔内引脚或导线铜芯直径为0.4~0.6mm,即比大头针的直径略微细一点。元器件引脚或导线头要沿面包板的板面垂直方向插入方孔,应能感觉到有轻微、均匀的摩擦阻力,在面包板倒置时,元器件应能被簧片夹住而不脱落。面包板应该在通风、干燥处存放,特别要避免被电池漏出的电解液所腐蚀。要保持面包板清洁,焊接过的元器件不要插在面包板上。

1.1.2集成芯片

74LS169

图2 74LS169管脚图

169 的预置是同步的。当置入控制端(LOAD)为低电平时,在CLOCK上升沿作用下,输出端(QA-QD)与数据输入端(A-D)相一致。

169 的计数是同步的,靠CLOCK同时加在 4 个触发器上而实现。当ENP 和ENT 均为低电平时,在CLOCK上升沿作用下QA-QD同时变化,从而消除了异步计数器中出现的计数尖峰。当计数方式控制(U/D)为高电平时进行加计数,当计数方式控制(U/D)为低电平时进行减计数。当计数方式控制(U/D)为低电平时进行减计数ENP 、ENT 跳变与CLOCK无关。

169 有超前进位功能。当计数溢出时,进位端(RC OUT)输出一个低电平脉冲,其宽度为:加计数时为 Q0 的高电平部分;减计数时为 Q0 的低电平部分。利用ENP 、ENT 、RC OUT端,在不外加门电路的情况下,可级联成N位同步计数器。

引出端符号:

RC OUT 进位输出端(低电平有效)

CLOCK 钟输入端(上升沿有效)

ENT 计数控制端(低电平有效)

ENP 计数控制端(低电平有效)

A-D 并行数据输入端

LOAD 同步并行置入控制端(低电平有效)

QA-QD 输出端

U/D 加/减计数方式控制端

74LS48

74LS48是BCD-7段译码器/驱动器,其输出时OC门输出且高电平有效,专用于驱动LED七段共阴极显示数码管。由74LS48和LED七段共阴极数码管组成一位数码显示电路。

图3 74LS48管脚图

74LS02与74LS04管脚图

图4 74LS02管脚图

图5 74LS04管脚图

二 三十秒倒计时电子线路设计与实现

2.1三十秒倒计时电路设计

.5 V

图6 三十秒倒计时电路图

三结果与分析3.1 (设计题的结果描述与分析)三十秒倒计时

图7 三十秒倒计时成品图

3.2 三十秒倒计时电路仿真图

2.5 V

图8 三十秒倒计时仿真图

四总结与体会

通过了为期一周多的电子电工实训,我确实是学到了很多知识,拓展了自己的的视野。通过这一次的电子电工实训,增强了我的动手打操作的能力。让我掌握了各器件的工作原理和布线图,此间曲折可谓一语难尽。在此间也失败过,也曾一度热情高涨,从开始到结束心情复杂多变,点点滴滴回味无穷,生活也是这样,汗水预示着结果也见证着收获。劳动是人类生存永恒不变的话题。通过实训,我才真正领悟到“艰苦奋斗”这一词的真正含义,学到了在课堂上学不到的东西。

附录

相关主题
相关文档
最新文档