数字电子技术 试题
数字电路试题五套(含答案)

五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
数电试题及答案五套。

数字电子技术基础试题一一、 填空题22分 每空2分1、=⊕0A , =⊕1A ;2、JK 触发器的特性方程为: ;3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关;5、某数/模转换器的输入为8位二进制数字信号D 7~D 0,输出为0~25.5V 的模拟电压;若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 ;6、一个四选一数据选择器,其地址输入端有 个; 二、化简题15分 每小题5分用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15 2∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题10分 每题5分据输入波形画输出波形或状态端波形触发器的初始状态为0. 1、2、四、分析题17分1、分析下图,并写出输出逻辑关系表达式,要有分析过程6分2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程11分五、设计题28分1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常;列出控制电路真值表,要求用74LS138和适当的与非门实现此电路20分2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器;8分六、分析画图题8分V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表数字电子技术基础试题一答案一、填空题22分每空2分 1、A,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题15分 每小题5分 1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15=BD A +2 AC AD B A d m D C B A L ++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3)(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题10分 每题5分 1、 2、四、分析题17分 1、6分B A L ⊕=2、11分五进制计数器五、设计题28分 1、20分1根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭; 2由真值表列出逻辑函数表达式为:A B C R Y G 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1∑=)6,5,3,0(),,(m C B A R ∑=)4,2,1,0(),,(m C B A Y7),,(m C B A G =3根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图;2、8分六、分析画图题8分数字电子技术基础试题二一、填空题:每空1分,共15分1.逻辑函数Y AB C =+的两种标准形式分别为 、 ; 2.将2004个“1”异或起来得到的结果是 ;R D Q D Q C Q B Q A L D EPET 161CP D C B A&11CP3.半导体存储器的结构主要包含三个部分,分别是、、;4.8位D/A转换器当输入数字量10000000为5v;若只有最低位为高电平,则输出电压为v;当输入为10001000,则输出电压为v;5.就逐次逼近型和双积分型两种A/D转换器而言, 的抗干扰能力强, 的转换速度快;6.由555定时器构成的三种电路中, 和是脉冲的整形电路;7.与PAL相比,GAL器件有可编程的输出结构,它是通过对进行编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活;二、根据要求作题:15分1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现;2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形;三、分析图3所示电路:10分1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能;四、设计“一位十进制数”的四舍五入电路采用8421BCD码;要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图;15分五、已知电路及CP、A的波形如图4a b所示,设触发器的初态均为“0”,试画出输出端B和C的波形;8分六、用T触发器和异或门构成的某种电路如图5a所示,在示波器上观察到波形如图5b所示;试问该电路是如何连接的请在原图上画出正确的连接图,并标明T的取值;6分七、图6所示是164位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路;ROM中的数据见表1所示;试画出在CP 信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比;16分表1:地址输入数据输出A3 A2 A1 A0 D3 D2 D1 D00 0 0 0 0 0 0 1 0 0 1 0 1 1 1 1 0 0 0 0 0 0 1 1CP 波形如图所示:八、综合分析图7所示电路,RAM 的16个地址单元中的数据在表中列出;18分 要求:1说明555定时器构成什么电路 2说明74LS160构成多少进制计数器3说明RAM 在此处于什么工作状态,起什么作用4写出D\A 转换器CB7520的输出表达式U O 与d 9~d 0之间的关系; 5画出输出电压U o 的波形图要求画一个完整的循环;数字电子技术基础试题二答案0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 10 1 0 0 0 1 0 1 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0 0 0一、 填空每空1分,共15分1.)6,4,0()(,)7,5,3,2,1()(=∏===∑i M ABC Y i m ABC Y i i2.0 3.地址译码器、存储矩阵、输出缓冲器4.0.039、5.31 5.双积分型、逐次逼近型6.施密特触发器、单稳态触发器 7.结构控制字、输出逻辑宏单元、E 2CMOS二、根据要求作题:共15分1.CB AC B A P ⋅=+= 2.C Q B C B A Q BC C A P nn ⋅++⋅+=+=+1;OC 与非门实现如图:三、112701260125012401230122012101207A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D D m Y ii +++++++=∑=23该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y 端输出连续脉冲10110011;四、设用A3A2A1A0表示该数,输出F;列出真值表6分A3 A2 A1 A0 F 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 00 0 0 0 0 1 11 11 0 0 1 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1X XX X X X∑⋅⋅==12023)9,8,7,6,5(A A A A A m F五、六、T=1, 连线Q CP F ⊕=如图:七、 D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、(1) 555定时器构成多谐振荡器,发出矩形波;CP A B C D0 CPD1 D2 D3(2)74LS160构成九进制计数器,状态转换图如下:(3)RAM处于读出状态,将0000B~1000B单元的内容循环读出;(4))2222(2826677889910ddddDVVNnREFO+++=-=5输出电压波形图如下:数字电子技术基础试题三一、填空题:每空1分,共16分1.逻辑函数有四种表示方法,它们分别是、、和;2.将2004个“1”异或起来得到的结果是;3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是电路和电路; 4.施密特触发器有个稳定状态.,多谐振荡器有个稳定状态;5.已知Intel2114是1K 4位的RAM集成电路芯片,它有地址线条,数据线条;6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于kHz;完成一次转换所用的时间应小于; 7.GAL器件的全称是,与PAL相比,它的输出电路是通过编程设定其的工作模式来实现的,而且由于采用了的工艺结构,可以重复编程,使用更为方便灵活;二、根据要求作题:共16分3.试画出用反相器和集电极开路与非门实现逻辑函数CBABY+ =;2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式;三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形;设触发器的初始状态均为0;8分四、分析图5所电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能;10分五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0;要求使用两种方法实现:20分1用最少与非门实现,画出逻辑电路图;2用一片8选1数据选择器74LS151加若干门电路实现,画出电路图;六、电路如图6所示,其中R A=R B=10kΩ,C=0.1μf,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态共15分七、集成4位二进制加法计数器74161的连接图如图7所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数;试分析电路的功能;要求:15分1列出状态转换表;2检验自启动能力;3说明计数模值;数字电子技术基础试题三答案二、填空每空1分,共16分1.真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.TTL 、CMOS ;4.两、0 ;5.10 、4 ;6.20 、50μS;7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:共16分1.CB B AC B B A Y ⋅=+= 三、2. B C CA F C F B A F +==+=321;;四、1表达式7321742121m m m m Z m m m m Z +++=+++=2真值表3逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图: 1最简“与-或式”为:BCD D C B D C B D A D C B A Y++++=;“与非-与非式”为:BCD D C B D C B D A D C B A Y ⋅⋅⋅⋅= 与非门实现图略2六、1多谐振荡器;HzC R R f B A 4812ln )2(10=+=2驱动方程: 状态方程:⎩⎨⎧==⎩⎨⎧==⎩⎨⎧==232312123121;;;Q K Q J Q K Q J Q K Q J⎪⎪⎩⎪⎪⎨⎧+=+=+=+++311211212112323213Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q n n n状态转换图:3初态为000,五个周期后将保持在100状态;七、1状态转换图如下:2可以自启动;3模=8;数字电子技术基础试题四一、填空每题1分,共10分1. TTL门电路输出高电平为 V,阈值电压为 V;2. 触发器按动作特点可分为基本型、、和边沿型;3. 组合逻辑电路产生竞争冒险的内因是;4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;6. RAM的扩展可分为、扩展两种;7. PAL是可编程,EPROM是可编程;8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为 V;二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;G1、G2为OC门,TG1、TG2为CMOS传输门 10分三、由四位并行进位全加器74LS283构成图2所示: 15分1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0= ,W=2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0= ,W=3.写出XX3X2X1X0,YY3Y2Y1Y0,A与ZZ3Z2Z1Z0,W之间的算法公式,并指出其功能.四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形;设触发器的初态为0,画6个完整的CP脉冲的波形 15分五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示;15分1. 计算EPROM2716的存储容量;2.当ABCD=0110时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式;六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:20分1.画出74LS160的状态转换图;2.画出整个数字系统的时序图;3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图要求采用置数法;4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能;七、时序PLA电路如图所示: 16分1. 求该时序电路的驱动方程、状态方程、输出方程;2. 画该电路的状态转换表和状态转换图;3. 试对应X的波形如图所示,画Q1、Q2和Z的波形;4. 说明该电路的功能;数字电子技术基础试题四答案一、 填空题:1. 3.4 V 、1.4 V ;2. 同步型 、主从型 ;3. 逻辑器件的传输延时 ;4. 001 ;5. 积分型单稳态 ;6. 字扩展 、位扩展 ;7. 与阵列 、或阵列 ;8. 组合输出 ;9. 5/3 V ; 10.2/15 V ;二、1 C B B A C B AB Y +=⋅= 2 B A Z =三、1A =0时: Z =X +Y =0111; W =Co =0;2A =1时:1++=Y X Z =0100; 0==Co W ; 3电路功能为:四位二进制加/减运算电路:当A =0时,Z =X +Y ;当A =1时,Z =X -Y ;四、五、(1)存储容量为:2K×8;(2)数码管显示“6”;(3)BCDAmZ==7;六、1.状态转换图2.3.4.CPZ1 2 3 4 5 6 7 8 9 10 11 12 13七、1驱动方程和状态方程相同:⎪⎩⎪⎨⎧⋅⋅==⋅⋅==++1211112212Q Q X D Q Q Q X D Q n n输出方程:2121Z X Q Q X Q Q =⋅⋅+⋅⋅2状态转换表:状态转换图:3(4) 电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”;数字电子技术基础试题五一、填空每题2分,共20分1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;2.CAABY+=,Y的最简与或式为;3. 如图2所示为TTL的TSL门电路,EN=0时,Y为,EN=1时,Y= ;4. 触发器按逻辑功能可分为RSF、JKF、、和DF;5. 四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为;6. EPROM2864的有地址输入端,有数据输出端;7. 数字系统按组成方式可分为、两种;8. GAL是可编程,GAL中的OLMC称;9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V;10. 某3位ADC输入电压的最大值为1V,采用“取整量化法”时它的量化阶距为V;二、试分析如图3所示的组合逻辑电路; 10分1. 写出输出逻辑表达式;2. 化为最简与或式;3. 列出真值表;4. 说明逻辑功能;三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0要有设计过程; 10分四、试画出下列触发器的输出波形设触发器的初态为0; 12分1.2.3.五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统;试分析:10分1当X3X2X1X0=0011,Y3Y2Y1Y0=0011时,Z3Z2Z1Z0=T=2当X3X2X1X0=0111,Y3Y2Y1Y0=0111时,Z3Z2Z1Z0=T=3说明该系统的逻辑功能;六、试用74LS161设计一计数器完成下列计数循环10分七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器; 22分1. CB555构成什么功能电路2. 当2K 的滑动电阻处于中心位置时,求CP2频率3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y 的频率;4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;5. 试说明电路输出Y 有哪几种输出频率成份 每一频率成份持续多长时间数字电子技术基础试题五答案二、 填空题:1. Y =0、Y =1 ;2.CA B A +=Y ;3. 高阻态、A Y =;4. TF 、T’F ;5. 1111 ;6. 13个、8个;7. 功能扩展电路、功能综合电路 ; 8. 与阵列、输出逻辑宏单元 ; 9. 5/3 ; 10. 1/8 ; 二、1逻辑表达式CB A YC B A AB Y ⊕⊕=⊕+=21)(2最简与或式:ABC C B A C B A C B A Y BCAC AB Y +++=++=213 真值表A B C Y 1 Y 2 0 0 00 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 010 1 0 1 0 1 1 1 0 0 1 1 1 1114逻辑功能为:全加器; 三、1真值表2逻辑表达式:75327532Y Y Y Y m m m m Y ⋅⋅⋅=+++=3用74LS138和与非门实现如下:四、五、1.Z 3Z 2Z 1Z 0=0110,T =0;2.Z 3Z 2Z 1Z 0=1110,T =1;3系统的逻辑功能为:两位BCD 数求和电路; 六、七、1多谐振荡器; 2HzC R R f CP 1101010)48248(43.12ln )2(163212≈⨯⨯⨯⨯+=+=-3状态转换图如下;74LS160构成九进制计数器;191CP Y f f =474LS194构成电路的状态转换图:5可输出4种频率的信号,它们的频率分别为:191CP f 、181CP f 、161CP f 、121CP f ;。
数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术考研题库

数字电子技术考研题库一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与(AND)、或(OR)、非(NOT)B. 异或(XOR)、同或(NOR)、与非(NAND)C. 与(AND)、或(OR)、异或(XOR)D. 与非(NAND)、或非(NOR)、非(NOT)2. 下列哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性二、简答题1. 解释什么是布尔代数,并给出几个基本的布尔代数定律。
2. 描述D触发器的功能,并说明其在数字电路中的应用。
三、计算题1. 给定逻辑电路图,求输出Y的逻辑表达式,并画出真值表。
(电路图略)2. 设计一个简单的数字电路,实现2位二进制数的加法运算,并给出电路图和逻辑表达式。
四、分析题1. 分析一个简单的组合逻辑电路,并确定其功能。
(电路图略)2. 讨论时序逻辑电路与组合逻辑电路的主要区别,并给出一个时序逻辑电路的实例。
五、设计题1. 设计一个数字电路,实现一个简单的交通信号灯控制系统。
2. 给定一个特定的应用场景,设计一个数字滤波器,并说明其工作原理。
六、论述题1. 论述数字电子技术在现代通信系统中的应用和重要性。
2. 分析数字信号处理技术与传统模拟信号处理技术的区别,并讨论其优缺点。
结束语本题库涵盖了数字电子技术的多个方面,包括基础概念、电路设计、逻辑分析等,旨在帮助学生全面复习和准备考研。
希望同学们能够通过这些练习题加深对数字电子技术的理解,并在考试中取得优异的成绩。
请注意,以上内容仅为示例,实际的考研题库会根据具体的课程大纲和考试要求进行设计。
数字电子技术习题附答案

注意:红色字体部分为简略参考答案,解题过程不全一、填空题。
面、不详细。
1.基本的逻辑门电路有,,S , %。
1 ---------------2.基本逻辑运算有与、或、非3种。
3.描述逻辑函数各个变量取值组合与函数值对应关系的表格叫里值表。
4.十进制数72用二进制数表示为1001000,用8421BCD码表示为皿10010。
二进制数111101用十进制数表示为_6L5.数制转换:(8F)16 = ( 143 )10= ( 10001111)2= (217 )8;(3EC)H = ( 1004 )D;(2003) D = (11111010011)B= ( 3723)O。
6.有一数码10010011,作为自然二进制数时,它相当于十进制数14L,作为8421BCD码时,它相当于十进制数93 _。
7. (35.75)10=( 100011.11 )2 = ( 00110101.01110101 )8421BCD。
8.在8421BCD码中,用工位二进制数表示一位十进制数。
9.在逻辑运算中,1+1=」;十进制运算中1+1= / ;二进制运算中1+1= 1010、表示逻辑函数功能的常用方法有逻辑表达式、逻辑真值表、卡诺图等。
11.将2004个“1”异或得到的结果是(0 )。
12. TTL门电路中,输出端能并联使用的有OC门和三态门。
13.在TTL与非门电路的一个输入端与地之间接一个10K Q电阻,则相当于在该输入端输入_高电平。
14. TTL与非门多余输入端的处理方法通常有接至正电源,接至固定高电平,接至使用端。
15. COM逻辑门是上极型门电路,而TTL逻辑门是辿极型门电路。
16.与TTL电路相比,COM电路具有功耗加、抗干扰能力出、便于大规模集成等优点。
17. TTL门电路的电源电压一般为 5 V, CMOS电路的电源电压为3-18 V。
18. OC门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等19.三态门输出的三态为1、0、高阳态。
数字电子技术试题及答案题库

姓名: ___________ 班级: ___________ 考号: ______________ 成绩: ______________ 本试卷共题号-一--二二三四(1) 四(2) 四(3) 四(4) 总分得分、填空题(每空1分,共20 分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD 码时,它相当于十进制数()°2. 三态门电路的输出有高电平、低电平和( )3种状态。
3. TTL 与非门多余的输入端应接()。
4. TTL 集成JK 触发器正常工作时,其 Rd 和Sd 端应接( )电平。
5.已知某函数F B A CD AB C D ,该函数的反函数 F = ()°6. 如果对键盘上108个符号进行二进制编码,则至少要(7. 典型的TTL 与非门电路使用的电路为电源电压为(应为( )°9 •将一个包含有 32768个基本存储单元的存储电路设计16位为一个字节的 ROM 该ROMt ( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路 10进制计数器串联后,最大计数容量为( )位。
11. 下图所示电路中,Y 1 =();丫 2 = () ; Y 3 =()位二进制数码。
)V ,其输出高电平为()V,输出低电平为( )V ,CMOS 电路的电源电压为( 8. 74LS138是3线一8线译码器,译码为输出低电平有效, )V °若输入为 A 2AA=110 时,输出 Y 7Y 6Y 5Y 4Y 3Y 2Y 1Y 0A B丫13 •驱动共阳极七段数码管的译码器的输出电平为( 二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未 选均无分。
)1. 函数F (A,B,C )=AB+BC+AC 的最小项表达式为( ) 。
数字电子技术试题(含答案)

精品文档:名姓考试试题(卷A )专业: 考试科目: 数字电子技术 适用班级:、单项选择题:(请在答题纸答题)(每小题2分,共20分)1、十进制数35转换为二进制数为( A. 11001B.100011 :号证考准-二二二二:级班---------------:业专) 卷 (题 试 试考 末 期记 标何 任 作 准不 内 以 线封 密C. 10101D.1101102、十六进制数 A05CH 转换为二进制数为( A.1011 0000 0101 1011 B.1010 0010 0101 1000 C.1010 0000 0101 1100 D.1000 0010 0110 10103、十进制数86转换为BCD 码应为(A.01010110B.10000110C.00111001D.011010004、已知Y=A+BC 则下列说法正确的是(A.当 A=0 B=1、C=0 时,Y=1B.C.当 A=1、B=0、C=0 时,Y=1D.5、A=0、 A=1、B=0、C=1 时,Y=1 B=0、C=0 时,Y=0 F 列逻辑代数基本运算关系式中不正确的是( A.A+A=A B.A • A=A 6、二输入端的或非门,其输入端为A.ABB.C.A+0=0 )D.A+1=1A 、B ,输出端为Y,则其表达式Y=(C.ABD.A+B7、基本RS 触发器如图所示, A.S=R=0B.S=R=1欲使该触发器保持原态,则输入信号为(C.S=1 R=0D.S=0 R=1&要使JK触发器处于计数状态,则必须使()D.J=1 ,K=0A.J=K=1B.J=K=0C.J=0,K=19、下列触发器中没有计数功能的是()A.RS触发器B.T触发器C.JK触发器D.T /触发器10、组合电路中的冒险,偏“0”冒险Y =( )A. AAB. A AC.A+OD.A+1二、填空题:(请在答题纸答题)(每空2分,共30分)1、逻辑函数的表示方法有___________ 、_____________ 、____________________________________ 、___________ 、___________ 五种形式。
数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。
A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。
数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。
2. 十进制数15 对应的二进制数是()。
A. 1111B. 1101C. 1011D. 1001答案:A。
15=8+4+2+1,对应的二进制为1111。
3. 二进制数1010 对应的十进制数是()。
A. 8B. 9C. 10D. 11答案:C。
1010=2³+2¹=8+2=10。
4. 8421BCD 码1001 表示的十进制数是()。
A. 9B. 11C. 13D. 15答案:A。
8421BCD 码中1001 对应9。
5. 逻辑函数的最小项之和表达式是()。
A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。
逻辑函数的最小项之和表达式是唯一的。
二、逻辑门电路6. 以下不属于基本逻辑门的是()。
A. 与门B. 或门C. 非门D. 与非门答案:D。
与非门是由与门和非门组合而成,不属于基本逻辑门。
7. 三输入端与门的输出为0,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。
与门只有当所有输入都为1 时输出才为1,否则输出为0。
8. 三输入端或门的输出为1,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。
或门只要有一个输入为1 时输出就为1。
9. 非门的逻辑功能是()。
A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
非门对输入信号取反。
10. 与非门的逻辑功能是()。
A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术复习题
一、填空题
1.十进制数(95.12)10转化为二进制数为( )2转化为8421BCD码则是( )
2.将(8E.C)H、(136.4)8、(10011.0111)B转化为十进制数分别为_________、__________、________.
3.常用的集数成数字电路芯片,按照组成的器件不同,可以分成______系列和_______系列。
4.进行异或运算,若取值为1为奇数个,“0”的个数任意个,则运算结果为_______,.若取值为1为偶数个,0的个数为任意个,则运算结果为__________.
5.同个变量A、B、C、D最小项共有_______个,其中用m g表示的最小项表达式为________.
6.某班有45个学生,现采用二进制数编码,则编码器输出至少___位二进制数才能满足要求.
7.在时序逻辑电路中,起到储存作用的是________
8.将某一脉冲的频率进行二分频得到新的脉冲,则其周期是原脉冲的____倍.
9.JK触发器的输出状态有1变成0时,需要满足J=______K=________.
10使四位右移寄存器的输出为1011,则在串行输入端口应依次输入__________.
11.计数器按照计数循环有效状态的个数可以分为________ ________ _________三类.
二、选择题
1.已经8421BCD码01011001,其对应的十进制数为()
A.59
B.75
C.110
D.89
2.一个班级有4个班委委员,如果要开班委会,这四个委员全部同意才可以召开,其逻辑为()逻辑
A.或
B.非
C.与
D.或非
3.在一个三变量函数中,以下()为最小项
A.A
B.ACA
C.ABB
D.ABC
1
4.图中所示的符号为什么符号()
A.或门
B.非门
C.与门
D.或非门
5.同或门的输入分别为1和0,其输出为()
A.0
B.1
C.X
D.无法判断
6.具有记忆和储存功能的电路属于()
A.组合逻辑电路
B.时序逻辑电路
C.TTL.电路
D.无法判断
7.逻辑式AB+AC+C与下列()相同
A. AB
B.AC+B
C.A
D.AB+C
8.在逻辑式于AB+CD中,输入A=1,B=0,C=1,D=1,则F为()
A.0
B.1
C.X
D.无法判断
9.负边沿D触发器,在时钟脉冲CP负边沿到来前D为1,而CP负边沿后D变为0,则CP 负边沿Q的值为()
A. 0
B.1
C. X
D.无法判断
10.在同步工作条件下,D触发器的现态Q n=1,要求Q n-1=0,则应使()
A.D=0
B.D=1
C.D=X
D.Q=0
三、简答题
1.逻辑代数中三种基本的逻辑运算?常用的复合逻辑运算有哪些?
2.简述什么是组合逻辑电路,什么是时序逻辑电路?分别是由什么组成?
3.触发器按照其触发方式的不同,可以分为哪几种类型的触发器?按照逻辑功能来分,又可分为哪几种类型?
四、计算题
1.试将逻辑函数F (A.B.C.D.)=Ʃm(0.
2.
3.6.7.8)+Ʃd (10.11.12.13.1
4.15)用卡诺图化成最简与或式.
2.触发器组成如图所示的电路,图中FF1为边沿D 触发器,FF2为边沿JK 触发器,初始状态都为0,试画出在CP 脉冲作用下,Q1.Q2的波形.
3.请设计一个一位二进制全减器,其中A-被减数,B-减数,C-地位错误,Y-差,H-向高位的借位,请列出真值表,写出表达式并画出逻辑电路图。
(也可选用8选1数据选择器或者译码器来实现) CP FF1 1D >C1 Q 2 Q 1 1J >C1 1K。