四川大学数电10-11 B

合集下载

四川大学数电2009级A卷试题(制造)

四川大学数电2009级A卷试题(制造)
(设A、B、C三人表决,1为同意,0为否决,F为输出)
2、用两片集成二进制计数器74LS161和附加门电路设计一个24进制计数器,画出连线图。(74LS161为同步16进制加计数器,CO为进位输出端,其逻辑图和功能表如下)
CTPCTTCP D3D2D1D0
Q3Q2Q1Q0
0 × × × × ××××
5、图示触发器电路,初始状态为0,正确的输出波形是(B)。
6、图示各逻辑电路中,为一位二进制计数器的是(A)。
A B C D
7、由n个触发器构成的计数器,最多计数个数为(D)。
A、nB、2nC、2n-1D、2n
8、随机存储器RAM的I/O端口为输入端口时,应使片选信号 和读写信号 为(A)。
A、 B、
(F)7.要改变触发器的状态必须有CP脉冲的配合。
(F)8、即使电源关闭,移位寄存器中的内容也可以保持下去。
(F)9、ROM和RAM是结构相同但性能不同的存储器。
(F)10、555定时器是仅用于定时操作的时序逻辑功能器件。
三、电路分析(本大题4小题,共计40分)
1.(6分)写出逻辑函数 的最简与或表达式。
A、( 1101111 )2B、( 52 )8C、( 4A )16D、( 01110110 )8421BCD
2、和函数 不相等的表达式为(D)。
3、下列关于异或运算的式子中,不正确的是(B)。
A、 B、 C、 D、
4、如图所示OC门组成的电路,可等效为(C)。
A、与非门B、或非门
C、与或非门D、异或门
四川大学期末考试试题(A卷)(闭卷)
(2010—2011学年第一学期)
课程号:907025030课序号:课程名称:数字电子技术任课老师:成绩:

四川大学计算机组成原理2010试题A

四川大学计算机组成原理2010试题A

四川大学期末考试试题(闭卷)(2010-2011学年第1学期)课程号:0 课程名称:计算机组成原理(A卷)任课教师:何贤江倪云竹熊勇郑成明适用专业年级:计算机 2008 学号:姓名:一、单项选择题(本大题共10小题,每小题2分,共20分)提示:在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在对应的括号内。

错选、多选或未选均无分1、已知:[X]补=;[Y]补=01001110,则[X—Y]补=()A、01111101B、1C、负溢D、正溢2、堆栈指针SP的内容是()A、栈顶单元内容B、栈底单元内容C、栈顶单元地址D、栈底单元地址3、微程序控制中,机器指令和微程序的关系是()A、每条机器指令由一条微指令来执行。

B、每条机器指令由一段微指令编成的微程序来解释执行。

C、一条机器指令组成的程序可由一条微指令来执行。

D、一条微指令由若干条机器指令组成。

4、DMA响应是在()A、一条指令执行开始B、一条指令执行中间C、一个总线周期结束时D、一条指令执行的任何时间5、若使用双符号位,则发生正溢出的特征是:双符号位为()。

A、00B、01C、10D、116、在下述存储器中,CPU可以直接访问的存储器是()。

A、磁鼓B、磁盘C、磁带D、Cache7、补码加法运算是指()。

A、操作数用补码表示,连同符号位一起相加B、操作数用补码表示,根据符号位决定实际操作C、将操作数转化为原码后再相加D、取操作数绝对直接相知,符号位单独处理8、EPROM是指()A、只读存储器。

B、可编程只读存储器。

C、可擦写可编程只读存储器D、电可改写只读存储器9、微指令中控制字段的每一位是一个控制信号,这种微程序是()的。

A、直接表示B、间接表示C、编码表示D、混合表示10、在哪种机器数形式中,零的表示形式是唯一的()。

A、原码B、补码C、移码D、反码二、填空题(每空1分,共10分)。

1、已知[X]补=11001,[X/2]补= 11100 (-7 / 2 = -4)。

四川大学网络教育《数字电子技术》第二次作业

四川大学网络教育《数字电子技术》第二次作业
2020/10/15
2020/10/15
B. 高速度
C. 微四进制计数器 B. 同步六进制计数器 C. 同步八进制计数器 D. 同步五进制计数器
8. 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T( )。 A. 0 B. 1 C. Q
D.
9. A. 0 B. 1 C. Q
D. 2位二进 制同步可 逆计数器
20. A. 8进制计数器 B. 7进制计数器 C. 6进制计数器 D. 5进制计数器
三、判断题。本大题共15个小题,每小题 2.0 分,共30.0分。
1. 在二进制与十六进制的转换中,有下列关系(1001110111110001)B=(9DF1)H。 2. 8421BCD码即为8421码。 3. TTL与非门采用复合管作输出级的负载电阻,可提高TTL与非门的带负载能力。 4. n变量的逻辑函数其全部最小项有n个。 5. 门电路具有多个输入端和多个输出端。 6. OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1•L2。 7. 译码器是一种多路输入、多路输出的逻辑部件。
13. 一个无符号8位数字量输入的DAC,其分辨率为( )位。
A. 1 B. 3 C. 4
D. 8 14. 十进制数25用8421BCD码表示为(
)。
A. 10 101
B. 0010 0101 C. 100101 D. 10101
15. 与八进制数(47.3)8等值的数为( )。
A. (100111.011)2 B. (27.8)16 C. (27.3 )16 D. (100111.11)2
1. A. B. C. D.
2. A. A B. C. A+B D.
3.
A.

四川大学数字逻辑期末考题精选

四川大学数字逻辑期末考题精选

数字逻辑考试题答案及评分标准数字逻辑考试题数字逻辑考试题(一)一、填空(共17分,每空1分)1. (1011.11)B =( 11.75 ) D =( B.C )H2. (16)D =( 00010110 )8421BCD 码。

3. 三态门的输出有 高电平 、 低电平 、 高阻态 三种状态。

6. C B A Y =),,( 的最简式为Y= AB+AC 。

7. 由n 位寄存器组成的扭环型移位寄存器可以构成 2n 进制计数器。

10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 0100 。

11. 在RS 、JK 、T 和D 触发器中, JK 触发器的逻辑功能最多。

12. 设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 S=2 N。

13. 在卡诺图化简逻辑函数时,圈1求得 原函数 的最简与或式,圈0求得 反函数 的最简与或式。

二、选择(共10分,每题1分)1. DE BC A Y +=的反函数为Y =( B )。

A. E D C B A Y +++⋅=B. E D C B A Y +++⋅=C. )(E D C B A Y +++⋅=D. )(E D C B A Y +++⋅= 3. 十进制数25用8421BCD 码表示为( C )。

A. 10101 B. 0010 0101 C. 100101 D. 101014. 若用1表示高电平,0表示低电平,则是( A )。

A. 正逻辑B. 负逻辑C. 正、负逻辑D. 任意逻辑 5. 下逻辑图的逻辑表达式为( A )。

A. AC BC AB Y =B. BC AC AB Y ++=C. BC AC AB Y ++=D. BC AC AB Y = 6. 三态门的逻辑值正确是指它有( B )。

A. 1个B. 2个C. 3个D. 4个9. 组合逻辑电路在电路结构上的特点下列不正确的是( D )。

A. 在结构上只能由各种门电路组成B. 电路中不包含记忆(存储)元件C. 有输入到输出的通路D. 有输出到输入的反馈回路10. 已知74LS138译码器的输入三个使能端(E 1=1,022==B A E E )时,地址码A 2A 1A 0=011,则输出07~Y Y 为( C )。

四川大学数电讨论课答案(自己做)

四川大学数电讨论课答案(自己做)

1、门控RS锁存器在CP=0时,R 和 S之间是否存在约束条件?为什么?在CP=1的情况下又如何?(P237)不存在。

CP=0时,Q3=Q4=0,S、R端的逻辑状态不会影响到锁存器的状态。

CP=1时,需严格遵守SR=0的约束条件。

若CP=1时输入信号S=R=1,则Q=Q=0,锁存器将处于非定义的逻辑状态,当CP恢复0时,由于Q3、Q4同时回到0,将不能确定锁存器的状态。

2、锁存器和触发器的触发方式和逻辑功能之间有无必然联系?怎样识别功能和触发方式?写出五种功能触发器的特性方程,特性表和状态转换图。

无必然联系。

3、设计同步时序逻辑电路如编码不同,它们的逻辑电路是否相同?不相同。

4、什么叫双向移位寄存器?试用74LS194的右移串行数码输入端DSR构成一个8位顺序脉冲发生器。

在控制信号作用下,既可进行左移又可进行右移位操作的移位寄存器称为双向移位寄存器。

5、试述用同步清零控制端和同步置数控制端构成N进制计数器的方法。

同步清零:同步清零输入端获得清零信号后,计数器并不能立刻被清零,只是为清零创造了条件,还需要输入一个计数脉冲CP,计数器才被清零。

因此,利用同步清零端获得N进制计数器时,应在输入第N-1个计数脉冲CP后,同步清零输入端获得清零信号。

在输入第N 个计数脉冲CP时,计数器才被清零,回到初始的零状态,从而实现了N进制计数。

同步置数:由于同步置数控制端获得置数信号时,仍需再输入一个计数脉冲CP才能将预置数置入计数器中。

因此,利用同步置数控制端获得N进制计数器时,应在输入第N-1个计数脉冲CP时,同步置数控制端获得置数信号。

在输入第N个计数脉冲CP时,计数器才返回到初始的预置数状态,从而实现了N进制计数。

6、试述用异步清零控制端和异步置数控制端构成N进制计数器的方法。

异步清零:异步清零与计数脉冲CP没有任何关系,只要异步清零输入端出现清零信号,计数器便立刻被清零。

因此,利用异步清零输入端获得N进制计数器时,应在输入第N个计数脉冲CP后,计数器输出的高电平通过控制电路产生一个清零信号加到异步清零输入端上,使计数器清零,即实现了N进制计数。

四川大学电工电子技术习题答案

四川大学电工电子技术习题答案

• 4.11用SBM-10示波器测量正弦信号 电压幅度,“倍率”置“× 5”档, “V/cm”置 “0.5V/cm”档,“微 调”置校正位,用1:10探极引入,荧
光屏上信号峰—峰值Up-p高度为5cm, 求被测信号电压幅值Um和有效值U 。
• 4.13用通用示波器观测正弦波,已知 示波器良好,测试电路正常,但在荧光 屏上却出现了如下波形,试分析每种图 形产生的原因,说明应如何调整示波器 的有关旋钮、开关才能正常工作。
电压表最大电流: 0.5mA 500A
量限扩大了:
5倍
Rf
1.5 375 51
R1 R2 R3
R4
* Rf
U1 U2 U3 U4
• 3.6 用一支内阻为9.3Ω的毫安表测量某 直流电路的电流,毫安表读数8mA,当 在该电路中再串联一个10Ω电阻时,仪 表读数变为7.2mA,问当不接毫安表时, 该电路的实际电流是多少?
( R L 2 D )
2.3%
• 2.14 求电能的相对测量误差,已知:
W U2 t R
u 1.5%
R 0.5%
t 2.5%
• 解: 测量结果为各直接测量值之积商时
( n1 1 n2 2 n3 3 )
w (2 u R t ) 6%
• 3.2一只毫安表的接线如图,已知表头满 偏电流1mA,内阻900,各量限电流分 别为10mA,50mA,250mA,1000mA,求 分流电阻R1,R2,R3,R4.
U
2 m
0
sin2 tdt
U
2 m
Um
22
半波整流平均值:
T
半波U整流 时1 波T u形(因t) 数dt:K1F
T0
T
2

四川大学数一二线性代数期末考试试卷A

四川大学数一二线性代数期末考试试卷A

第 页 共6页1四川大学期末考试试卷(A )科 目:《大学数学》(线性代数)一、填空题(每小题3分,共15分)1. 232323a a ab bb c c c = __abc()_____.2. 向量组1(2,5,5)α=,2(2,0,1)α=,3(2,3,1)α=,4(7,8,11)α=-线性_______.3. 设A =378012002⎡⎤⎢⎥-⎢⎥⎢⎥-⎣⎦, A *是A 的伴随矩阵, 则 |15-A*| = _________.4. 当t 满足______的条件时, 22212311223(,,)222f x x x x tx x x x =+++为正定二次5. 设A, B 都是3阶矩阵, 秩(A )=3, 秩(B )=1, C =AB 的特征值为1, 0, 0, 则C =AB __相似对角化.第 页 共6页2 二、选择题(每小题3分,共15分)1. 设矩阵,23⨯A ,32⨯B 33⨯C , 则下列式子中, ( )的运算可行.(A) AC; (B) C AB -; (C) CB ; (D) BC CA -.2. 设D=123012247-, ij A 表示D 中元素ij a 的代数余子式, 则3132333A A A ++=( ).(A) 0; (B) 1; (C) 1-; (D) 2 . 3. 设A 为4m ⨯矩阵, 秩(A)=2,123,,X X X 是非齐次线性方程组AX =β的三个线性无关解向量, 则( )为AX =0的通解.(A) 11223;k X k X X +- (B) 123();X k X X +-(C)1122123(1);k X k X k k X ++-- (D) 1122123().k X k X k k X +-+4. 设A,B,C 都为n 阶矩阵, 且|AC|≠0, 则矩阵方程AXC=B 的解为( ).(A) 11--=BC A X ; (B) 11--=C BA X ; (C) 11--=A BC X ; (D) 11--=BA C X .5. 设A 为n 阶方阵,A 可以相似对角化的( )是A 有n 个不同的特征值.(A) 充分必要条件 (B) 必要而非充分的条件 (C) 充分而非必要的条件 (D) 既不充分也非必要的条件三、计算下列各题(每小题10分,共30分)1. 计算行列式 11120132.12231420------第 页 共6页32. 解矩阵方程,X B AX +=其中21125111,3001214A B -⎡⎤⎡⎤⎢⎥⎢⎥=--=⎢⎥⎢⎥⎢⎥⎢⎥---⎣⎦⎣⎦.X=[-1 5]5/4 2 .-1/2 .-1 3.求向量组]1,3,2,1[1-=α, ]1,10,11,5[2--=α,]9,1,8,3[3-=α, ]19,9,2,0[4-=α的秩与它的一个极大线性无关组.四、解答下列各题(每小题12分,共24分)1.讨论当b取何值时, 非齐次线性方程组123412341234237335135543x x x xx x x xx x x x b+++=⎧⎪+++=⎨⎪++-=⎩有解; 当有解时, 求方程组的通解.第页共6页4第 页 共6页5232232133),,(x x x x x f +=323121244x x x x x x -++ 化为标准形.第 页 共6页6 五、证明题(每小题8分, 共16分)1. 设12321311A λ-⎡⎤⎢⎥=-⎢⎥⎢⎥-⎣⎦, 如果存在三阶矩阵 0,B ≠ 满足AB =0, 试求λ的值,并证明. rank B *=0, 其中B *是B 的伴随矩阵.2. 设A 是一个三阶矩阵,向量组123,,()I ααα中的三个向量分别是A 属于特征值0,1,3的特征向量, 向量组)(,,421II ααα线性相关, 证明: 向量组)(,,4321III αααα-线性无关.。

川大2020《数字电子技术》第一次作业答案

川大2020《数字电子技术》第一次作业答案

首页 - 我的作业列表 - 《数字电子技术》第一次作业答案欢迎你,张治国(DH119136037)你的得分: 100.0完成日期:2020年06月08日 10点33分说明:每道小题选项旁的标识是标准答案。

一、单项选择题。

本大题共17个小题,每小题 4.0 分,共68.0分。

在每小题给出的选项中,只有一项是符合题目要求的。

1.逻辑函数F=AB+AB和G=A + B满足关系。

()A.F=G'B.F=GC.F' =G'D.F' = G'2.引起组合逻辑电路竞争与冒险的原因是()A.逻辑关系错B.干扰信号C.电路延时D.电源不稳定3.三输入八输出译码器,对任一组输入值其有效输出个数为()A.3个B.8个C.1个D.11个4.一个四位并行加法器T693的输入端输出端的个数为( B,易)A.4入4出B.8入4出C.9入5出D.8入5出5.指出下列各式中哪个是四变量A,B,C,D的最小项()A.ABCB.A+B+C+DC.ABCDD.A+B+D6.A.与非门B.或非门C.异或门D.同或门7.A.L=(A+B)·CB.L=AB+CC.L=(A+B)·CD.8.用555定时器构成单稳态触发器,其输出脉宽为()A.0.7RCB. 1.1RCC. 1.4RCD. 1.8RC9.单稳态触发器可作()A.产生正弦波B.延时C.构成D触发器D.构成JK触发器10.在同步计数器中,各触发器状态改变时刻()A.相同B.不相同C.与触发器有关D.与电平相同11.用卡诺图化简A.B.C.D.12.A.B. C. D.13.应用74151实现如下的逻辑功能:Y=(A⊙B)⊙C,正确的连线电路为()A.B.C.D.14.用两个半加器和一个或门构成一全加器,其正确的设计的表达式为()。

A.B.C.D.15.A.B.C.D.16.A.4位二进制同步加法计数器B.4位二进制同步减法计数器C.4位二进制异步加法计数器D.4位二进制异步减法计数器17.A.十二进制计数器B.十进制计数器C.九进制计数器D.十一进制计数器三、判断题。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

A
1/0 0/0
B
1/0
C
0/0
D
1/1
1/0
E
0/0
本题 4 页,本页为第 4 页 教务处试题编号:
线图。 (接线时可以使用其他相关逻辑门)
5、如图为某二进制数据流序列检测器的状态图,其中A/Z,A为输入变量,Z为序列检出变量。(12分 ) (1)作出相应状态表; (2)说出是检测什么序列; (3)如用D触发器设计电路,最少需几个触发器,列出各触发器的驱动方程及输出方程。
A/Z
0意:本试卷共 4 页)
大题 成绩 一 二 三 四 总分
一、填空题:(10 分,2 分/题)
1、三态门的三态输出状态是 2、TTL 与非门负载电流由 高电平 , 低电平 , 高阻态 三种。
称为拉电流。 , , 等五种。
3、表示逻辑关系的方式有逻辑表达式,逻辑图, 4、128K×8 的存储器(RAM)有
学号:
姓名
4、8421BCD 十进制计数器 CT4610 的功能表和逻辑符号如图所示,其中 Qcc 示为进位输出端,QA 为 低位输出端,QD 为高位输出端。(10 分 ) (1) 根据功能表说明芯片各引脚的作用。 (2) 利用 端,将芯片接成 8 进制的计数器,芯片的各引脚将怎样处理和连接?画出其接
三、组合逻辑电路(30 分)
1、将以下的逻辑函数表达式化简为与-或-非式。(8 分)
L A C D A B D A BB C D
2、请列写 F A B C 表达式的真值表,并按与或式、或与式分别另写表达式;(10 分) 3、设计一表决电路,要求 A,B,C 三人只有有两人以上同意,则决议就能通过。但 A 还具有决定权, 即只要 A 同意,即使其他人不同意也能通过。(12 分) (1)请写出逻辑函数表达式; (2)化简逻辑函数,并用与非门实现设计,画出电路图; (3)用 4 选 1 数据选择器 74LS153(附图)实现设计并画出电路图。
L Y
4选1数据选择器 74LS153
A1 A 0
D3 D2 D1 D0
本题 4 页,本页为第 2 页 教务处试题编号:
学号:
姓名
四、时序逻辑电路 (50分)
1、分析电路功能 (8 分) (1)如下图时序逻辑电路(TTL) 。(4 分)
Q0 Q1
J0 C
Q0
J1
Q1
K0
RD
Q0
K1
Q1
(2)如下图时序逻辑电路。(4 分)
注:1 试题字迹务必清晰,书写工整。 2 题间不留空,一般应题卷分开 3 务必用 A4 纸打印
本题 4 页,本页为第 1 页 教务处试题编号:
学号:
4、 各类触发器是构成时序电路的基本单元。 ( T) 5、 时序逻辑电路中一定含有存储电路。 ( F)
姓名
6、 GAL 电路结构是一个可编程的与逻辑阵列和一个可编程的或逻辑阵列。 ( ) 7、 移位寄存器可把串行输入的数据转换为并行输出数据。 (T ) 8、 施密特触发器属于双稳态触发器的一种。 ( F) 9、 CMOS 电路相比 TTL 电路一大优势在于功耗低。 ( T) 10、 单稳态触发器的输出脉冲宽度取决于电源电压的大小。 ( F)
四川大学期末考试试题 B 卷(闭卷)
(2010 —— 2011 学年第 1 学期)
课程号: 适用专业年级: 学号: 课序号: 课程名称:电子技术基础(数字) 任课教师: 学生人数: 印题份数: 姓名: 成绩:
考 试 须 知
四川大学学生参加由学校组织或由学校承办的各级各类考试,必须严格执行《四川大学考试工作 管理办法》和《四川大学考场规则》 。有考试违纪作弊行为的,一律按照《四川大学学生考试违纪作 弊处罚条例》进行处理。 四川大学各级各类考试的监考人员,必须严格执行《四川大学考试工作管理办法》 、 《四川大学考 场规则》和《四川大学监考人员职责》 。有违反学校有关规定的,严格按照《四川大学教学事故认定 及处理办法》进行处理。
Q0 Q1
D0
D0
Q0
D1
Q1
R D0
RD C
Q0
R D1
Q1
2、分析图示电路图,列写状态转换表并完成Q端波形图,Q初始值为0。(10分)
CLK
A B
D
SET
Q
A B Q 0
CLR
Q
CLK
3、分析图示电路图,列写状态转换方程,画出图所示时序电路 Q 端波形图,Q 初始值为 0。 (10 分)
本题 4 页,本页为第 3 页 教务处试题编号:
1024 K 个存储单元,即 1 M 个存储单元。
5、如一模拟信号的最大幅值是 5.1V,将它转换为数字信号,要求能够分辨的电压为 20 mv,所用的 A/D 转换器至少需 位。
二、判断题: (10分,1分/题)
1、 十进制数只能用 8421BCD 码表示。 (F ) 2、 可将 TTL 或非门多余输入端接地。 (F ) 3、 只有与-或形式的组合逻辑函数式才能化为最小项之和的形式。 (F )
相关文档
最新文档