计算机组成与结构试卷B
14-15-1计算机组成与结构试卷B-答案与评分标准

一、选择题(本题共20小题,每小题1分,共20分)1. 某SARM芯片,其存储容量为64K×16位,该芯片的地址线数目和数据线数目分别是___。
A. 64, 16 B 16, 64, C 64, 8 D 16, 162.有关运算器的描述,______是正确的。
A.只做加法B.只做算术运算C.既做算术运算又做逻辑运算D.只做逻辑运算3. 在下面描述的流水CPU基本概念中,正确的表述是___。
A.流水CPU是以空间并行性为原理构成的处理器。
B.流水CPU一定是RISC机器C.流水CPU一定是多媒体CPUD.流水CPU是一种非常经济而实用的以时间并行技术为原理构造的处理器。
4. 采用DMA方式传送数据时,每传送一个数据要占用___的时间。
A.一个指令周期B.一个机器周期C.一个时钟周期D.一个存储周期5.运算器虽由许多部件组成,但核心部分是___。
A.数据总线B.算术逻辑单元C.多路开关D.通用寄存器6. 某计算机字长32位,其存储容量是1MB,若按字编址,它的寻址范围是___。
A.0—1M-1B.0—512KB-1C.0—256K-1D.0—256KB-17.存储单元是指______。
A . 存放一个二进制信息位的存储单元B. 存放一个机器字的所有存储单元集合C. 存放一个字节的所有存储单元集合D. 存放两个字节的所有存储单元集合8. 为了便于实现多级中断,保有现场信息最有效的方法是采用___。
A.通用寄存器B.堆栈C.存贮器D.外存9.计算机使用总线结构的主要优点是便于实现积木化,同时___。
A.减少了信息传输量B. 提高了信息传输的速度C.减少了信息传输线的条数D. 有利于芯片中布线10. 变址寻址方式中,操作数的有效地址等于______。
A. 基值寄存器内容加上形式地址(位移量)B. 堆栈指示器内容加上形式地址(位移量)C. 变址寄存器内容加上形式地址(位移量)D. 程序记数器内容加上形式地址(位移量)11. 冯.诺依曼机工作方式的基本特点是___。
计算机组成与系统结构试题及答案整理

计算机组成与系统结构课程试题及答案整理一、选择题1、运算器的核心部件是(D)A.数据总线B.数据选择器C.累加寄存器D.算术逻辑运算部件2、下列(C)不是输入设备A.画笔及图形板B.键盘C.打印机D.鼠标器3、在下列四句话中,最能准确反映计算机主要功能的是(C)A.计算机可以存储大量信息B.计算机能代替人的脑力劳动C.计算机是一种信息处理机D.计算机可实现高速运算4、计算机的算术逻辑单元和控制单元称为(D)A. ALUB. CADC.UPD. CPU5、某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是(C)A.-127 ~ 127B.-128 ~ +128C.-128 ~ +127D.-128 ~ +1286、DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作(C)A.停止CPU访问主存B. DMA与CPU交替访问C.周期挪用D.DMA7、程序计数器的功能是(A)A.存放下一条机器指令的地址B.存放微指令地址C.计算程序长度D.存放指令8、就微命令的编码方式而言,若微操作命令的个数已确定,则(B)A.编码表示法与直接表示法的微指令字长大小关系不确定B.编码表示法比直接表示法的微指令字长短C.编码表示法与直接表示法的微指令字长是相等的D.直接表示法比编码表示法的微指令字长短9、(B )寻址便于处理数组问题。
A.间接寻址B.变址寻址C.相对寻址D.立即寻址10、硬布线控制器是采用[(A)方法进行设计的。
A.组合逻辑B.微程序C.组合逻辑和微程序结合D.都不对二、简答题11、堆栈有哪两种基本操作?它们的含义是什么?参考答案:堆栈的两种基本操作是入栈和出栈。
入栈操作过程:先移动栈顶指针:(SP)-1→SP;后压入数据:数据→(SP)出栈操作过程:先弹出数据:((SP))→寄存器;后动栈顶指针:(SP)+l→SP12、Cache的替换策略是什么?参考答案:随机法是用一个随机数产生器产生一个随机的替换块号;先进先出法是替换最早调入的存储单元;近期最少使用法替换近期最少使用的存储。
2022年山东理工职业学院计算机网络技术专业《计算机组成原理》科目期末试卷B(有答案)

2022年山东理工职业学院计算机网络技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、采用指令Cache与数据Cache分离的主要目的是()。
A.降低Cache的缺失损失B.提高Cache的命中率C.降低CPU平均访存时间D.减少指令流水线资源冲突2、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。
若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。
A.13.3%B.20%C.26.7%D.33.3%3、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21044、浮点数加/减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含两位符号位)。
若有两个数,即x=2×29/32,y=25×5/8,则用浮点数加法计算xty的最终结果是()。
A.001111100010B.001110100010C.010*********D.发生溢出5、假设机器字长为16位,用定点补码小数表示时,一个字所能表示的范围是()。
A.0~(1-2-15)B.-(1-2-15)~(1-2-15)C.-1~1D.-1~(1-2-15)6、控制总线主要用来传送()。
I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV7、关于同步控制说法正确的是()。
A.采用握手信号B.由统一时序电路控制的方式C.允许速度差别较大的设备一起接入工作D.B和C8、在计算机系统中,作为硬件与应用软件之间的界面是()。
2022年中国科学院大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)

2022年中国科学院大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、下述说法中正确的是()。
I.半导体RAM信息可读可写,且断电后仍能保持记忆Ⅱ.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的Ⅲ.半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的IV.半导体RAM是非易失性的RAMA.I、ⅢB.只有ⅢC.Ⅱ、IVD.全错2、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是()。
A.23B.25C.50D.193、当定点运算发生溢出时,应()。
A.向左规格化B.向右规格化C.舍入处理D.发出出错信息4、浮点数加/减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含两位符号位)。
若有两个数,即x=2×29/32,y=25×5/8,则用浮点数加法计算xty的最终结果是()。
A.001111100010B.001110100010C.010*********D.发生溢出5、组成一个运算器需要多个部件,但下面所列()不是组成运算器的部件。
A.通用寄存器组B.数据总线C.ALUD.地址寄存器6、下列关于多总线结构的叙述中,错误的是()。
A.靠近CPU的总线速度较快B.存储器总线可支持突发传送方式C.总线之间需通过桥接器相连D.PCI-Expressx16采用并行传输方式7、下列有关总线定时的叙述中,错误的是()。
A.异步通信方式中,全互锁协议最慢B.异步通信方式中,非互锁协议的可靠性最差C.同步通信方式中,同步时钟信号可由各设备提供D.半同步通信方式中,握手信号的采样由同步时钟控制8、下列关于计算机操作的单位时间的关系中,正确的是()。
A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期9、计算机硬件能够直接执行的是()。
2022年桂林师范高等专科学校计算机网络技术专业《计算机组成原理》科目期末试卷B(有答案)

2022年桂林师范高等专科学校计算机网络技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。
若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。
A.128B.256C.1024D.163842、下列关于虚拟存储器的说法,错误的是()。
A.虚拟存储器利用了局部性原理B.页式虚拟存储器的页面如果很小,主存中存放的页面数较多,导致缺页频率较低,换页次数减少,可以提升操作速度C.页式虚拟存储器的页面如果很大,主存中存放的页面数较少,导致页面调度频率较高,换页次数增加,降低操作速度D.段式虚拟存储器中,段具有逻辑独立性,易于实现程序的编译、管理和保护,也便于多道程序共享3、下列关于定点数原码一位乘算法的描述正确的是()。
I.符号位不参加运算,根据数值位的乘法运算结果确定结果的符号位II.在原码一位乘算法过程中,所有移位均是算术移位操作Ⅲ.假设两个n位数进行原码一位乘,部分积至少需要使用n位奇存器A.II,III C.只有IIIB.只有Ⅲ D.全错4、下列为8位移码机器数[x]移,当求[-x]移时,()将会发生溢出。
A.11111111B.00000000C.10000000D.011l1l115、下列说法正确的是()。
A.当机器采用补码表示时,0有两种编码方式B.当机器采用原码表示时,0有两种编码方式C.当机器采用反码表示时,0有一种编码方式D.无论机器数采用何种码表示,0都有两种编码方式6、系统总线中的数据线、地址线、控制线是根据()来划分的。
A.总线所处的位置B.总线的传输方向C.总线传输的内容D.总线的材料7、假设某存储器总线采用同步通信方式,时钟频率为50MHz,每个总线事务以突发方式传输8个字,以支持块长为8个字的Cache行读和Cache行写,每字4B.对于读操作,方式顺序是1个时钟周期接收地址,3个时钟周期等待存储器读数,8个时钟周期用于传输8个字。
2021年深圳大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)

2021年深圳大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式。
若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则 Store指令中偏移量的取值范围是()。
A.-32768~+32767B.-32767~+32768C.-65536~+65535D.-65535~+655362、设指令由取指、分析、执行3个子部件完成,每个子部件的工作周期均为At,采用常规标量流水线处理器。
若连续执行l0条指令,则需要的时间为()。
A.8∆tB.10∆tC.12∆tD.14∆t3、若x=103,y=-25,则下列表达式采用8位定点补码运算时,会发生溢出的是()。
A.x+yB.-x+yC.x-yD.x-y4、下列说法正确的是()。
A.当机器采用补码表示时,0有两种编码方式B.当机器采用原码表示时,0有两种编码方式C.当机器采用反码表示时,0有一种编码方式D.无论机器数采用何种码表示,0都有两种编码方式5、下列关于定点数原码一位乘算法的描述正确的是()。
I.符号位不参加运算,根据数值位的乘法运算结果确定结果的符号位II.在原码一位乘算法过程中,所有移位均是算术移位操作Ⅲ.假设两个n位数进行原码一位乘,部分积至少需要使用n位奇存器A.II,III C.只有IIIB.只有Ⅲ D.全错6、下列存储器中,在工作期间需要周期性刷新的是()。
A. SRAMB. SDRAMC.ROMD. FLASH7、某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()。
A.19B.22C.30D.368、程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPl增加到原来的1.2倍,则P在M上的执行时间是()。
2022年石家庄学院计算机网络技术专业《计算机组成原理》科目期末试卷B(有答案)

2022年石家庄学院计算机网络技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。
若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。
A.13.3%B.20%C.26.7%D.33.3%2、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。
局部性通常有两种不同的形式:时间局部性和空间局部性。
程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。
对于下面这个函数,说法正确的是()。
int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性23、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位4、在补码加减交替除法中,参加操作的数和商符分别是()。
A.绝对值的补码在形成商值的过程中自动形成B.补码在形成商值的过程中自动形成C.补码由两数符号位“异或”形成D.绝对值的补码由两数符号位“异或”形成5、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算6、一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入多个数据。
这种总线事务方式称为()。
A.并行传输B.串行传输C.突发传输D.同步传输7、在异步通信方式中,一个总线传输周期的过程是()。
计算机组成与结构试题及答案

(0013)《计算机组成原理》复习思考题一、单项选择题1.下列()属于应用软件.①操作系统②编译系统③连接程序④文本处理2.计算机的字长决定了()。
①指令直接寻址能力②计算机的运算精度③计算机的运算速度④计算机的高低档次3.主板上高速缓冲存储器CACHE是设在()。
①主存与CPU之间②主存与外存之间③接口板上④CPU内部4.进位计数制中的最大数是指()。
①一个数允许使用的最大数码②一个数位允许使用的数码个数③一个固定的常数值④数码在数据中的不同位置5.相联存贮器是按()进行寻址的存贮器。
①地址方式②堆栈方式③内容指定方式④地址方式与堆栈方式6.总线中地址线的作用是()。
①用于选择存储器单元②用于选择进行信息传输的设备③用于选择存储器单元及用于选择进行信息传输的设备④地址信号7.某计算机字长32位,其存储容量为128KB,若按字编址,那么它的寻址范围是()。
①0~64K ②0~16K ③0~8K ④0~32K8.基址寻址方式中,操作数的有效地址等于()。
①堆栈指示器内容加上位移量②程序计数器内容加上位移量③基值寄存器内容加上位移量④变址寄存器内容加上位移量9.目前大多数集成电路生产中,所采用的基本材料为( )。
①单晶硅②非晶硅③锑化钼④硫化镉10.CRT的分辨率为1024ⅹ1024像素,像素颜色数为512,则刷新存储器容量是( )。
① 256KB ② 512KB③2MB ④1MB11.CPU内由许多部件组成,其核心部件是( )。
①累加寄存器②算术运算部件③ ALU部件④多路开关12.用某个寄存器中操作数的寻址方式称为()寻址。
①直接②间接③寄存器直接④寄存器间接13。
二级高速缓冲存储器CACHE是设在( )。
①主存与CPU之间②主存与外存之间③接口板上④CPU内部14.主—辅存储器的目的是()。
①解决CPU和主存之间的速度匹配问题②扩大主存储器的容量③扩大CPU中通用寄存器的数量④既扩大主存储容量又扩大CPU通用寄存器数量15。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
计算机组成与结构试卷2007-2008-2B
1 / 10
东 南 大 学 考 试 卷(B 卷)
课程名称 计算机组成与结构 考试学期
08-09-2
得分
适用专业
自动化
考试形式
闭卷
考试时间长度 120分钟
计算机组成与结构试卷2007-2008-2B
一.单项选择题(20分,每题1分)
1. 在计算机的指令系统中,通常采用多种确定操作数的方式。
当操作数的地址由某个
指定的变址寄存器内容与位移量相加得到时,其寻址方式称为()
A 间接寻址
B 直接寻址
C 立即数寻址
D 变址寻址
2. 指令系统中采用不同寻址方式的目的主要是()
A 可直接访问外存
B 提供扩展操作码并降低指令译码难度
C 实现存储程序和程序控制
D 缩短指令长度,扩大寻址空间,提高编程灵活性
3. 寄存器间接寻址方式中,操作数处在()
A 通用寄存器
B 主存单元
C 程序计数器
D 堆栈
4. 在堆栈中,保持不变的是()
A 栈顶
B 栈指针
C 栈底
D 栈中的数据
5. 程序计数器(PC)属于()
A 运算器
B 控制器
C 存储器
D I/O接口
6. 直接转移指令的功能是将指令中的地址代码送入()
A累加器 B 地址寄存器C程序计数器(PC) D 存储器
7. 微程序存放的位置是()
A 控制存储器
B RAM
C 指令寄存器
D 内存储器
8. 下列磁记录方式中,不具有自同步能力的是()
A NRZ
B PM
C FM
D MFM
9. 对于磁盘和磁带这两种磁表面介质来说,存取时间与存储单元的物理位置有关。
就
其存取方式而言,()
A 二者都是顺序存取的B磁盘是随机存取的,磁带是顺序存取的
C 二者都是随机存取的
D 磁盘是顺序存取,磁带是随机存取的
10. CRT的分辨率为1024*1024像素,像素的颜色数为256,则刷新存储器的容量是
()
A 256K
B B 512KB
C 1MB
D 8MB
11. 在微机系统中,主机和高速硬盘进行数据交换一般采用()方式。
A 程序中断方式
B 直接存储器存取(DMA)
C 程序直接控制
D 通道控制
12. DMA方式是在()之间建立直接的数据通路。
A CPU与外设
B 主存与外设
C 外设与外设
D CPU与主存
2 / 10
计算机组成与结构试卷2007-2008-2B
3 / 10
13. 当DDR2 SDRAM 的芯片内部频率为100MHz 时,等效的传输频率为( ) A 100MHz B 200MHz C 400MHz D 800MHz 14. 指令长度与机器的字长的关系是( )
A 指令长度大于机器的字长
B 指令长度小于机器的字长
C 指令长度等于机器的字长
D 没有固定关系
15. 某计算机指令字长16位,地址码6位,指令有一地址和二地址两种格式,设共有
N 条(N<16)二地址指令,问一地址指令最多可以有多少条?( )
A 16-N ×26
B (16-N)×212
C (26-N)×26
D (16-N)×26
16. 下列哪个不是RISC 的特点( ) A CPU 中通用寄存器数量相当多 B 避免使用复杂指令
C 指令长度固定,指令格式种类少,寻址方式种类少
D 以微程序控制方式为主
17. 对于磁表面存储器,通常采用( )来发现并纠正错误。
A 奇偶校验码
B 海明校验码
C 循环冗余校验码
D 以上都不是 18. 若某个寄存器存储的数据为C768H ,算术左移三位,结果是( ) A 3B40H B 18EDH C F8EDH D 以上都不是
19. 某机的微指令格式中有10个独立的控制字段C 0~C 9,每个控制字段有Ni 个互斥
控制信号,Ni 的值如下:
这10个控制字段,采用编码表示法,需要多少控制位?( ) A 30 B 31 C 32 D 69
20. 下图是某SRAM 的写入时序图,其中 R/W 是读/写命令控制线, R/W 线为低电
平时,存储器按给定地址24A8H 把数据线上的数据写入存储器。
请选出正确的写入时序图 ( )
图 A 图 B
计算机组成与结构试卷2007-2008-2B
4 / 10
图 C 图 D
二.填空 (20分,每空1分)
1. 组成计算机的基本部件有中央处理器、 和 。
2. CPU 从主存取出一条指令并执行该指令的时间叫 , 它常用若干
个 来表示。
3. 一条机器指令的执行可以与一段微指令构成的 相对应。
微指令可由一
系列 组成。
4. 磁盘上每个磁道被划分成若干个 , 其上面存储有 数量的数据。
5. CPU 响应中断时最先完成的两个步骤是 和 。
6. 磁表面存储器中信息的写入和读出过程就是 和 之间的转换过程。
7. 中央处理器可以分成 和 两部分。
8. 在可变长的指令系统的设计中,一般为使用频度高的指令分配 操作码;
使用频度低的指令相应的分配 的操作码。
9. 基址寄存器的内容为2000H(H 表示十六进制),变址寄存器内容为03A0H ,指令
的地址码部分是3FH ,当前正在执行的指令所在地址为2B00H ,变址编址(考虑基址) 的访存有效地址(即实际地址)是 ,相对编址的访存有效地址(即实际地址)是 。
10. 主存储器容量为4MB ,虚存容量为1GB(1×109B),根据寻址方式计算出来的有
计算机组成与结构试卷2007-2008-2B
效地址是虚拟地址还是物理地址? 。
如果页面大小为4kB,页表长度是多少?
三.判断(10分,每题1分)
1. 辅存比内存的存储容量大,存取速度快。
()
2. 内存与辅存都能直接向CPU提供数据。
()
3. 机器刚加电时cache无内容,在程序运行过程中CPU初次访问存储器某单元时,
信息由存储器向CPU传送的同时传送到cache;当再次访问该单元时即可从cache取得信息(假设没有被替换)。
()
4. CPU在响应中断后可以立即响应更高优先级的中断请求。
()
5. DMA是主存与外设之间交换数据的方式,它也可以用于主存与主存之间的数据交
换。
()
6. 执行指令时,指令在内存中的地址存放在指令寄存器中。
()
7. 控制器的主要作用是,发出满足一定时序关系的控制信号,实现指令系统所规定的
各条指令的功能,并保证计算机系统正常运行。
()
8. 所谓微程序流的控制是指当前微指令执行完毕后,怎样控制产生后继微指令的微地
址。
()
9. 毫微程序可以看作是用以解释微程序的一种微程序。
()
10. PCI总线是串行总线。
()
四.简答(20分,每题5分)
1. SRAM与DRAM的主要差别是什么?
5 / 10
计算机组成与结构试卷2007-2008-2B
2. 造成流水线堵塞的因素有多个。
试列举三个造成流水线阻塞的因素,并给出其中
两个的化解措施。
3. 计算机存储系统分哪几个层次?存储器系统的层次结构可以解决什么问题?
6 / 10
计算机组成与结构试卷2007-2008-2B
4. 简述中断的作用(至少5条)。
五.综合题(30分,每题10分)
1. 设主存容量1MB,cache容量16KB,块的大小为512B,采用直接地址映像方式。
(1)写出cache的地址格式;
(2)写出主存地址格式;
(3)主存地址为CDE8FH的单元在cache中的什么位置?
7 / 10
计算机组成与结构试卷2007-2008-2B
2. 某微机的指令格式如下所示:
其中,D是位移量;X是寻址特征位,具体定义如下:
X=00 直接寻址
X=01 用变址寄存器X1进行变址
X=10 用变址寄存器X2进行变址
X=11 相对寻址
设(PC)=1234H,(X1)=0037H,(X2)=1122H,请确定下列指令的有效地址。
(1) 4420H (2) 2244H (3) 1322H (4) 3521H (5) 6723H
8 / 10
计算机组成与结构试卷2007-2008-2B
3. 设磁盘组有11个盘片,20个记录面;存储区域内直径2.36英寸,外直径5.00英
寸;道密度为1 250TPI,内层位密度52 400bpi,转速为2 400rpm。
问:(TPI表示每英寸磁道数,bpi表示每英寸位数)
(1) 共有多少柱面?
(2) 每道存储多少字节?盘组总存储容量是多少?
(3) 数据传输率是多少?
(4) 每扇区存储2KB数据,在寻址命令中如何表示磁盘地址?
(5) 如果某文件长度超过了一个磁道的容量,应将它记录在同一个存储面上,还
是记录在同一个柱面上?
9 / 10
计算机组成与结构试卷2007-2008-2B
10 / 10。