用555定时器构成的单稳态触发器
555定时器工作原理及应用引脚图 (2)

555定时器引脚图及其简单应用本文主要介绍了555定时器的工作原理及其在单稳态触发器、多谐振荡器方面的应用。
关键词:数字——模拟混合集成电路;施密特触发器;波形的产生与交换555芯片引脚图及引脚描述555的8脚是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,所以5脚的电压固定在2UCC/3上;下比较器A2接在R2与R3之间,A2的同相输入端电位被固定在UCC/3上。
1脚为地。
2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。
当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平;2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。
6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。
3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。
4脚是复位端,当4脚电位小于0.4V时,不管2、6脚状态如何,输出端3脚都输出低电平。
5脚是控制端。
7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。
1概述1.1 555定时器的简介555定时器是一种多用途的数字——模拟混合集成电路,利用它能极方便地构成施密特触发器、单稳态触发器和多谐振荡器。
由于使用灵活、方便,所以555定时器在波形的产生与交换、测量与控制、家用电器、电子玩具等许多领域中都得到了广泛应用。
自从signetics公司于1972年推出这种产品以后,国际上个主要的电子器件公司也都相继的生产了各自的555定时器产品。
尽管产品型号繁多,但是所有双极型产品型号最后的3位数码都是555,所有CMOS产品型号最后的4位数码都是7555.而且,它们的功能和外部引脚排列完全相同。
555定时器组成的单稳态触发器.

学
校:常州高级技工学校
说课人:朱文彬 时 间:2013.12
555定时器 单稳态触发器
电路组成
555定时器构成 的单稳态触发器如右 图所示。电路中电阻 R、电容C为外接定时 元件。
555定时器
工作原理
当单稳态触发器无触发脉冲 信号时,输入端ui=1,直流电源 +UDD接通以后,通过电阻向电容 器C充电,当uC(uTH)上升到 2/3UDD时,放电管V导通,电容 器C放电,UTH <2/3UDD,而U = ui=1>1/3UDD,根据555定时器 功能可知,此时电路保持原态 “0”不变,这种状态即是单稳 态触发器的稳定状态。
555定时器
工作原理
当单稳态触发器有触发脉冲信 号,即ui=0<1/3UDD时,由于uTH <2/3UDD,则触发器输出由“0” 变为“1”,放电管由导通变为截 止,直流电源+UDD通过电阻R向电 容C充电,电容两端电压uC(uTH) 按指数规律上升,当UTH=UC< 2/3UDD时,输出保持原状态“1” 不变,这种状态即是单稳态触发 器的暂稳状态。
555定时器
工作原理
当uC(uTH)≥2/3UDD时,又 有Ui>1/3UDD,电路又发生翻 转,Q=0,OUT=0,放电管V导 通,电容器C放电,电路自动 返回到稳定状态。
பைடு நூலகம்
数电课程设计--用555定时器接成的单稳态触发器

数电课程设计--用555定时器接成的单稳态触发器数字电子技术课程设计报告题目:用555定时器设计的单稳态触发器学院电气工程学院专业班级电气3班电气工程学院专业课程设计评阅表题目名称用555定时器接成的单稳态触发器一、学生自我总结二、指导教师评定目录一、设计目的 (1)二、设计要求和设计指标 (1)三、设计内容 (1)3.1 变频电路工作原理 (2)3.1.1工作原理 (2)3.1.2 输出脉冲宽度 (3)3.1.3 555定时器 (3)3.2仿真结果与分析 (4)四、本设计改进建议 (6)五、总结(感想和心得等) (6)六、主要参考文献 (7)附录用555定时器设计的单稳态触发器元器件明细表 (7)一、设计目的1、进一步巩固和加深对数字电子技术基础知识的理解,提高综合运用所学知识的能力,培养学生独立分析问题、解决问题的能力。
2、通过上网查找资料、选方案、设计电路、仿真或调试、写报告等环节的训练,熟悉过程、步骤。
为今后从事电子线路的设计、研制电子产品打下良好的基础。
3、亲自动手设计数字电子电路,实现特定功能。
学习这一技能,积累这方面的经验。
4、以数字逻辑电路技术为基础,设计用555定时器接成的单稳态触发器。
二、设计要求和设计指标2.1 设计要求1、用555定时器设计一个单稳态触发器。
2、构成的单稳态触发器输出的脉冲宽度在1-10s的范围内可手动调节,当调节输出脉冲宽度时,可通过改变外接电阻或改变外接电容的大小实现,在此设计中将采用改变外接电阻的大小调节输出脉冲宽度。
3.按照以上技术要求设计电路,绘制电路图,对设计的电路用Multisim或OrCAD/PspiceAD9.2进行仿真。
2.2 设计指标1、电源选用一个12V的电源,一个信号发生器,一个示波器,外电路中,选用用于改变输出脉冲宽度的外接电阻为可变电阻,电容选用200nF容量的电容,555定时器电路中,电容选用10nF容量的电容,电阻选用100Ω的电阻,定时器选用555定时器。
555定时器构成的稳态触发器

555定时器是一种集成电路,常用于构成稳态触发器。
它可以进行各种定时和脉冲调制的应用,因此在电子电路中有广泛的应用,特别是在数字电路和模拟电路中。
本文将介绍555定时器的构成,并讨论它所构成的稳态触发器的原理和应用。
1. 555定时器的基本结构555定时器是一种内含电压比较器、触发器、输出级、电流源等功能电路的集成电路,它包含 8 个引脚,分别为 VCC、GND、TRIG、OUT、RESET、CTRL、THRES 和 DIS。
通过这些引脚,可以实现定时和脉冲调制等功能。
在555定时器的基本结构中,内置了两个比较器,一个 RS 触发器和一个电压分配器。
2. 555定时器的稳态触发器原理555定时器通过内部的触发器实现稳态触发器的功能。
当 TRIG 引脚输入一个低电平脉冲时,会触发内部的 RS 触发器。
此时,输出级的输出电平会翻转,从而使得 OUT 引脚的电平翻转。
电压分配器会向THRES 引脚提供电压,以使得触发器在稳态下的工作点得以确定。
通过控制 TRIG 和 THRES 引脚的输入电平,可以实现稳态触发器的各种功能。
3. 555定时器的稳态触发器应用在实际电子电路中,555定时器构成的稳态触发器有多种应用。
它可以用于产生精确的时序脉冲信号,从而在数字电路中实现各种定时控制功能。
它也可以用于模拟电路中,实现各种脉冲调制和波形生成的功能。
它还可以作为触发器、计数器、振荡器等功能的核心部件,构成各种复杂的电子电路。
在总结550定时器构成的稳态触发器的原理和应用之后,可以使用一些案例或实际应用来加深读者对文章内容的理解。
可以对文章进行总结,并展望 555 定时器在电子电路中的未来发展。
4. 555定时器构成的稳态触发器的案例应用在电子电路中,555定时器构成的稳态触发器被广泛应用于各种实际场景中。
一个常见的应用是在交通信号灯中。
通过合理地设置555定时器的参数,可以使得交通信号灯实现红黄绿灯的周期性切换,从而实现交通信号的控制功能。
555定时器构成单稳态触发器案例分析

555定时器构成单稳态触发器案例分析555定时器是一种常用的集成电路,可以被用于构建各种电子电路,其中包括单稳态触发器。
单稳态触发器是一个能够在收到触发信号后输出一个脉冲信号的电路,这个脉冲信号的宽度由外部电路控制。
本文将介绍如何使用555定时器构建一个单稳态触发器,并分析其工作原理。
首先,让我们来看一下555定时器的基本引脚连接方式。
555定时器有8个引脚,其中最常用的是引脚2、6和8、引脚2和6分别是电压比较器的输入引脚,引脚8是电源正极。
具体的连接方式如下:引脚1(GND):接地引脚2(TRIG):连接外部电路提供的负脉冲触发信号引脚3(OUT):输出脉冲信号引脚4(RESET):连接VCC,提供复位功能引脚5(CTRL):接地引脚6(THRES):连接外部电路提供的正脉冲触发信号引脚7(DIS):不连接或接地引脚8(VCC):连接正电源接下来,让我们来看一下如何使用555定时器构建一个单稳态触发器。
首先,将引脚2(TRIG)连接到一个脉冲触发信号源,将引脚6(THRES)连接到一个电阻和一个电容构成的RC网络。
当收到一个负脉冲触发信号时,引脚2上的电压会短暂地下降,导致555定时器内部的比较器的输出翻转。
这会导致引脚3(OUT)上输出一个高电平脉冲信号,其宽度由RC 网络的时间常数决定。
在这个单稳态触发器电路中,电容和电阻的数值可以根据需要调整脉冲信号的宽度。
当负脉冲触发信号到来时,输出脉冲的宽度将会等于1.1RC。
如果需要更长或更短的脉冲宽度,可以调整电容和电阻的数值。
在设计中,通常会选择一个适当的RC值,以便产生所需要的脉冲宽度。
总的来说,使用555定时器构建单稳态触发器是一种非常简单且有效的方法。
通过调整电容和电阻的数值,可以实现不同的脉冲宽度。
这种电路在很多电子应用中都有广泛的应用,例如在电子仪器、计时器和拍摄设备等方面。
希望通过本文的介绍,读者们能够更好地理解555定时器的工作原理,以及如何使用它来构建单稳态触发器。
555构成的单稳态触发器的四种基本电路

555构成的单稳态触发器的四种基本电路图(a)所示电路是典型的单稳模式电路。
当外加脉冲经C1、R1微分电路加至555的2脚时,负向脉冲(<1/3VDD)使555置位,3脚输出暂稳脉冲宽度td=1.1RC。
图(b)与图(a)类同,但它有两个输出端。
C通过R至555内部灌电流放电,恢复时间比图(a)要长。
图(c)电路的2、6脚接法与图(a)、(b)不同,外加触发应为正向脉冲,幅值应大于号VDD,暂稳脉冲为负向,其宽度td=1.1 RC,可同时输出两路。
图(d)与图(c)类同,但由于在充电回路中加进了导向二极管D,加快了充电速率,使工作频率大大提高。
该电路可同时输出两路。
[日期:来源:作者:[字体:大中小] 2010-02-20]555电路2008/12/17 15:15555 集成电路开始出现时是作定时器应用的,所以叫做 555 定时器或555 时基电路。
但是后来经过开发,它除了作定时延时控制外,还可以用于调光、调温、调压、调速等多种控制以及计量检测等作用;还可以组成脉冲振荡、单稳、双稳和脉冲调制电路,作为交流信号源以及完成电源变换、频率变换、脉冲调制等用途。
由于它工作可靠、使用方便、价格低廉,因此目前被广泛用于各种小家电中。
555 集成电路内部有几十个元器件,有分压器、比较器、触发器、输出管和放电管等,电路比较复杂,是模拟电路和数字电路的混合体。
它的性能和参数要在非线性模拟集成电路手册中才能查到。
555 集成电路是 8 脚封装,图 1 ( a )是双列直插型封装,按输入输出的排列可画成图 1 ( b )。
其中 6 脚称阀值端( TH ),是上比较器的输入。
2 脚称触发端(),是下比较器的输入。
3 脚是输出端( V O ),它有 0 和 1 两种状态,它的状态是由输入端所加的电平决定的。
7 脚的放电端( DIS ),它是内部放电管的输出,它也有悬空和接地两种状态,也是由输入端的状态决定的。
555定时器及其应用

施密特触发器的输出波形如下:
ui
VCC2
VCC1
2VCC/3
R
uo2
48 7
555 3
uo1 0
1VCC/3 t
ui
6 2
1
5
uO
C5
0
t
图5-2-13 施密特触发器电路图
图5-2-14 施密特触发器的波形图
施密特触发器的主要用于对输入波形的整形。图5-2-14 表示的是将三角波整形为方波,其它形状的输入波形也可以 整形为方波。
态的翻转,而施密特触发器是靠外加电
压信号去控制电路状态的翻转。所以,
在施密特触发器中,外加信号的高电平
必须大于
2 3
VCC
,低电平必须小于1 3
VCC
,否
则电路不能翻转。
图5-2-13 施密特触发器电路图
由于施密特触发器无须放电端,所以利用放电端与输出端状态相
一致的特点,从放电端加一上拉电阻后,可以获得与3脚相同的输出。 但上拉电阻可以单独接另外一组电源,以获得与3脚输出不同的逻辑电 平。
+UCC R1
1
ui uc
>2/3 UCC
UCC 8
5KΩ 5 6 VA
5KΩ 2
VB
7 5KΩ
T
截止 (地)1
+C1+
01
01
+C2+
4 (复位端)
暂稳稳定状态
01 RD Q
SD Q 10
3u0
Q=1
Q=0
接通电源 +UCC ui (>1/3UCC)
R
. 0.01μ F . ui
uc
58 4
电子技术知识 (高级工)试题及答案

电子技术知识(高级工)试题及答案1 .下列不属于集成运放电路线性应用的是()OA、加法运算电路B、减法运算电路C、积分电路D、过零比较察(正确答案).积分集成运放电路的反馈元件采用的是()元件。
A、电阻B、电感C、电容(正确答案)D、二极管2 .下列不属于集成运放电路非线性应用的是()oA、加法运算电路(正确答案)B、滞回比较器C、非过零比较器D、过零比较器.过零比较器可将输入的正弦波变换为()oA、三角波B、锯齿波C、尖顶脉冲波D、方波(正确答案)3 .下列不能用于构成组合逻辑电路的是()o C、60°D、30°.分析和计算复杂电路最基本的方法是()。
A、支路电流法(H你?¥案)B、回路电流法C、叠加原理D、节点电压法40 .职业道德对企业起到增强竞争力的作用。
对(正确答错41 .KC04集成触发电路一个周期内可以从1脚和15脚分别输出相位差180。
的两个窄脉冲.对(正确答案)错42 .晶闸管电路的同步是指触发电路与主电路在频率和相位上有相互协调、配合的关系。
对(正确答错43 .KC04集成触发电路由锯齿波形成、单脉冲形成、双脉冲形成及三脉冲形成等环节组成.对错孑案).三相桥式可控整流电路电阻性负载,输出电流波形与输出电压波形相似。
对।错44 .三相桥式可控整流电路电阻性负载,输出电压波形一个周期内有六个波峰。
对।错45 .常用输入电子单元电路要求取信号能力强、功率要大。
对错(正确答46 .集成运放电路线性应用必须加适当的负反馈.对(正确答案)错47 .组合逻辑门电路的输出只与输入有关.对(正确答案)错48 .时序逻辑电路的输出不仅与输入有关,还与原来状态有关。
对(正确答错49 .山555定时器构成的施密特触发器具有两种稳定状态。
对(正确答案)错A、与非门B、或非门C、异或门D、触发器6 .组合逻辑电路的设计是()oA、根据已有电路图进行的B、找出对应的输入条件C、根据逻辑结果进行的(♦询答条)D、画出对应的输出时序图.下列不属于组合逻辑电路加法器的是()oA、半加器B、全加器C、多位加法器D、计数器山7 .组合逻辑电路的比较器功能为()。