专升本数字电路与逻辑设计考试答案
数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
·C=C 2 +1=10 <1 +1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1 B . 2 C . 4 D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10 B .(127)10 C .(128)10 D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
C.B A ⊕D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。
A .A+B +C C.(A+B )(A+C ) +C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
101 010112.不与十进制数()10等值的数或代码为 C 。
A .(0101 8421BCD B .16 C .2 D .813.以下参数不是矩形脉冲信号的参数 D 。
A.周期 B.占空比 C.脉宽 D.扫描期 14.与八进制数8等值的数为: BA. 2B.16C. )16D. 215. 常用的BCD码有 D 。
A.奇偶校验码B.格雷码码 D.余三码16.下列式子中,不正确的是(B)+A=A B.A A1⊕=⊕=A ⊕=A17.下列选项中,______是TTLOC门的逻辑符号。
数字电路与逻辑设计试题及答案

《数字电路与逻辑设计》试题1参考答案一.填空题(10)1.2048 ×8位的RAM有10根地址线,8根数据线。
2.二进制数A=(1011010)2,B=(101111)2,求:A+B=(10001001)2;A一B=( 101011 )23.时序逻辑电路的输出不仅取决于电路.输入信号的状态,而且还与电路原来的状态有关。
4.二硅极管具有单向导通的特性,它的正向导通电压为0.7V。
5.n变量的逻辑函数有2n个最小项,任意两个最小项的乘积为0。
二.选择题(10)1.当晶体三极管b时处于导通状态。
a.发射结和集电结均属于反向偏置;b.发射结正向偏置,集电结反向偏置;c.发射结和集电给均属于正向偏置2.与晶体三极管相比,MOS管具有的特点是a,c,d。
a.输入电阻高;b.受温度影响大;c.便于集成;d.电压控制元件;e.极间电容影响小3.欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同位二进制数和低位进位数的相加运算选用e。
a.编码器;b.译码器;c.多路选择器;d.数值比较器;e.加法器;f.触发器;g.计数器;h.寄存器4.在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后c。
a.乘积项个数越少;b.实现该功能的门电路少;c.该乘积项含因子少5.逻辑函数Y=A B C+A+B+C的最简与或形式为1。
a. 已是最简与或形式;b. 0 ;c. 1 ;d. B+C三.简答题答案;1.简述用TTL与非门、或非门、异或门实现反相器功能.多余输入端的连接方法。
TTL与非门的余输入端应接高电平,或非门的余输入端应接低电平,异或门实现反相器功能是应将余输入端和输入信号并在一起。
2.举例说明什么叫竞争冒险-现象。
门电路两个输入信号同时向相反的逻辑电平跳变,比如一个从1变为0,另一个从0变为1时,所出现的可能出现尖峰脉冲的现象称为竞争-冒险。
数字电路和逻辑设计基础(含答案)

数字逻辑习题1.仅用NOR门来构造下面函数的逻辑网络:H=(XY)’Z’
2.仅用NAND门来构造下面的函数的逻辑网络:D=(A+B)B’
3.求出由下面逻辑网络产生的函数G的最简单形式
4.卡诺图化简:G(A,B,C,D)=Σm(2,3,4,7,8,14,15)
5. 卡诺图化简:G(A,B,C,D)=Σm(0,1,3,4,6,7,12,13,14)
6.卡诺图化简:G(A,B,C,D)=Σm(0,4,5,6,7,8,13,14,15)
7.卡诺图化简:G(A,B,C,D)=Σm(1,2,3,4,6,7,9,12,13)
8.采用一个组合电路来控制一个十进制的七段显示,此电路有4个输入,并提供用压缩十进制数表示的4位代码(0(d)=0000,……8(d)=1000,9(d)=1001)。
7个输出用来定义哪段激活,以显示给定的十进制数
(1)写出这个电路的真值表
(2)用sop形式表示真值表
(3)用pos形式表示真值表
(4)写出各段化简的表达式
7.时序电路分析
补充:。
专科《数字电路与逻辑设计》考试答案

专科《数字电路与逻辑设计》考试答案————————————————————————————————作者:————————————————————————————————日期:专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5.逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F=相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F=等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
专升本《数字电路与逻辑设计》_试卷_答案

专升本《数字电路与逻辑设计》一、(共75题,共150分)1. 十进制数用二进制表示应为:()(2分)B.1100.11C.标准答案:B2. 无符号位的十六进制数减法(A9)l6-(8A)16=()(2分)A.(19)16B.(1F)l6C.(25)16D.(29)16标准答案:B3. 十进制数15用2421 BCD 码可以表示为()。
(2分).01001000 C标准答案:C4. 8421 BCD码对应的二进制数为 ( ) (2分)B.110011.10C.标准答案:B5. 二进制数-0110的反码是(最高位是符号位)()(2分).11001 C标准答案:B6. 如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()(2分)标准答案:A7. 四个变量可以构成多少个最小项()(2分)个个个个标准答案:D8. 逻辑函数Y=可化简为:( ) (2分)A.B.+AB+AC标准答案:D9. 逻辑函数F(A,B,C) = AB+BC+AC的标准表达式是( ) (2分)A.∑m(3,5,6,7)B.∑m(0,1,2,4)C.∏m(1,3,5,7)D.∑M(0,2,4,6)标准答案:A10. 函数,则其反函数( ) (2分)A.B.C.D.标准答案:B11. 逻辑函数等于()(2分)A.标准答案:B12. 三变量构成的逻辑函数的最小项m1和最小项m7一定满足( ) (2分)A.B.C.D.标准答案:C13. 下图为OC门组成的线与电路其输出F为(2分)C.D.标准答案:B14. 要求RS触发器(R、S均为高电平有效)状态由0 →1,其输入信号为()。
(2分)=01 =1 C=d0 =10标准答案:A15. JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:( ) (2分)B.0C.不变D.与现态相反标准答案:D16. 设计—个1位十进制计数器至少需要多少个触发器( ) (2分)个个个个标准答案:B17. T型触发器当时钟脉冲输入时,其输出状态()(2分)A.保持不变B.在T=1时会发生改变C.等于输入端T的值D.随时间改变标准答案:B 18. 移位寄存器74194工作在左移串行输入方式时,S1 S0的取值为( ) (2分).01 C标准答案:C19. LED共阴极七段显示器可由下列哪一个IC来推动七字节较适宜()(2分).7447 C标准答案:C20. 电源电压为+12V的555集成定时器中放电三极管工作在截止状态,输出端OUT为1时,其TH 和TR的输入电压值分别为 ( ) (2分)A.,和TR 均大于C.,和TR 均小于标准答案:A21. 逻辑函数,是F的对偶函数,则()。
(完整版)专升本《数字电路与逻辑设计》考试答案

[试题分类]:专升本《数字电路与逻辑设计》_08007750[题型]:单选[分数]:21.二进制数-0110的反码是(最高位是符号位)( )A.11010B.00110C.11001D.10110答案:C2.如果状态A 与B ,C 与D 分别构成等效对,那么能构成状态等效类的是()A. ABCB.BCDC.ABD.ABCD答案:C3.移位寄存器74194工作在左移串行输入方式时, S1 S0的取值为( )A.00B.11C.01D.10答案:D4.三变量构成的逻辑函数的最小项m1和最小项m7一定满足 ( )A.B.C.D.答案:C5.十进制数12.75用二进制表示应为:( ) 17m 1m +=71m m =0m 71=•m 71m m =A.1100.01B. 1100.11C.1010.10D.1010.011答案:B6.8421 BCD 码01010001.0101对应的二进制数为 ( )A.100100.01B.101110.01C.110011.10D.110110.10答案:C7.下图为OC 门组成的线与电路其输出F 为( ) A.B.0C.1D.答案:C8.要求RS 触发器(R 、S 均为高电平有效)状态由0 →1,其输入信号为()。
A.RS=01B.RS=10C.RS=d1D.RS=d0答案:A9.逻辑函数等于( )A.1B.B B A •B )(B A A F ⊕⊕=C.0D.答案:B10.函数,则其反函数( )A.B.C.D.答案:D11.JK 触发器的J =K =1, 当触发信号到来时,输出次态Qn+1为:() A.与现态相反B.0C.1D.不变答案:A12.逻辑函数F(A,B,C) = AB +BC+AC 的标准表达式是( )A.∑m(0,1,2,4)B.∏m(1,3,5,7)C.∑M(0,2,4,6)D.∑m(3,5,6,7)答案:D13.四个变量可以构成多少个最小项?( )A.15个B.16个C.8个D.4个答案:BB F(X Y Z)m(467)=∑,,,,F(X Y Z)=,,m(0,2,6)∑m(467)∑,,m(0,4,5,6)∑m(0,1,2,3,5)∑14.电源电压为+12V 的555集成定时器中放电三极管工作在截止状态,输出端OUT 为1时,其TH 和TR 的输入电压值分别为 ( )A.TH 和TR 均小于B.TH 和TR 均大于C.,D.,答案:C15.设计—个1位十进制计数器至少需要多少个触发器?() A.6个B.3个C.10个D.4个答案:D16.T 型触发器当时钟脉冲输入时,其输出状态( )A.保持不变B.在T=1时会发生改变C.随时间改变D.等于输入端T 的值答案:B17.无符号位的十六进制数减法(A9)l6-(8A)16= ( )A.(19)16B.(1F)l6C.(29)16D.(25)16答案:B18.十进制数15用2421 BCD 码可以表示为( )。
《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题院校_ _ 年级_____ _____ 专业 层次 专升本 姓名______________ 分数______________一. 填空题(每小题2分,共10分)1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式 唯一的。
2.任意两个最小项之积为 ,任意两个最大项之和为 。
3.对于逻辑函数BC C A AB F ++=,为了化简,利用逻辑代数的基本定理,可表示为C A AB F +=,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。
4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 。
5.在3.3V 供电的数字系统里,所谓的高电平并不是一定是3.3V ,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 容限。
二. 选择题(每小题2分,共10分)1.在下列程序存储器的种类中,可在线改写的有 。
a. PROM ;b. E 2PROM ; c. EPROM ; d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。
a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。
下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。
a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器4. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
专科《数字电路与逻辑设计》-试卷-答案

专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5. 逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F=相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D8. 逻辑函数的反函数为()(2分)A.B. C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F=等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
(2分)A.0B.1C.不变D.与前一状态Q反相.标准答案:C15. 主从型JK触发器的特性方程( )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
[试题分类]:专升本《数字电路与逻辑设计》_08007750[题型]:单选[分数]:21.二进制数-0110的反码是(最高位是符号位)( )A.11010B.00110C.11001D.10110答案:C2.如果状态A 与B ,C 与D 分别构成等效对,那么能构成状态等效类的是( )A. ABCB.BCDC.ABD.ABCD答案:C3.移位寄存器74194工作在左移串行输入方式时, S1 S0的取值为( )A.00B.11C.01D.10答案:D4.三变量构成的逻辑函数的最小项m1和最小项m7一定满足 ( )A.17m 1m +=B.71m m = C.0m 71=•mD.71m m =答案:C5.十进制数12.75用二进制表示应为:( )A.1100.01B. 1100.11C.1010.10D.1010.011答案:B6.8421 BCD 码01010001.0101对应的二进制数为 ( )A.100100.01B.101110.01C.110011.10D.110110.10答案:C7.下图为OC 门组成的线与电路其输出F 为( )A.B A •B.0C.1D.B答案:C8.要求RS 触发器(R 、S 均为高电平有效)状态由0 →1,其输入信号为( )。
A.RS=01B.RS=10C.RS=d1D.RS=d0答案:A9.逻辑函数)(B A A F ⊕⊕=等于( )A.1B.BC.0D.B答案:B10.函数F(X Y Z)m(467)=∑,,,,,则其反函数F(X Y Z)=,,( )A.m(0,2,6)∑B.m(467)∑,,C.m(0,4,5,6)∑D.m(0,1,2,3,5)∑答案:D11.JK 触发器的J =K =1, 当触发信号到来时,输出次态Qn+1为:( )A.与现态相反B.0C.1D.不变答案:A12.逻辑函数F(A,B,C) = AB +BC+AC 的标准表达式是( )A.∑m(0,1,2,4)B.∏m(1,3,5,7)C.∑M(0,2,4,6)D.∑m(3,5,6,7)答案:D13.四个变量可以构成多少个最小项?( )A.15个B.16个C.8个D.4个答案:B14.电源电压为+12V 的555集成定时器中放电三极管工作在截止状态,输出端OUT 为1时,其TH 和TR 的输入电压值分别为 ( )A.TH 和TR 均小于4VB.TH 和TR 均大于8VC.8TH V <,4TR V <D.8TH V >,4TR V <答案:C15.设计—个1位十进制计数器至少需要多少个触发器?( )A.6个B.3个C.10个D.4个答案:D16.T 型触发器当时钟脉冲输入时,其输出状态( )A.保持不变B.在T=1时会发生改变C.随时间改变D.等于输入端T 的值答案:B17.无符号位的十六进制数减法(A9)l6-(8A)16= ( )A.(19)16B.(1F)l6C.(29)16D.(25)16答案:B18.十进制数15用2421 BCD 码可以表示为( )。
A.00011011B.01001000C.00001111D.00010101答案:A19.逻辑函数Y=C B A B A ABC AB +++可化简为:( )A. B+ACB.AB BC +C.AB AC +D.C+AB答案:A20.LED 共阴极七段显示器可由下列哪一个IC 来推动七字节较适宜? ( )A.74160B.74148C.7448D.7447答案:C[试题分类]:专升本《数字电路与逻辑设计》_08007750[题型]:单选[分数]:21.与非门基本RS 触发器的约束方程是()A.R=SB.R+S=1C.n 1QS RQ +=+D.RS=0答案:B2.74153有两个4路数据选择器,每个选择器有多少个输出端?()A.4个B.2个C.8个D.1个答案:D3.实现同—功能的Mealy型同步时序电路比Moore型同步时序电路()A.状态数目更多B.触发器更多C.触发器—定更少D.状态数目更少答案:D4.CMOS集成电路比TTL集成电路应用得更广泛的主要原因是()A.输出电流大、带负载能力强B.功耗小、集成度高C.价格便宜D.开关速度快答案:A5.TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效。
若地址端输入为A2A1A0=100时,则低电平输出端为()A.Y6B.Y2C.Y4D.Y1答案:C6.如果全加器的加数A=1,被加数B=1,低位的进位CI=0,则全加器的输出和数S 及高位的进位CO分别为?()A.S=0,C0=0B.S=0,CO=1C.S=1,CO=1D.S=1,CO=0答案:B7.如果要设计一个奇偶校验产生器,则使用下列哪种集成电路最简单?()A.74LS86异或门B.74LS138译码器C.74LS32或门D.74LS00与非门答案:A8.一般各种PLD 组件的输出部分为:()A.非门阵列B.或门阵列C.与门阵列D.与非门阵列答案:B9.555集成定时器电路大致由五部份组成,即电阻分压器、电压比较器、基本R-S 触发器、输出驱动器及下列哪一部份?()A.逆向二极管B.充电二极管C.放电三极管D.触发电容答案:C10.组合逻辑电路中的险象是由什么因素引起的?()A.电路中存在时延B.电路未采用最简设计C.电路的输出端过多D.逻辑门类型不同答案:A11.下列几种TTL 电路中,输出端可实现线与功能的电路是()A.与非门B.OC 门C.或非门D.异或门答案:B12.逻辑函数Y =C A B C B A C B A C B A +++的最简与—或表达式为()A.C A C A +B.AC.CD.C B C B +答案:C13.完全确定原始状态表中有六个状态A 、B 、C 、D 、E 、F 。
等效对为:A 和B ,B 和D ,E 和F 。
则该时序电路的最简状态表中共有多少个状态?()A.2B.3C.6D.4答案:B14.二进制数11101.0100等于十六进制数()A.35.2B.29.3C.23.2D.1D.4答案:D15.余3码01000101.1001对应的十进制数是()A.45.9B.69.56C.45.3D.12.6答案:D16.在下列三个逻辑函数表达式中,下列哪一项是最小项表达式()A.(,,)Y A B C ABC ABC BC =++B.(,,)Y A B C A B C ABC ABC =⋅⋅++C.(,)Y A B AB ABB =+D.(,)Y A B AB AB =+答案:B17.根据反演规则,F =D B C B A ++)(的反函数为()A.D B BC A F ++=)(B.D B C B A F ])[(++=C.D B C B A F ++=)(D.D B C B A F ++=答案:B18.如果JK 触发器的J =1,K =0,则当计时钟脉冲波出现时,Qn+1为()A.QB.0C. QD.1答案:D19.同步时序电路设计中,状态编码采用相邻编码法的目的是()A.提高电路可靠性B.提高电路速度C.减少电路中的触发器D.减少电路中的逻辑门答案:D20.逻辑函数中任意两个不同的最小项i m 与j m 之积(j i m m +)为()A.0B.无法确定C.ji m m ⋅D.1答案:A21.将8421码(01000101.1001)转换成十进制数()A.45.3B.12.6C.69.6D.45.9答案:D22.属于组合逻辑电路的部件是()A.触发器B.计数器C.寄存器D.编码器答案:D23.下列逻辑门中哪一种门的输出在任何条件下都可以并联使用?()A.普通CMOS与非门B.TTL集电级开路门(OC门)C.具有推拉式输出的TTL与非门D.CMOS三态输出门答案:B24.主从型JK触发器的特性方程1n Q+=()+=+A.1n Q JQ KQ+=+B.1n Q JQ KQ+=+C.1n Q JQ KQ+=+D.1n Q JQ KQ答案:C25.由或非门构成的基本RS触发器的约束方程是()+A.R S=0B.RS=0C.RS=1D.R+S=1答案:B++化简为最简与—或表达式()26.将逻辑函数Y=AB AB ABC+A.B AB.B+ACC.AC B +D.A+BC答案:B27.逻辑函数(,,)Y A B C 的最小项m0和m5之间的关系是() A.05m m =B.05m m =C.05m 0m •=D.05m 1m •=答案:C28.如果要设计一个六进制计数器,最少需要多少个触发器?()A.4B.3C.2D.1答案:B29.十进制数23.25用二进制数表示应为()A.(17.4)2B.(27.2)2C.(100011.00100101)2D.(10111.01)2答案:D30.同步时序电路设计中,状态化简的主要目的是()A.提高电路速度B.减少电路中的逻辑门C.减少电路中的触发器D.减少电路中的连线答案:C31.电平异步时序逻辑电路不允许两个或两个以上输入信号()A.同时改变B.同时为1C.同时为0D.同时出现答案:A32.设计一个12进制计数器需要用多少个触发器()A.4个B.2个C.3个D.6个答案:A33.某触发器的特性表如下(A 、B 为输入),则触发器的次态为()A.Qn+1=AB.1n Q AQ BQ +=+ C.1n Q AQ BQ +=+ D.1n Q A BQ +=+ 答案:C34.如果全加器的加数A =1,被加数B=1,低位的进位CI =1,则全加器的输出和数S 及高位的进位CO 分别为?()A.S=1,CO =0B.S =0,CO =1C.S =1,CO=1D.S =0,C0=0答案:C35.共阴极的七段数码显示译码器,若要显示数字“5”,则七段中哪些段应该为“1”?()A.a 、c 、d 、f 、gB.b 、c 、e 、f 、gC.a 、dD.b 、e答案:A36.逻辑函数()(0,,,,4,5,)F =∑A B C m 17的最简与-或表达式是()A.AB C +B.AB AC +C.BC AB +D.AC B +答案:D37.逻辑函数()Y A B C CD =++的对偶式为()A.()()Y A BC C D '=++B.()Y A BC C D '=++C.()Y A B C CD '=++D.()()Y AB C C D '=++答案:A38.将十进制数(6.625)转换成二进制数表示,其值为()A.(10.110)2B.(10.101)2C.(110.110)2D.(110.101)2答案:D39.二进制数−0.1010的补码是()A.1.1010B.1.0110C.1.0101D.1.1011答案:B40.当两输入“或非”门的输出z =1时,输入x 和y 的取值必须()A.同时为1B.同时为0C.至少有一个为1D.至少有一个为0答案:B[试题分类]:专升本《数字电路与逻辑设计》_08007750[题型]:多选[分数]:21.下列逻辑表达式中正确的有( )。