微机原理与技术接口 填空总结

合集下载

微机原理与接口技术复习重点(很有用哦)

微机原理与接口技术复习重点(很有用哦)
答:可屏蔽中断请求输入线为INTR; “可屏蔽”是指该中 断请求可经软件清除标志寄存器中IF位而被禁止。
25
第二十五页,编辑于星期日:二十一点 四十三 分。
《微机原理及应用》重修
19、简述CPU响应外部可屏蔽中断的前提条件是什么? 答:有中断源申请、 无内部中断、中断系统是开放的
20、什么是中断向量,中断向量表在内存中的地址范围 是什么?
《微机原理及应用》重修
19. 可编程定时/计数器8253含有 3 个 16 位的定 时/计数器。每个定时/计数器可以通过编程方式来 设定的工作方式有 6 种。
20. 若用4K×1的存储器芯片组成12K字节的内存容量 ,则共需 24 个这样的芯片。
21. 一般情况下,容量为256KB的存储器具有 8 条 数据线, 18 条地址线。
5、列举至少5种程序状态字中的标志位,并简要说明 其功能
答:ZF:全零标志 CF:进位标志 SF:符号位 AF:辅助进位 PF:奇偶校验位 OF:溢出标志
13
第十三页,编辑于星期日:二十一点 四十三分。
《微机原理及应用》重修
6、设字长为8位,用二进制计算15+20的结果,并说 明对状态标志C、A、S、Z的影响。
1000H:0100H,那么该变量的最后一个字节数据的
物理地址是 1010F H。
4
第四页,编辑于星期日:二十一点 四十三分。
《微机原理及应用》重修
13. 8086CPU对外的数据线是 16 条,地址线是
20 条,它的寻址能力为 1M 字节。
14. 数据线和地址线是以 分时复用
方式轮流
使用的。
15.若有如下定义:
17.8086 CPU在I/O单独编址时,对I/O编址最多使用

微机原理与接口技术考试复习选择填空题(含答案)

微机原理与接口技术考试复习选择填空题(含答案)

微机原理与接⼝技术考试复习选择填空题(含答案)⼀、选择题1. 微型计算机硬件体系由下列那⼏部分组成( ABCD )。

A. 运算器B. 控制器C. 存储器D.输⼊和输出设备2. 执⾏IN AL ,70H 时,CPU 外部的管脚状态是( D ) A. 01/=1RD WR MIO ==、、 B. 10/=1RD WR M IO ==、、 C. 10/=0RD WR M IO ==、、 D. 01/=0RD WR M IO ==、、3. 如果AL 的内容为50H ,执⾏TEST AL ,01H 指令后,AL 的内容为(C )。

A. 49HB. 4FHC. 50HD. 01H4. 下列哪些寻址⽅式是正确的( C )A. MOV AL ,DXB. MOV IP ,0FFHC. MOV AL ,[2000H]D. IN BL ,05HE. MOV DS ,0200HF. OUT AL ,0FFEH5. 计算机总线的性能指标有哪些( ABC )A. 总线宽度B. 总线频率C. 传输速率D. 总线规范6. 下列总线中有24根地址总线的是(A )A. ISA 总线B. PCI 总线C. EISA 总线D. AGP 总线7. 计算机 CPU 与输⼊ / 输出设备之间交换的信息包括哪⼏类信号( ABC )A. 数据信息D. 地址信息8. 8086系统可处理( C )类型的中断。

A. 0B. 255C. 256D. 4⼆、填空1. Intel 8086 CPU 是_16_位微处理器,有_16_根数据总线和_20_根地址总线,存储器寻址的空间为_1M _,端⼝寻址空间为_64K _。

8088CPU 有_8_根数据总线。

2. ⼀个8位⼆进制整数,采⽤补码表⽰,由4个1和4个0组成,其最⼤值的原码为_01111000_H ,最⼩值的原码为_11111001_H 。

3. 对于8086CPU ,物理地址是由段基址和偏移地址两部分构成,若某存储单元的段基址为2000H ,偏移地址为1122H ,则该存储单元的物理地址为_21122H _。

微机原理与接口技术填空

微机原理与接口技术填空

计算机基础知识1.系统总线由地址总线数据总线控制总线三类传输线组成。

2.微型计算机由中央处理器存储器输入/输出接口和系统总线组成。

3.计算机的硬件结构通常由五大部分组成。

即运算器控制器存储器输入设备和输出设备组成。

4.一个完整的微机系统应包括硬件系统和软件系统两大功能部分5.微处理器由运算器控制器和少量寄存器组成。

6.以_微型计算机____为主体,配上系统软件和外设之后,就构成了__微型计算机系统____。

7.8位二进制整数,其补码所能表示的范围为 -128—127,-1的补码为OFFH 。

8.一带符号数的8位补码为11110111B,它所表示的真值为-9D。

9.将二进制数101101.101转换为十进制数为45.625。

10.8位二进制补码10110110代表的十进制负数是-74D。

11.将压缩BCD码01111001转换成二进制数为01001111B。

12.将压缩BCD码01111001转换成十进制数为79D。

13.X、Y的字长均为12位,已知[X]反=A3CH,原码为0DC3H,[Y]反=03CH,则X-Y的补码为0A01H。

14.带符号数在机器中以补码表示,十进制数-78表示为FFB2H。

15.已知X的补码是11101011B,Y的补码是01001010B,则X-Y的补码是10100001B。

16.ASCII码由 7 位二进制数码构成,可为 128 个字符编码。

17.在计算机中,用二进制表示实数的方法有两种,分别是定点法浮点法18.将二进制数1011011.1转换为十六进制数为__5B.8H_____。

19.将十进制数199转换为二进制数为____ 11000111____B。

20.BCD码表示的数,加减时逢__10____进一,ASCII码用来表示数值时,是一种非压缩的BCD码。

21.十进制数36.875转换成二进制是___100100.111____________。

22.十进制数98.45转换成二进制为__1100010.0111_B、八进制__142.3463________Q、十六进制__62.7333________H。

微机原理与技术接口填空总结

微机原理与技术接口填空总结

微机原理与技术接口填空总结二、填空题(把答案填写在题中横线上,每空1分,共20分)1 . 8086/8088CPU的数据线和地址线是以__分时复用__方式轮流使用的。

2 . CPU中的总线接口部件BIU,根据执行部件EU的要求,完成___CPU______与____存储器___或__I/O设备____的数据传送。

3 . 8086中的BIU由____4____个__16_____位段寄存器、一个___16____位指令指针、_6____字节指令队列、__20____位地址加法器和控制电路组成。

4 . 8086/8088构成的微机中,每个主存单元对应两种地址:_段地址__和___偏移地址___。

5 . 对于8259A的中断请求寄存器IRR,当某一个IRi端呈现__1___时,则表示该端有中断请求。

6 . 若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对应的中断类型码为___45H____。

7 . 在存储器的层次结构中,越远离CPU的存储器,其存取速度___越慢___,存储容量____越大____,价格___越低___。

8 . 存储器的存取速度可用___存取时间___和___存取周期____两个时间参数来衡量,其中后者比前者大。

9 . 中断返回指令IRET总是排在__最后___。

10 .若8255A的系统基地址为2F9H,且各端口都是奇地址,则8255A的三个端口地址为___2FAH,2FCH,2FEH___。

二、概念填空题(共26分,每空1分)1.计算机中控制器和运算器是核心部件,合称为中央处理单元(CPU)2.组成32M×8位的存储器,需要1M×4位的存储芯片 64 片3.所谓总线是信息传送的基本通路,通常可以分为数据总线、地址总线和控制总线.4.8086CPU内部结构按功能分为执行单元(EU)和总线接口单元(BIU) .5.INTEL8086/8088地址总线有20条,最大存储容量为 1MB .6.8086/8088微处理器的INTR引脚可由标志位 IF控制。

微机原理与接口技术知识点总结整理

微机原理与接口技术知识点总结整理

《微机原理与接口技术》复习参考资料第一章概述一、计算机中的数制1、无符号数的表示方法:(1)十进制计数的表示法特点:以十为底,逢十进一;共有0-9十个数字符号。

(2)二进制计数表示方法:特点:以2为底,逢2进位;只有0和1两个符号。

(3)十六进制数的表示法:特点:以16为底,逢16进位;有0--9及A—F(表示10~15)共16个数字符号。

2、各种数制之间的转换(1)非十进制数到十进制数的转换按相应进位计数制的权表达式展开,再按十进制求和。

(见书本1.2.3,1.2.4)(2)十进制数制转换为二进制数制●十进制→二进制的转换:整数部分:除2取余;小数部分:乘2取整。

●十进制→十六进制的转换:整数部分:除16取余;小数部分:乘16取整。

以小数点为起点求得整数和小数的各个位。

(3)二进制与十六进制数之间的转换用4位二进制数表示1位十六进制数3、无符号数二进制的运算(见教材P5)4、二进制数的逻辑运算特点:按位运算,无进借位(1)与运算只有A、B变量皆为1时,与运算的结果就是1(2)或运算A、B变量中,只要有一个为1,或运算的结果就是1(3)非运算(4)异或运算A、B两个变量只要不同,异或运算的结果就是1二、计算机中的码制1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。

数X的原码记作[X]原,反码记作[X]反,补码记作[X]补。

注意:对正数,三种表示法均相同。

它们的差别在于对负数的表示。

(1)原码定义:符号位:0表示正,1表示负;数值位:真值的绝对值。

注意:数0的原码不唯一(2)反码定义:若X>0 ,则[X]反=[X]原若X<0,则[X]反= 对应原码的符号位不变,数值部分按位求反注意:数0的反码也不唯一(3)补码定义:若X>0,则[X]补= [X]反= [X]原若X<0,则[X]补= [X]反+1注意:机器字长为8时,数0的补码唯一,同为000000002、8位二进制的表示范围:原码:-127~+127反码:-127~+127补码:-128~+1273、特殊数10000000●该数在原码中定义为:-0●在反码中定义为:-127●在补码中定义为:-128●对无符号数:(10000000)2= 128三、信息的编码1、十进制数的二进制数编码用4位二进制数表示一位十进制数。

微机原理与接口技术总复习

微机原理与接口技术总复习

微机原理与接⼝技术总复习微机原理与接⼝技术总复习第⼀部分:填空题第⼀章微机的基本知识1.1基本知识结构微机的构成(包括硬件:主机+外设;软件:操作系统+编译程序+汇编程序+诊断程序+数据库等)微机的⼯作原理和⼯作过程①⼯作原理(冯.诺依曼原理)②⼯作过程(取指令、分析指令、执⾏指令)③控制器的两个主要功能了解微机的主要技术指标数的原码、反码、补码的表⽰⽅法及补码的运算⼆、⼋、⼗、⼗六进制数的表⽰及其相互转换ASCII码、BCD码的表⽰⽅法及其运算、修正原则⽆符号数与符号数的运算及其对标志位的影响1.2相关习题1.对于⼆进制数0110 1001B,⽤⼗进制数表⽰时为:105D;⽤⼗六进制数表⽰时为:69H。

BCD2.设机器字长为8位,最⾼位是符号位。

则⼗进制数–11所对应的原码为:10001011B。

3.已知某数的原码是10110110B,则其反码是11001001B ;补码是11001010B 。

4.⼀个8位⼆进制数⽤补码⽅式表⽰的有符号数的范围是-128~+127 。

第⼆章微处理器与系统结构2.1基本知识结构掌握8086CPU的内部结构与主要引脚信号功能1、内部结构(BIU与EU)组成与功能2、主要引脚信号AD0~AD15, A16/S3~A19/S6,(地址锁存的必要性)BHE, NMI, INTR, INTA, HOLD, HLDA, RESET,READY, ALE, DEN,LOCK,RD,WR,M/IO。

熟悉8086 CPU 内部寄存器阵列了解8086最⼤组态与最⼩组态的区别熟悉存储器物理地址的⽣成及存储器组织20位地址如何⽣成;存储器是如何组织的,字节、字、字符串在内存中是如何存放的。

熟悉CPU中的标志寄存器及堆栈6个状态标志+3个控制标志;堆栈定义、堆栈组成及操作,为什么要设置堆栈?熟悉系统的输⼊/输出结构和基本总线周期(会画读、写周期基本时序图)2.2相关习题1.8086 CPU从功能上分为EU 和BIU 两部分。

微机原理与接口技术填空题

微机原理与接口技术填空题

微机原理与接口技术填空题一、填空题1、微型计算机由、、和构成。

2、在8086CPU中,寄存器指向下一条要执行的指令。

3、微型计算机的总线根据功能可分为、和。

4、主存储器和CPU之间增加高速缓冲存储器的目的是。

5、在计算机系统中定时信号一般可以用和两种方法来获得。

6、中断类型码为31H的中断向量存放在从开始的4个存储单元。

7、系统工作于实模式,设BX=4000H,DI=0100H,DS=3100H,在指令MOV AX,[BX+DI]中,源操作数的寻址方式为;物理地址为。

8、在异步传输中,设每个字符对应1个起始位、7个数据位、1个奇偶校验位、1个停止位,如果波特率为1200bps,则每秒钟传输的最大字符数是个。

9、CPU和输入/输出设备之间的信号分为、和三类。

10、CPU的可屏蔽中断受标志的影响,如果允许CPU接受可屏蔽中断请求,则该标志取值为。

11、是微型计算机的核心。

12、在8086CPU中,一个最基本的总线周期有个时钟周期组成。

13、在最小模式下,如果8086CPU的引脚为高电平,表示。

14、8086CPU有16根数据线和20根地址线,所以可寻址的地址空间最大为()字节。

15、存储器扩展有两种方法,分别是扩展和扩展。

16、8086复位时,代码寄存器CS和指令指针寄存器IP分别初始化为和。

17、系统工作于实模式,设BX=4000H,SI=0100H,DS=3100H,在指令MOV DX,[BX+SI]中,源操作数的寻址方式为;物理地址为。

18、9片8259中断控制器组成两级级联,则最多能提供个中断。

19、8086CPU的编程结构包括和。

20、CPU和外设之间的数据传送方式包括、和。

21、当=,=,=,A0=时,CPU设置8259的ICW1。

(完整版)微机原理与接口技术试题库(含答案)汇总

(完整版)微机原理与接口技术试题库(含答案)汇总
2. CPU在内部结构上由哪几部分构成?CPU应具备哪些主要功能?
答:CPU在内部结构上由运算器、控制器、寄存器阵列和内部总线等各部分构成,其主要功能是完成各种算数及逻辑运算,并实现对整个微型计算机控制,为此,其内部又必须具备传递和暂存数据的功能。
3.累加器和其它通用寄存器相比有何不同?
答:累加器是通用寄存器之一,但累加器和其它通用寄存器相比又有其独特之处。累加器除了可用做通用寄存器存放数据外,对某些操作,一般操作前累加器用于存放一个操作数,操作后,累加器用于存放结果。
三、选择题
1、D 2、A 3、A 4、B 5、C 6、B 7、D 8、C 9、B 10、D
四、是非判断题
1、√2、×3、×4、×5、√
1.微处理器,微型计算机和微型计算机系统三者之间有何区别?
答:微处理器即CPU,它包括运算器、控制器、寄存器阵列和内部总线等部分,用于实现微型计算机的运算和控制功能,是微型计算机的核心;一台微型计算机由微处理器、内存储器、I/O接口电路以及总线构成;微型计算机系统则包括硬件系统和软件系统两大部分,其中硬件系统又包括微型计算机和外围设备;由此可见,微处理器是微型计算机的重要组成部分,而微型计算机系统又主要由微型计算机作为其硬件构成。
3、十进制数59转换成八进制数是A。
A)73Q B)37Q C)59Q D)112Q
4、与十进制数58.75等值的十六进制数是B。
A)A3.CH B)3A.CH C)3A.23H D)C.3AH
5、二进制数1101.01转换成十进制数是C。
A)17.256 B)13.5 C)13.25 D)17.5
二填空题1对于能使用的最小数字符号是72转换成八迚制数是110q67等值的十六迚制数是43h101011转换成十迚制数是53755十六迚制数0e12转换成二迚制数是110000010010b三选择题1在计算机内部一切信息的存取处理和传送都是以c十六迚制编码d二迚制编码111000b11100159转换成八迚制数是5875等值的十六迚制数是a3chb3achc3a23hdc3ah110101转换成十迚制数是17256b135c1325d17511101011转换成十六迚制数是3achc3a3h7十六迚制数1cbd8转换成二迚制数是11000101111001b11110101111101c11110101111101d11100101111011ff1转换成十迚制数是255625b2501625c2550625d25006259十迚制正数43的八位二迚制原码1010101110十迚制正数38的八位二迚制补码是00100110四是非判断题1在第三代计算机期间出现了操作系统
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

二、填空题(把答案填写在题中横线上,每空1分,共20分)1 . 8086/8088CPU的数据线和地址线是以__分时复用__方式轮流使用的。

2 . CPU中的总线接口部件BIU,根据执行部件EU的要求,完成___CPU______与 ____存储器___或__I/O设备____的数据传送。

3 . 8086中的BIU由____4____个__16_____位段寄存器、一个___16____位指令指针、_6____字节指令队列、__20____位地址加法器和控制电路组成。

4 . 8086/8088构成的微机中,每个主存单元对应两种地址:_段地址__和___偏移地址___。

5 . 对于8259A的中断请求寄存器IRR,当某一个IRi端呈现__1___时,则表示该端有中断请求。

6 . 若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对应的中断类型码为___45H____。

7 . 在存储器的层次结构中,越远离CPU的存储器,其存取速度___越慢___,存储容量____越大____,价格___越低___。

8 . 存储器的存取速度可用___存取时间___和___存取周期____两个时间参数来衡量,其中后者比前者大。

9 . 中断返回指令IRET总是排在__最后___。

10 .若8255A的系统基地址为2F9H,且各端口都是奇地址,则8255A的三个端口地址为___2FAH,2FCH,2FEH___。

二、概念填空题(共26分,每空1分)1.计算机中控制器和运算器是核心部件,合称为中央处理单元(CPU)2.组成32M×8位的存储器,需要1M×4位的存储芯片 64 片3.所谓总线是信息传送的基本通路,通常可以分为数据总线、地址总线和控制总线.4.8086CPU内部结构按功能分为执行单元(EU)和总线接口单元(BIU) .5.INTEL8086/8088地址总线有20条,最大存储容量为 1MB .6.8086/8088微处理器的INTR引脚可由标志位 IF控制。

7.INT 40H指令的中断向量存放在00H: 0100 H中。

8.当ALE有效时,8086/8088CPU地址/数据总线AD15~AD0 上传送的是地址信息。

9. CPU和外设之间的数据传送方式有程序控制方式、中断控制方式、DMA方式和通道处理器方式 4种。

也可以说成是:无条件传送方式、查询方式、中断控制方式和DMA方式四种。

10. 8086通过数据总线对存储器进行一次访问所需的时间为一个总线周期,一个总线周期至少包括 4 个时钟周期。

11.设有一个具有16位地址和8位字长的存储器,问:(1)该存储器可存储 64K 个字节的信息。

(2)若用2K×4位的SRAM组成该存储器,需要 64 片SRAM芯片。

12. 为保证DRAM中的信息不会丢失,要及时的进行刷新操作.13. 串行通信的三种工作方式分别是: 单工方式、全双式方式、半双工方式。

14、主机和外设之间经数据线传输的信息,按性质不同可分为三种形式,数据信息、状态信息和控制信息。

15、异步传送有三种控制方式:程序查询方式、中断方式、DMA方式,同步传送有无条件传送方式。

二、CPU读取A/D 转换器数据的方法有:查询法、定时法、中断法、延时法等1、微型计算机主机由四个部件构成,请你给出这四个部件(1)_CPU _(2)__存储器(内存)_______,(3)_I/O接口和I/O设备 _(4)__系统总线_。

2、8086的I/O数据总线为16 位,8088的I/O数据总线为8 位。

8086和8088CPU的内部数据总线宽度都为16位,但8086对外的数据总线宽度为16位,而8088对外的数据总线宽度为8位。

3、根据冯诺依曼机模型,计算机硬件由(1) 运算器 (2) 控制器_(3) 存储器__(4)_输入设备__ (5)_输出设备_组成。

4. CPU在执行MOV AL,[1000H] 指令时,M/IO*= 1 ,DT/R*= 0 .5.中断类型码为18H的中断向量一定存放在起始物理地址为00060H 4个连续存储单元中.6. 8086通过数据总线对M/IO进行一次访问所需的时间为一个总线周期,一个总线周期至少包括4 个时钟周期。

7. 8086计算机采用的I/O编址方式是_I/O端口独立编址。

8.80386计算机的CPU有32位的地址线,其最大可寻址的物理内存空间是__4GB__。

9.8086/8088CPU的最大模式子系统一定比最小模式CPU子系统多了一片的_总线控制器(或写成8288)__.11.当执行指令IN AL,DX时,IOR=__0__,IOW=___1_____.当执行指令OUT DX,AL时, IOR=__1__,IOW=___0_____.12. CPU同I/O接口交换的数据类型有:__数据信息_,_状态信息_,_控制信息_。

13. DMAC有主态和从态这两种工作状态,当它处于_从态时允许CPU对其进行读写操作。

14.只有在DMAC处于_空闲周期(S i状态)时,CPU才可以对其进行读写操作。

二1、程序员可见的8086的段寄存器是16 位的,2、设(SS)=1234H,(SP)=100H,执行PUSH AX, POP BX, PUSH BX后, 栈顶的物理地址为1243EH。

3、一片Intel8253/8254占据 4 个I/O端口地址。

4、理想的情况下,D/A转换器的精度仅决定于其所使用的转换寄存器中二进制位的位数。

5、某8259A芯片的地址引出线A0接入CPU的地址线A1,已知其二个端口地址分别为:306H,304H,给该芯片发出的中断结束命令应写入的端口是:304H。

6、D/A转换过程中,如电路性能不是很好的话,可能产生尖峰现象。

尖峰是输入数码发生变化时刻产生的瞬时误差,产生尖峰的主要原因是:线路的断开是瞬时的,而线路接通并达到稳定是需要时间的。

7、高速缓冲存储器常用的三种地址映射方式是:直接映射方式、全相连映射方式和组相连映射方式。

9.一般情况下,动态存储器每个存储位使用了一个晶体管,静态存储器每个存储位使用了六个晶体管。

10。

半导体SRAM靠_晶体管触发器_存贮信息,半导体DRAM则是靠_分布电容_存贮息。

1.RESET 信号到来后8088/86 的CS 和IP 分别为_FFFF_H 和_0000_H。

2. 在特殊全嵌套方式下,8259可响应同级或高级中断请求。

3. CPU 与外设接口通过数据总线传送状态信号与命令信号。

4. 8255 有3 种工作方式, 其中方式2 只允许A口使用。

5. 有地址重迭现象的译码方式为部分译码和线选法。

6. 外设端口的编址方式有I/O 端口独.立编址和I/O 端口与存储器统一编址。

7.INT8253 采用BCD 码计数时,其最大计数值为__10000__,此时的计数初值为__0000__。

8.8088/8086 的AD7-AD0 是地址数据复用引脚,在T1 时传送__地址信号__。

9.8259A作为主片时其引脚CAS0-CAS2 的信息传送方向是_向外_。

10.RS-232C 是适用于__数据终端设备DTE__和__数据通信设备DCE__间的接口。

1. 8086/8088CPU 的数据线和地址线是以(1) 分时复用方式轮流使用的。

2. 在8086/8088CPU 中,由于BIU 和EU 分开,所以(2) 取指令和(3) 执行指令可以重叠操作,提高了CPU 的工作效率。

3. 有地址重迭现象的译码方式为(4) 部分译码和(5) 线选法。

4. 在汇编语言中,一个过程的属性为NEAR,表明主程序和子程序(6) 在同一代码段中;若为FAR,则表明主程序和子程序(7)不在同一代码段中。

5. 若外设的中断类型码为3BH,则该中断源的中断请求信号应连在8259A的(8) IR3端,且对应的中断向量地址为(9) 00EC。

6. Intel8253 采用BCD 码计数时,其最大计数值为 (10) 10000,此时的计数初值为(11) 0000。

7. 堆栈的栈底相对栈顶为(12) 高地址端,执行入栈(PUSH)指令后,堆栈指针SP的变化方式为(13) sp sp-2 。

8. 如果BUF为数据段中5400H单元的符号名,其中存放的内容为1234H,执行指令MOV BX, BUF后,BX的内容为(14) 1234H;而执行LEA BX, BUF后,BX的内容是(15) 5400H 。

二、A/D转换器的功能是把电物理量转换成数字量1.已知X=68,Y=12,若用8位二进制数表示,则[X+Y]补=__01010000B __,此时,OF=____0______;[X-Y]补=____00111000B ____。

2.80486CPU的分页部件把___线性__地址变为_____物理____地址。

3.80486CPU的工作方式有____实方式、保护方式、虚拟8086方式___。

4.串操作指令规定源串在____数据_____段中,用____(E)SI _____来寻址源操作数;目的串在____附加_____段中,用____DI _____来寻址目的操作数。

以CX寄存器内容为计数对象的指令有______循环控制指令、串操作重复指令__。

5.输入/输出指令间接寻址必须通过____DX ____寄存器。

6.80486直接可以访问的内存空间是___4G __B,它的一段最大空间是__4G ___B,一页空间是__4K ___B。

7.硬件中断可分为____可屏蔽中断_____和____非屏蔽中断_____两种。

8.8259A有___7__个命令字,3片8259A接成级联可管理___22____级中断。

9.X=-32,Y=13,则[X+Y]补=___11101101B ____,[X-Y]补=____11010011B ____。

10.XLAT指令规定BX寄存器存放__表首偏移地址__,AL寄存器中存放__表内偏移量__。

11.CPU工作在实方式下,若指令MOV AL,[BP+SI],其源操作数的寻址方式为______基址变址寻址_________,假设BP=1500H,SI=2500H,ES=3000H,SS=4000H,则源操作数的物理地址为______43A00H _____。

若要将数字量转换为模拟电压,需要用到_____数/模(或D/A)____转换器,若该转换芯片为电流输出,则需外接__运算放大器___。

1、微型计算机系统是由微型计算机硬件系统和微型计算机软件系统两部分组成的。

2、8086/8088CPU到底工作在最大模式还是最小模式,完全由引脚MN/MX(MX加上划线)决定。

相关文档
最新文档