常见LVDS接口液晶屏定义
lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL 多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。
常见液晶屏LVDS接口定义

常见液晶屏LVDS接口定义20PIN单6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16空17空 18空 19 空 20空每组信号线之间电阻为(数字表120欧左右)20PIN双6定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+19:CLK1- 20:CLK1+每组信号线之间电阻为(数字表120欧左右)20PIN单8定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:R3- 17:R3+每组信号线之间电阻为(数字表120欧左右)30PIN单6定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN单8定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地20:R3- 21:R3+ 22:地23:空24:空25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN双6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27:CLK2+ 每组信号线之间电阻为(数字表120欧左右)30PIN双8定义:1:电源2:电源3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+每组信号线之间电阻为(数字表120欧左右)一般14PIN、20PIN、30PIN为LVDS接口。
常见LVDS屏接口定义

2常见屏的接口LVDS接口:比较常见的接口,有14针插接口,20P针插、30针插和片插等多为LVDS接口LVDS常用的驱动板:2023(支持17寸以下含17寸的所有LVDS屏VGA烧录模式)2025(支持19寸以下含19寸以下的所有LVDS屏VGA烧录模式)NTA91B(支持22寸或1680*1050以下的所有LVDS屏VGA烧录模式)2621免程序驱动板(直接跳线就可支持14-19等LVDS屏免烧录)TTL接口:(与LVDS的屏线区别TTL的屏线相对较多)TTL屏要求驱动板输入单或双6位/8位的三基色的TTL电平,所以连接线用得比较多,一般有31扣41扣30软排线+40软排线60扣70扣80扣等,特点线比较多驱动板:RTMC7B(新款TTL驱动板支持所有TTL接口协议还可支持TMDS TCON接口屏代替2013 2533 2033等驱动板)鼎科2033V免程序驱动板RSDS接口:单50软排线、双40软排线(50+30)软排线一般为RSDS接口。
驱动板:MA4B:支持双40 30+50 单50软排线RSDS专用驱动板TCON接口:Timing Controller(不常用)现在很多的型号的液晶屏接受的是LVDS信号,而Driver IC收到的是RSDS信号,这中间就是由TCON实现的转换,不少屏是RSDS接口的,是PANEL厂家为了减少PANEL成本,省掉了TCON芯片,因为目前的很多驱动板IC都可以直接处理RSDS 信号了。
TMDS接口(不常用)是一种类似于LVDS的接口。
该接口在液晶发展中属于昙花一现。
典型的有三星公司出的LT181E2-131、LT170E2-131、日立的TX38D21V、LG的LP141X1等。
最新到货!!超小体积四灯小口高压板特价销售,联想方正系列超小体积电源高压一体板疯狂特价销•上面我们知道了屏的型号和接口了,但是我们还不知道这个是多少位的屏和多少的供电,为了让大家轻松搞会这一步,我们拿一个单6位LVDS的屏来解析一下,知识点:TTL接口的屏线明显比LVDS的屏线多常见31扣41扣30+50 60扣70扣80扣TTL的屏也有单组数据和双组数据之分以此类推就可以了常见TTL屏线D6T(单6位TTL):31扣针,41扣针。
常用LVDS液晶屏线定义

常用LVDS液晶屏线定义:针插单6位(DF14)屏线定义:1-2:电源,3-4:接地,5-6:第1 组,7 空,8-9 第2 组10:空,11-12:第3 组,13:空,14-15:第4组,16,17,18,19,20:空,如图所示:针插单8位(DF14)屏线定义:1-2:电源,3-4:接地,5-6:第1 组,7 空,8-9 第2 组10:空,11-12:第3 组,13:空,14-15:第4 组,16: 空,17-18:第5 组,19,20:空,如图所示:针插双6位(DF14)20针转30针,屏线定义:1-2:电源,3-4:接地,5-6:第1 组,7-8:第2 组,9-10:第3 组,11-12:第4 组,13-14:第5 组,15-16: 第6组,17-18:第7组,19-20:第8组如图所示:片插(刀口形FI-X)单6位20针转30针屏线定义:1:地,2-3:VCC,4-5-6-7:接地,8-9:第1 组,10:接地,11-12:第2 组,13:接地,14-15:第3 组,16:接地,17-18:第4 组,19-20-21-22-23-24-25-26-27-28-29-30,如图所示:片捕单6位屏线|m20转30片插片插(刀口形FI-X)双6位,屏线定义:针插20针双&逓少必30针转20针插1:接地,2-3:电源,4-5-6-7:空,8-9:第 1 组,10:黑线,11-12:第 2 组,13:黑,14-15:第 3 组,16: 空,17-18:第 4 组,19:空,20-21:第5 组,22:空,23-24:第6 组,25:空,26-27:第7 组,28:空,29-30: 第8组如图所示:片插(刀口形FI-X)屏线定义-双8位(17,19,22最常用的屏线定义)1-2:第1 组,3-4:第2 组,5-6:第3 组,7:GND,8-9:第4 组,10-11:第5 组,12-13:第6 组,14:GND15-16:第7 组,17:GND,18-19:第8 组.20-21:第9 组,22-23:第10 组,24:GND,25-26-27:空,28-29-30:VCC如图所示:片插(刀口形FI-X )双8位反线屏线定义:1-2-3:VCC,4-5-6-7-8-9: 接地,10-11:第1 组,12-13:第2 组,14-15:第3 组,16-17:第4 组,18-19:第5 组,20-21:第6 组,22-23:第7 组,24-25:第8 组,26-27:第9 组,28-29:第10 组,30:GND:如图所示:针插(DF14)双8位屏线定义:1:空,2-3:第1 组,4-5:第2 组,6-7:第3 组,8-9:第4 组,10-11:第5 组,12-13:第6 组,14-15: 第7 组,16-17:第8 组,18-19:第9 组,20-21:第10 组,22-23-24-25:空,26-27:接地,28 空,29-30: 电源,如图所示:片插单6位14针(DF19)小口:1-2:电源3-4:接地,5-6:第1组,7-8:第2组,9-10:第3组,11-12:第4组,13-14:空脚如图所示;特殊屏线引脚定义:18.5寸(CLAA185WA,M185B1,等)有一些大屏液晶电视也用此线(V260B1)常用屏线:1-2-3:空,4:接地,5-6:第1 组,7:空,8-9:第2 组,10:空,11-12:第3 组,13:空,14-15:第4 组,16: 空,17-18:第5 组,19:接地,20-21-22:空,23-24-25:接地,26-27-28-29-30:电源如图所示:1&5寸睢8屏线LP133x3 DF14/D6 20-20:1-2:电源,3-4:接地,5-6-7:空,8-9:第1 组,10:空,11-12:第2 组,13:空,14-15 第3 组,16:空,17-18:第4 组,19-20:空,如图所示:LP133X4:1-2-3-4:电源,5-6-7-8:接地,9-10:第1 组,11:空,12-13:第2 组,14:空,15-16:第3 组,17: 空,18-19:第4组,20:空如上图所示:LTM12C270:液晶屏插口定义:1-2:电源,3-4:接地,5-6:第1 组,7-8 空,9-10 第2 组,11-12:空脚,13-14:第3 组,15-16:空脚,17-18:第4 组,19-20:空脚,如图所示:(ITXG71D)+5v:1-2:电源3-4:接地,5-6:第1组,7-8:第2组,9-10:第3组,11-12:第4组,13-20:空脚如图所示: LTM12C270ITXG71D。
lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。
lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。
lvds液晶屏幕接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。
采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL 多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。
采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。
那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。
它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。
采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。
目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。
2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。
LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
图1所示为LVDS接口电路的组成示意图。
图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。
各种液晶屏接口定义TCON,TTL,LVDS

TTL电平TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。
TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。
TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。
这是由于可靠性和成本两面的原因。
因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响。
数字电路中,由TTL电子元器件组成电路使用的电平。
电平是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。
在室温下,一般输出高电平是3.5V,输出低电平是0.2V。
最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。
英文全称为:transistor transistor logic“TTL集成电路的全名是晶体管-晶体管逻辑集成电路(Transistor-Transistor Lo gic),主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。
标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。
S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5 V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
常见LVDS 接口液晶屏定义
20PIN 单 6 定义:
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11 :R2- 12:R2+ 13:地14 :CLK- 15 :CLK+ 16空 17 空 18 空 19 空 20 空
每组信号线之间电阻为(数字表 120 欧左右)
20PIN 双 6 定义:
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:R1- 8 :R1+ 9:R2- 10 :R2+ 11 : CLK- 12:CLK+ 13: RO1- 14 :RO1+ 15: RO2- 16 :RO2+ 17: RO3- 18 : RO3+
19: CLK1- 20 : CLK1+
每组信号线之间电阻为(数字表 120 欧左右)
20PIN 单 8 定义:
1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11 :R2- 12:R2+ 13:地14 :CLK- 15 :CLK+ 16 : R3- 17 :R3+
每组信号线之间电阻为(数字表 120 欧左右)
30PIN 单 6 定义:
1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11 :R1- 12: R1+ 13:地14 :R2- 15 :R2+ 16:地17 :CLK- 18 :CLK+ 19:地20:空- 21 :空22:空23:空24:空25 :空 26 :空 27 :空 28 空 29 空 30 空
每组信号线之间电阻为(数字表 120 欧左右)
30PIN 单 8 定义:
1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11 :R1- 12: R1+ 13:地14 :R2- 15 :R2+ 16:地 17 : CLK- 18 :CLK+ 19:地 20 :R3- 21 :R3+ 22:地 23:空 24:空
25 :空 26 :空 27 :空 28 空 29 空 30 空
每组信号线之间电阻为(数字表 120 欧左右)
30PIN 双 6 定义:1 :电源 2:电源 3:地 4 :地 5 : R0- 6: R0+ 7 :地 8 : R1- 9: R1 + 10:地 11 : R2- 12: R2+ 13:地 14: CLK- 15: CLK+ 16:地 17: RS0- 18: RS0+ 19:地 20 : RS1- 21: RS1+ 22:地 23 : RS2- 24 : RS2+ 25:地 26 : CLK2- 27 : CLK2+
每组信号线之间电阻为(数字表 120 欧左右)
30PIN 双 8 定义 :
1:电源 2:电源 3:电源 4 :空 5 :空 6 :空 7 :地 8 : R0- 9: R0+ 10: R1- 11: R1+ 12: R2- 13: R2+ 14:地 15: CLK- 16: CLK+ 17:地 18: R3- 19: R3+ 20: RB0-21: RB0+ 22: RB1- 23: RB1+ 24:地 25 : RB2- 26: RB2+ 27: CLK2- 28: CLK2+ 29: RB3- 30: RB3+
每组信号线之间电阻为(数字表 120 欧左右)
一般 14PIN、20PIN、30PIN 为 LVDS接口。
电源,接地 ,信号 0+信号 0-接地... 时钟正,时钟负,然后信号 +信号-... 所有的都是这么排列,。