数字电路与逻辑考研题库

数字电路与逻辑考研题库

数字电路与逻辑考研题库

数字电路与逻辑是计算机科学与技术专业的重要基础课程,也是考研的必考内容之一。在备考数字电路与逻辑考研时,做题是非常重要的一部分。通过做题可以巩固知识,提高解题能力。本文将介绍一些常见的数字电路与逻辑考研题库,希望对考生备考有所帮助。

一、基础题库

1. 下面哪个选项是真值表的真值?

A. 0 0 1 1

B. 1 1 0 0

C. 0 1 0 1

D. 1 0 1 1

答案:B

解析:真值表是用来表示逻辑函数的真值的表格。在真值表中,1代表真,0代表假。根据题目给出的选项,可以看出只有选项B中的真值为0 0 1 1,符合真值表的定义。

2. 以下哪个选项是与非门的真值表?

A. 0 1 1 0

B. 0 0 1 1

C. 1 0 0 1

D. 1 1 0 0

答案:C

解析:与非门的真值表是:0 1 1 0。根据题目给出的选项,只有选项C中的真值表符合与非门的定义。

二、综合题库

1. 设计一个2输入4输出的多路选择器,要求使用与门、或门和非门实现。答案:多路选择器是一种常见的数字电路组件,可以根据输入信号的不同选择不同的输出。根据题目要求,我们可以使用与门、或门和非门来实现多路选择器。

具体实现方式如下:

- 使用两个与门,分别将输入信号与选择信号相与,得到两个中间信号。

- 使用两个或门,分别将两个中间信号相或,得到最终输出。

2. 设计一个4位全加器,要求使用半加器和全加器实现。

答案:全加器是一种用于实现加法运算的数字电路组件。根据题目要求,我们可以使用半加器和全加器来实现4位全加器。

具体实现方式如下:

- 使用四个半加器,分别对应四位的加法运算。每个半加器的输入分别为两个加数的对应位和进位信号,输出为该位的和和进位信号。

- 使用三个全加器,分别对应前三位的加法运算。第一个全加器的输入为第一位的半加器的和、第二位的半加器的和和进位信号,输出为第一位的和和进位信号。依此类推,第二个全加器的输入为第二位的半加器的和、第三位的半加器的和和前一位的进位信号,输出为第二位的和和进位信号。最后一个全加器的输入为第三位的半加器的和、第四位的半加器的和和前一位的进位信号,输出为第三位的和和进位信号。

通过以上的综合题库练习,考生可以加深对数字电路与逻辑的理解,掌握相关的设计和实现方法。同时,做题也有助于提高解题能力和应试技巧,为考研顺利通过打下坚实的基础。希望考生们能够充分利用这些题库,积极备考,取得好成绩!

数字电路与逻辑考研题库

数字电路与逻辑考研题库 数字电路与逻辑考研题库 数字电路与逻辑是计算机科学与技术专业的重要基础课程,也是考研的必考内容之一。在备考数字电路与逻辑考研时,做题是非常重要的一部分。通过做题可以巩固知识,提高解题能力。本文将介绍一些常见的数字电路与逻辑考研题库,希望对考生备考有所帮助。 一、基础题库 1. 下面哪个选项是真值表的真值? A. 0 0 1 1 B. 1 1 0 0 C. 0 1 0 1 D. 1 0 1 1 答案:B 解析:真值表是用来表示逻辑函数的真值的表格。在真值表中,1代表真,0代表假。根据题目给出的选项,可以看出只有选项B中的真值为0 0 1 1,符合真值表的定义。 2. 以下哪个选项是与非门的真值表? A. 0 1 1 0 B. 0 0 1 1 C. 1 0 0 1 D. 1 1 0 0 答案:C

解析:与非门的真值表是:0 1 1 0。根据题目给出的选项,只有选项C中的真值表符合与非门的定义。 二、综合题库 1. 设计一个2输入4输出的多路选择器,要求使用与门、或门和非门实现。答案:多路选择器是一种常见的数字电路组件,可以根据输入信号的不同选择不同的输出。根据题目要求,我们可以使用与门、或门和非门来实现多路选择器。 具体实现方式如下: - 使用两个与门,分别将输入信号与选择信号相与,得到两个中间信号。 - 使用两个或门,分别将两个中间信号相或,得到最终输出。 2. 设计一个4位全加器,要求使用半加器和全加器实现。 答案:全加器是一种用于实现加法运算的数字电路组件。根据题目要求,我们可以使用半加器和全加器来实现4位全加器。 具体实现方式如下: - 使用四个半加器,分别对应四位的加法运算。每个半加器的输入分别为两个加数的对应位和进位信号,输出为该位的和和进位信号。 - 使用三个全加器,分别对应前三位的加法运算。第一个全加器的输入为第一位的半加器的和、第二位的半加器的和和进位信号,输出为第一位的和和进位信号。依此类推,第二个全加器的输入为第二位的半加器的和、第三位的半加器的和和前一位的进位信号,输出为第二位的和和进位信号。最后一个全加器的输入为第三位的半加器的和、第四位的半加器的和和前一位的进位信号,输出为第三位的和和进位信号。

数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案

- 2 - 一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A. 1 B. 2 C. 4 D. 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A.(256)10 B.(127)10 C.(128)10 D.(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。

A .A+ B B.A+ C C.(A+B)(A+C) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 11.十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 12.不与十进制数(53.5)10等值的数或代码为C 。 A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.11)2 D.(65.4)8 13.以下参数不是矩形脉冲信号的参数D 。 A.周期 B.占空比 C.脉宽 D.扫 描期 14.与八进制数(47.3)8等值的数为: B A. (100111.0101)2 B.(27.6)16 C.(27.3 )16 D. (100111.101)2 15. 常用的BCD码有 D 。 A.奇偶校验码 B.格雷码 C.ASCII码 D.余三码 16.下列式子中,不正确的是(B) - 3 -

考研题数字电路题库及答案

考研题数字电路题库及答案 考研题:数字电路题库及答案 数字电路是计算机科学与技术专业中的一门重要课程,也是考研中常见的一道 题型。掌握数字电路的基本原理和设计方法对于考研的学生来说至关重要。在 备考过程中,做一些题库练习是非常有帮助的,下面将为大家介绍一些常见的 数字电路题目及答案。 1. 以下哪个逻辑门具有与非门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:D. 与非门 与非门是一种基本逻辑门,其输出与输入信号相反。如果输入为1,则输出为0;如果输入为0,则输出为1。 2. 以下哪个逻辑门具有与门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:A. 与门 与门是一种基本逻辑门,其输出只有在所有输入都为1时才为1,否则为0。 3. 以下哪个逻辑门具有或门的功能?

B. 或门 C. 异或门 D. 与非门 答案:B. 或门 或门是一种基本逻辑门,其输出只要有一个输入为1,输出就为1。只有在所有输入都为0时,输出才为0。 4. 以下哪个逻辑门具有异或门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:C. 异或门 异或门是一种基本逻辑门,其输出只有在输入信号不同时才为1,否则为0。 5. 以下哪个逻辑门具有同或门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:D. 与非门 同或门是一种基本逻辑门,其输出只有在输入信号相同时才为1,否则为0。 6. 以下哪个逻辑门具有与门和非门的功能?

B. 或门 C. 异或门 D. 与非门 答案:D. 与非门 与非门是一种基本逻辑门,其输出与输入信号相反。如果输入为1,则输出为0;如果输入为0,则输出为1。 通过以上题目的练习,我们可以加深对数字电路中各种逻辑门的理解和应用。 掌握了逻辑门的功能和特点,我们就可以根据实际问题进行电路的设计和分析。除了逻辑门的题目,数字电路题库中还包括了其他一些常见的题型,如编码器、译码器、触发器等。这些题目涉及到数字电路的进一步应用和设计。在备考过 程中,我们可以通过练习这些题目来提高自己的解题能力和应试水平。 总结起来,数字电路题库中的题目涵盖了逻辑门、编码器、译码器、触发器等 多个方面的知识点。通过做题练习,我们可以加深对数字电路的理解,并提高 解题能力。在备考过程中,我们还可以结合教材和参考书对相关知识进行系统 学习,从而更好地应对考试。希望大家在备考中取得好成绩!

数字逻辑考题及答案

资料范本 本资料为word版本,可以直接编辑和打印,感谢您的下载 数字逻辑考题及答案 地点:__________________ 时间:__________________ 说明:本资料适用于约定双方经过谈判,协商而共同承认,共同遵守的责任与义务,仅供参考,文档可直接下载或修改,不需要的部分可直接删除,使用时请详细阅读内容

数字逻辑试题1答案 一、填空:(每空1分,共20分) 1、(20.57)8 =( 10.BC )16 2、(63.25) 10= ( 111111.01 )2 3、(FF)16= ( 255 )10 4、[X]原=1.1101,真值X= -0.1101,[X]补 = 1.0011。 5、[X]反=0.1111,[X]补= 0.1111。 6、-9/16的补码为1.0111,反码为1.0110 。 7、已知葛莱码1000,其二进制码为1111, 已知十进制数为92,余三码为1100 0101 8、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态。 9、逻辑代数的基本运算有三种,它们是_与_ 、_或__、_非_ 。 10、,其最小项之和形式为_ 。 11、RS触发器的状态方程为__,约束条件为。 12、已知、,则两式之间的逻辑关系相等。 13、将触发器的CP时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路。 二、简答题(20分) 1、列出设计同步时序逻辑电路的步骤。(5分) 答:(1)、由实际问题列状态图 (2)、状态化简、编码 (3)、状态转换真值表、驱动表求驱动方程、输出方程 (4)、画逻辑图 (5)、检查自起动

2、化简(5分) 答: 3、分析以下电路,其中RCO为进位输出。(5分) 答:7进制计数器。 4、下图为PLD电路,在正确的位置添 * ,设计出函数。(5分)5分注:答案之一。 三、分析题(30分) 1、分析以下电路,说明电路功能。(10分) 解: 2分 该组合逻辑电路是全加器。以上8分 2、分析以下电路,其中X为控制端,说明电路功能。(10分)解: 4分 4分 所以:X=0 完成判奇功能。 X=1 完成逻辑一致判断功能。 2分 3、分析以下电路,说明电路功能。(10分) 解:(1)、,, 3分 (2)、、 2分 (3)、 2分 (4)、 2分 该电路是3进制减法计数器 1分 四、设计题(30分)

数字电路与逻辑设计试题及答案

《数字集成电路基础》试题D (考试时间:120分钟) 班级: 姓名: 学号: 成绩: 一、填空题(共30分) 1. 当PN 结外加正向电压时,PN 结中的多子______形成较大的正向电流。 2. NPN 型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于_ _____偏置和_______偏置。 3. 逻辑变量的异或表达式为:_____________________ B A =⊕。 4. 二进制数A=1011010;B=10111,则A -B=_______。 5. 组合电路没有______功能,因此,它是由______组成。 6. 同步RS 触发器的特性方程为:Q n+1 =______,其约束方程为:______。 7. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个 输入端,____输出端。 8. 下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。 1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F * 为________。 A .()() B ++ B. ()() D C B A ++ C. ()()D C B A ++ 3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 1 A B 3

4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B . 每个与项中含有的变量个数少 C . 化简结果具有唯一性 5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B. ABC Y = C .C A B Y += D . C C B Y += 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. 证明等式:AB B A B A B A +⋅=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A +++⋅

2020年数字电路与逻辑设计真题精选

2020年数字电路与逻辑设计真题精选 [填空题] 1七段数码显示器有两种接法,称()接法和()接法。 参考答案:共阴极接法;共阳极接法 [填空题] 2逻辑门电路中,低电平通常用()表示,高电平通常用()表示。 参考答案:0;1 [填空题] 3最基本的逻辑门电路有与门,()和()。其中与门的特点是输入(),输出()。 参考答案:或门;非门;全为高电平;高电平 [单项选择题] 4、4个触发器构成8421BCD码计数器,共有()个无效状态。 A.6 B.8 C.10 D.不定 参考答案:A [填空题] 5BCD码的中文含义是()。 参考答案:二—十进制码 [填空题] 6 3线-8线译码器电路如图所示,它所实现函数F1=();F2=()。

参考答案:m 1+m 2 +m 3 +m 7 ;m 3 +m 5 +m 6 +m 7 [填空题] 7十进制整数转换成二进制整数的方法是()。 参考答案:将十进制整数除以2取余数倒读 [填空题] 8在5V供电的数字系统里,所谓的高电平并不是一定是5V,而是有一个电压范围,我们把这个电压范围称为()容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为()容限。 参考答案:高电平噪声;低电平噪声 [填空题] 9A/D转换器的转换过程包括()、()、()和()。 参考答案:取样;保持;量化;编码 [单项选择题] 10、为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是()。 A.机械式 B.电磁式 C.分立元件式 D.集成电路 参考答案:D [填空题] 11将8k×4位的RAM扩展为64k×8位的RAM,需用()片8k×4位的RAM,同时还需用一片()译码器。 参考答案:16;3线-8线

《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题 院校_ _ 年级_____ _____ 专业 层次专升本姓名______________ 分数______________ 一. 填空题(每小题2分,共10分) 1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式唯一的,而其标准表达式唯一的。 2.任意两个最小项之积为,任意两个最大项之和为。 3.对于逻辑函数BC A AB F+ =,但这=,为了化简,利用逻辑代数的基本定理,可表示为C AB + A C F+ 可能引起型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A+。 4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为。 5.在3.3V供电的数字系统里,所谓的高电平并不是一定是3.3V,而是有一个电压范围,我们把这个电压范围称为容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为容限。 二. 选择题(每小题2分,共10分) 1.在下列程序存储器的种类中,可在线改写的有。 a. PROM; b. E2PROM; c. EPROM; d. FLASH_M 2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是。 a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路 3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。下列各项中,为组合逻辑电路的是,为时序逻辑电路的是。 a. 触发器; b. 译码器; c. 移位寄存器; d. 计数器; e. 加法器; f. 编码器;g. 数值比较器; h. 寄存器; i. 多路选择器 4.卡诺图上变量的取值顺序是采用的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。 a. 二进制码; b. 循环码; c. ASCII码; d. 十进制码 5.在可编程逻辑芯片中,有PROM、PAL、GAL、CPLD等多种结构方式,其中PROM是,PAL是,GAL是,CPLD是。 a. 与阵列可编程; b.或阵列可编程; c. 与或阵列皆可编程 三. 简答题(每小题10分,共50分) 1.分别画出JK和D触发器的电路符号图,并分别画出将JK触发器转换成D触发器以及将D触发器转换成JK触发器的电路连接图。

数字电路考研重点题目-整理后文档

第2章 1、由逻辑门构成图示电路中,已知 A 、B 、C 信号的波形,试给出函数式、真值 表 并画出Y 的输出波形。 2、根据下面真值表写出对应的逻辑函数式,并化简为最简与或式。 1 C Y

第3章

第4章 1、已知TTL与非门输出高电平V OH=3.5V,输出端低电平V OL=0.2V,带灌电流负载最大值I oL=12mA,发光二极管导通电压V D=1.5V,工作电流10mA&lD& 15mA 问: (1)与非门处于什么状态下发光二极管才能发光? (2)估算电路中R的取值范围。 2、见课本P98

第4章 1、组合逻辑电路分析。采用4选1数据选择器和逻辑门构成图示电路 1)写出下图的函数真值表和逻辑表达式 A 1A 0 2、设计一个数字比较电路,能比较两个两位二进制数的大小,这两个数为 A = A 1A 0, B=B 1B 0,当 A>B 时,FF 0=10;当 A=B 时,FF 0=11;当 A

数字电路与逻辑设计复习资料(含答案)

数字电路与逻辑设计复习资料 一、单项选择题 1. 十进制数53转换成八进制数应为( B )。 A. 64 B.65 C. 66 D. 110101 2.将十进制数(18)10 转换成八进制数是(B )。 A. 20 B.22 C. 21 D. 23 3. 十进制数53转换成八进制数应为( D )。 A. 62 B.63 C. 64 D. 65 4. 当逻辑函数有n 个变量时,共有( D )种取值组合。 A. n B. 2n C. 2n D. 2n 5. 为了避免干扰,MOS 与门的多余输入端不能( A )处理。 A. 悬空 B. 接低电平 C. 与有用输入端并接 D. 以上都不正确 6. 以下电路中可以实现“线与”功能的有( C )。 A. TTL 与非门 B. TTL 或非门 C. OC 门 D. TTL 异或门 7. 用6264型RAM 构成一个328K ⨯位的存储器,需要( D )根地址线。 A. 12 B. 13 C. 14 D. 15 8. 同步时序电路和异步时序电路比较,其差异在于后者( B )。 A. 没有触发器 B. 没有统一的时钟脉冲控制 C. 没有稳定状态 D. 输出只与内部状态有关 9. 用6264型RAM 构成3232K ⨯位的存储器,需要( D )片进行扩展。 A. 4 B.8 C. 14 D.16 10. 逻辑函数()F A A B =⊕⊕ =( D )。 A. A B B. A C. A B ⊕ D. B 11. 函数F ABC ABCD =+的反函数为( C )。 A. ()()F A B C A B C D =+++++ B. ()()F ABC ABCD =

数字电路与逻辑设计试题与答案

数字电路与逻辑设计(1) 班级 学号 姓名 成绩 一.单项选择题(每题1分,共10分) 1.表示任意两位无符号十进制数需要( )二进制数。 A .6 B .7 C .8 D .9 2.余3码10001000对应的2421码为( )。 A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。 A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。 A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。 A. E )]E D (C C [A F ⋅++= B. E )E D (C C A F ⋅++= C. E )E D C C A (F ⋅++= D. E )(D A F ⋅++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。 A. 与门 B. 或门 C. 非门 D. 与非门 7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。 图1 A. 或非门 B. 与非门 C. 异或门 D. 同或门 8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。 A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。 A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。 A .2 B. 3 C. 4 D. 5 二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”, 并在划线处改正。每题2分,共10分) 1.原码和补码均可实现将减法运算转化为加法运算。 ( )

10套数字电路复习题(带完整答案)

10套数字电路复习题(带完整答案) Made by 遇见第一套 一.选择题(18分) 1.以下式子中不正确的是() a .1?A =A b .A +A=A c .B A B A +=+ d .1+A =1 2.已知B A B B A Y ++=下列结果中正确的是() a .Y =A b .Y =B c .Y =A +B d .B A Y += 3.TTL 反相器输入为低电平时其静态输入电流为()a .-3mA b .+5mA c .-1mA d .-7mA 4.下列说法不正确的是() a .集电极开路的门称为OC 门 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线或运算 d 利用三态门电路可实现双向传输 5.以下错误的是() a .数字比较器可以比较数字大小 b .实现两个一位二进制数相加的电路叫全加器 c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是() a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为()

a .“110” b .“100” c .“010” d .“000” 8、下列描述不正确的是() a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。 b .寄存器只能存储小量数据,存储器可存储大量数据。 c .主从JK 触发器主触发器具有一次翻转性 d .上面描述至少有一个不正确 9.下列描述不正确的是() a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便 b .集成二—十进制计数器和集成二进制计数器均可方便扩展。 c .将移位寄存器首尾相连可构成环形计数器 d .上面描述至少有一个不正确 二.判断题(10分) 1.TTL 门电路在高电平输入时,其输入电流很小,74LS 系列每个输入端的输入电流在40uA 以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢() 4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个() 6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。() 7.当时序逻辑电路存在无效循环时该电路不能自启动() 8. RS 触发器、JK 触发器均具有状态翻转功能()9. D/A 的含义是模数转换()

安徽大学研究生入学考试数字电路与逻辑设计答案

安徽大学研究生入学考试数字电路与逻辑设计答案 2005年招收攻读硕士学位研究生入学考试试题答案 一、 填空(30分) 1. 同A BC +相等的逻辑函数表达式是( A ) (A) ()()A B A C ++ (B) ()()A B A C ++ (C) ()A B C + 2. 能使F A =的电路是( C ) 3. PAL 为可编程阵列器件,其主要结构是( B ) (A) 与阵列可编程,或阵列亦可编程 (B) 与阵列可编程,或阵列固定 (C) 与阵列固定,或阵列可编程注:PAL 与可编程,或固定 PROM 与固定,或可编程 4. 一位二进制数A 为被减数,B 为减数,则(A-B )为( B ) (A) A B ⊕ (B) AB (C) AB AB + 5.某RAM 有10根字线,4根位线,其容量为(B )(A) 104? (B) 1024? (C) 4 102? 注:2 =?字线 容量位线 6.T 触发器的状态方程是( B ) (A) 1n

n n Q T Q +=⊕ (B) 1n n n Q T Q +=⊕ (C) 1 n n Q T += 7. ()F A B C A =⊕⊕+的最简表达式是( B ) (A) F A = (B) F A BC BC =++ (C) F A B C =++ 8.能实现F A B =⊕的电路是( C ) (A) (B) (C) 1 注: 9.实现100个变量相异或需要异或门的个数为(A )(A)99个 (B)100个 (C)51个 10.对n 个变量,最小项的个数为( C ) (A) n (B) 21n - (C) 2n 二、根据题意画出波形(30分) 1.

数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案 一、选择题 1. 以下表达式中符合逻辑运算法则地是 D . A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示. A. 1 B. 2 C. 4 D. 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n2 D. 2n 4. 逻辑函数地表示方法中具有唯一性地是 A . A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位地存储单元中,能够存储地最大无符号整数是 D . A.(256)10 B.(127)10 C.(128)10 D.(255)106.逻辑函数F=B A A ⊕⊕)( = A . A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 地对偶式,不可将F 中地 B . A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C . A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算地结果是逻辑0. D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算地结果是逻辑1. A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B . A.10 101 B.0010 0101 C.100101 D.1010112.不与十进制数(53.5)10等值地数或代码为 C . A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.11)2 D.(65.4)813.以下参数不是矩形脉冲信号地参数 D . A.周期 B.占空比 C.脉宽 D.扫描期

10套数字电路复习题(带完整答案)

Made by 遇见 第一套 一.选择题(18分) 1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =1 2.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y += 3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA 4.下列说法不正确的是( ) a .集电极开路的门称为OC 门 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线或运算 d 利用三态门电路可实现双向传输 5.以下错误的是( ) a .数字比较器可以比较数字大小 b .实现两个一位二进制数相加的电路叫全加器 c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( ) a .“110” b .“100” c .“010” d .“000” 8、下列描述不正确的是( ) a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。 b .寄存器只能存储小量数据,存储器可存储大量数据。 c .主从JK 触发器主触发器具有一次翻转性

数字电路与数字逻辑(专本)试题库与答案

(1) 在布尔逻辑中,每个逻辑变量的取值只有()种可能。 正确答案:B (2) 电路具有两个稳定状态,在无外来触发信号作用时,电路将()。 正确答案:B (3) 用二进制码表示指定离散电平的过程称为() 正确答案:D (4) 一个容量为512*1的静态RAM具有() 9根,数据线1根 1根,数据线9根 512根,数据线9根 9根,数据线512根 正确答案:A (5) 随机存储器RAM中的内容,当电源断掉后又接通,存储器中的内容()

正确答案:A (6) PLA的中文全称是() 正确答案:C (7) 计数器是用来累计()的逻辑部件。 正确答案:C (8) 将二进制数11001.01转换为十进制数是:() 正确答案:B (9) PAL的中文全称是()

正确答案:D (10) 余3码01101001.01110011转换为十进制数是:() 正确答案:B (11) 将二进制数1011110.0100101转换为十六进制数是:() 正确答案:A (12) 逻辑表达式通过逻辑变量、常量、()来描述逻辑函数的因果关系 正确答案:A (13) 组合电路是由()。 和B 正确答案:A (14) 使用 D/A 转换器再配以相应的程序,可以产生锯齿波,该锯齿波的()

正确答案:D (15) 一个无符号10位数字输入的DAC,其输出电平的级数为( ) 正确答案:B (16) 一般门电路的为1—5,最多不超过()。 正确答案:C (17) ISP工程KIT是基于()编程接口实现的 串行I/O 并行I/O 正确答案:B (18) 对于逻辑函数中的逻辑变量,常作为逻辑推理的输入,当输入的逻辑变量确定后,作为输出的逻辑函数F()。

数字逻辑与数字电路习题【有答案】

《数字逻辑与数字电路》 习题案例 (计算机科学与技术专业) 2011年7月 计算机与信息学院计算机科学技术系

一、选择题 1.十进制数33的余3码为 。 A. B. C. D. 2.二进制小数-0.0110的补码表示为 。 A .0.1010 B .1.1001 C .1.0110 D .1.1010 3.两输入与非门输出为0时,输入应满足 。 A .两个同时为1 B .两个同时为0 C .两个互为相反 D .两个中至少有一个为0 4.某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ? A . 9 B .7 C .16 D .不能确定 5. 下列逻辑函数中,与A F =相等的是 。 )(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F 6. 设计一个6进制的同步计数器,需要 个触发器。 )(A 3 )(B 4 )(C 5 )(D 6 7. 下列电路中,属于时序逻辑电路的是 。 )(A 编码器 )(B 半加器 )(C 寄存器 )(D 译码器 8. 列电路中,实现逻辑功能n n Q Q =+1的是 。 )(A )(B 9. 的输出端可直接相连,实现线与逻辑功能。 )(A 与非门 )(B 一般TTL 门 )(C 集电极开路OC 门 )(D 一般CMOS 门 10.以下代码中为无权码的为 。 A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D . 格雷码 11.以下代码中为恒权码的为 。 A .8421BCD 码 B . 5421BCD 码 C . 余三码 D . 格雷码 12.一位十六进制数可以用 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 CP Q CP Q CP Q 0 CP

数字电路与逻辑设计习题及参考答案

一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8 13.以下参数不是矩形脉冲信号的参数 D 。 A.周期 B.占空比 C.脉宽 D.扫描期

相关文档
最新文档