(完整版)半导体封装技术向高端演进(从DIP、SOP、QFP、PGA、BGA到CSP再到SIP)

(完整版)半导体封装技术向高端演进(从DIP、SOP、QFP、PGA、BGA到CSP再到SIP)
(完整版)半导体封装技术向高端演进(从DIP、SOP、QFP、PGA、BGA到CSP再到SIP)

半导体器件有许多封装形式,按封装的外形、尺寸、结构分类可分为引脚插入型、表面贴装型和高级封装三类。从DIP、SOP、QFP、PGA、BGA到CSP再到SIP,技术指标一代比一代先进。总体说来,半导体封装经历了三次重大革新:第一次是在上世纪80年代从引脚插入式封装到表面贴片封装,它极大地提高了印刷电路板上的组装密度;第二次是在上世纪90年代球型矩阵封装的出现,满足了市场对高引脚的需求,改善了半导体器件的性能;芯片级封装、系统封装等是现在第三次革新的产物,其目的就是将封装面积减到最小。

高级封装实现封装面积最小化

芯片级封装CSP。几年之前封装本体面积与芯片面积之比通常都是几倍到几十倍,但近几年来有些公司在BGA、TSOP的基础上加以改进而使得封装本体面积与芯片面积之比逐步减小到接近1的水平,所以就在原来的封装名称下冠以芯片级封装以用来区别以前的封装。就目前来看,人们对芯片级封装还没有一个统一的定义,有的公司将封装本体面积与芯片面积之比小于2的定为CSP,而有的公司将封装本体面积与芯片面积之比小于1.4或1.2的定为CSP。目前开发应用最为广泛的是FBGA和QFN等,主要用于内存和逻辑器件。就目前来看,CSP的引脚数还不可能太多,从几十到一百多。这种高密度、小巧、扁薄的封装非常适用于设计小巧的掌上型消费类电子装置。

CSP封装具有以下特点:解决了IC裸芯片不能进行交流参数测试和老化筛选的问题;封装面积缩小到BGA的1/4至1/10;延迟时间缩到极短;CSP封装的内存颗粒不仅可以通过PCB板散热,还可以从背

面散热,且散热效率良好。就封装形式而言,它属于已有封装形式的派生品,因此可直接按照现有封装形式分为四类:框架封装形式、硬质基板封装形式、软质基板封装形式和芯片级封装。

多芯片模块MCM。20世纪80年代初发源于美国,为解决单一芯片封装集成度低和功能不够完善的问题,把多个高集成度、高性能、高可靠性的芯片,在高密度多层互联基板上组成多种多样的电子模块系统,从而出现多芯片模块系统。它是把多块裸露的IC芯片安装在一块多层高密度互连衬底上,并组装在同一个封装中。它和CSP封装一样属于已有封装形式的派生品。

多芯片模块具有以下特点:封装密度更高,电性能更好,与等效的单芯片封装相比体积更小。如果采用传统的单个芯片封装的形式分别焊接在印刷电路板上,则芯片之间布线引起的信号传输延迟就显得非常严重,尤其是在高频电路中,而此封装最大的优点就是缩短芯片之间的布线长度,从而达到缩短延迟时间、易于实现模块高速化的目的。

WLCSP。此封装不同于传统的先切割晶圆,再组装测试的做法,而是先在整片晶圆上进行封装和测试,然后再切割。它有着更明显的优势:首先是工艺大大优化,晶圆直接进入封装工序,而传统工艺在封装之前还要对晶圆进行切割、分类;所有集成电路一次封装,刻印工作直接在晶圆上进行,设备测试一次完成,有别于传统组装工艺;生产周期和成本大幅下降,芯片所需引脚数减少,提高了集成度;引脚产生的电磁干扰几乎被消除,采用此封装的内存可以支持到800MHz的频

率,最大容量可达1GB,所以它号称是未来封装的主流。它的不足之处是芯片得不到足够的保护。

表面贴片封装降低PCB设计难度

表面贴片封装是从引脚直插式封装发展而来的,主要优点是降低了PCB电路板设计的难度,同时它也大大降低了其本身的尺寸大小。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。表面贴片封装根据引脚所处的位置可分为:Single-ended(引脚在一面)、Dual(引脚在两边)、Quad(引脚在四边)、Bottom(引脚在下面)、BGA(引脚排成矩阵结构)及其他。

Single-ended。此封装形式的特点是引脚全部在一边,而且引脚的数量通常比较少。它又可分为:导热型,像常用的功率三极管,只有三个引脚排成一排,其上面有一个大的散热片;COF是将芯片直接粘贴在柔性线路板上(现有的用Flip-Chip技术),再经过塑料包封而成,它的特点是轻而且很薄,所以当前被广泛用在液晶显示器(LCD)上,以满足LCD分辨率增加的需要。其缺点一是Film的价格很贵,二是贴片机的价格也很贵。

Dual。此封装形式的特点是引脚全部在两边,而且引脚的数量不算多。它的封装形式比较多,又可细分为SOT、SOP、SOJ、SSOP、HSOP 及其他。

SOT系列主要有SOT-23、SOT-223、SOT25、SOT-26、SOT323、SOT-89等。当电子产品尺寸不断缩小时,其内部使用的半导体器件也必须变小,更小的半导体器件使得电子产品能够更小、更轻、更便携,相同

尺寸包含的功能更多。SOT封装既大大降低了高度,又显著减小了PCB 占用空间。

小尺寸贴片封装SOP。飞利浦公司在上世纪70年代就开发出小尺寸贴片封装SOP,以后逐渐派生出SOJ(J型引脚小外形封装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电路)等。SOP 引脚数在几十个之内。

薄型小尺寸封装TSOP。它与SOP的最大区别在于其厚度很薄,只有1mm,是SOJ的1/3;由于外观轻薄且小,适合高频使用。它以较强的可操作性和较高的可靠性征服了业界,大部分的SDRAM内存芯片都是采用此TSOP封装方式。TSOP内存封装的外形呈长方形,且封装芯片的周围都有I/O引脚。在TSOP封装方式中,内存颗粒是通过芯片引脚焊在PCB板上的,焊点和PCB板的接触面积较小,使得芯片向PCB板传热相对困难。而且TSOP封装方式的内存在超过150MHz后,会有很大的信号干扰和电磁干扰。

J形引脚小尺寸封装SOJ。引脚从封装主体两侧引出向下呈J字形,直接粘着在印刷电路板的表面,通常为塑料制品,多数用于DRAM 和SRAM等内存LSI电路,但绝大部分是DRAM。用SOJ封装的DRAM 器件很多都装配在SIMM上。引脚中心距1.27mm,引脚数从20至40不等。

四边引脚扁平封装QFP。QFP是由SOP发展而来,其外形呈扁平状,引脚从四个侧面引出,呈海鸥翼(L)型,鸟翼形引脚端子的一端

由封装本体引出,而另一端沿四边布置在同一平面上。它在印刷电路板(PWB)上不是靠引脚插入PWB的通孔中,所以不必在主板上打孔,而是采用SMT方式即通过焊料等贴附在PWB上,一般在主板表面上有设计好的相应管脚的焊点,将封装各脚对准相应的焊点,即可实现与主板的焊接。因此,PWB两面可以形成不同的电路,采用整体回流焊等方式可使两面上搭载的全部元器件一次键合完成,便于自动化操作,实装的可靠性也有保证。这是目前最普遍采用的封装形式。

此种封装引脚之间距离很小、管脚很细,一般大规模或超大规模集成电路采用这种封装形式。其引脚数一般从几十到几百,而且其封装外形尺寸较小、寄生参数减小、适合高频应用。该封装主要适合用SMT表面安装技术在PCB上安装布线。但是由于QFP的引线端子在四周布置,且伸出PKG之外,若引线间距过窄,引线过细,则端子难免在制造及实装过程中发生变形。当端子数超过几百个,端子间距等于或小于0.3mm时,要精确地搭载在电路图形上,并与其他电路组件一起采用再流焊一次完成实装,难度极大,致使价格剧增,而且还存在可靠性及成品率方面的问题。采用J字型引线端子的PLCC等可以缓解一些矛盾,但不能从根本上解决QFP的上述问题。由QFP衍生出来的封装形式还有LCCC、PLCC以及TAB等。

此封装的基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分,当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP是最普及的多引脚LSI封装。QFP封装的缺点是:当引脚中心距小于0.65mm时,引脚容易弯曲。为了防止引脚变形,现已出现了几

种改进的QFP品种。

塑料四边引脚扁平封装PQFP。芯片的四周均有引脚,其引脚数一般都在100以上,而且引脚之间距离很小,管脚也很细,一般大规模或超大规模集成电路采用这种封装形式。用这种形式封装的芯片,必须采用表面安装设备技术(SMT)将芯片边上的引脚与主板焊接起来。PQFP封装适用于SMT表面安装技术在PCB上安装布线,适合高频使用,它具有操作方便、可靠性高、芯片面积与封装面积比值较小等优点。

带引脚的塑料芯片载体PLCC。它与LCC相似,只是引脚从封装的四个侧面引出,呈丁字形,是塑料制品。引脚中心距1.27mm,引脚数从18到84。J形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。它与LCC封装的区别仅在于前者用塑料,后者用陶瓷,但现在已经出现用陶瓷制作的J形引脚封装和用塑料制作的无引脚封装。

无引脚芯片载体LCC或四侧无引脚扁平封装QFN。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。由于无引脚,贴装占有面积比QFP小,高度比QFP低,它是高速和高频IC用封装。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解,因此电极触点难于做到QFP的引脚那样多,一般从14到100左右。材料有陶瓷和塑料两种,当有LCC标记时基本上都是陶瓷QFN,塑料QFN是以玻璃环氧树脂为基板基材的一种低成本封装。

球型矩阵封装BGA。BGA封装经过十几年的发展已经进入实用化阶段,目前已成为最热门的封装。

随着集成电路技术的发展,对集成电路的封装要求越来越严格。这是因为封装关系到产品的性能,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的交调噪声"Cross-Talk Noise"现象,而且当IC的管脚数大于208脚时,传统的封装方式有其难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片皆转而使用BGA封装。BGA一出现便成为CPU、高引脚数封装的最佳选择。BGA封装的器件绝大多数用于手机、网络及通信设备、数码相机、微机、笔记本计算机、PAD和各类平板显示器等高档消费市场。

BGA封装的优点有:1.输入输出引脚数大大增加,而且引脚间距远大于QFP,加上它有与电路图形的自动对准功能,从而提高了组装成品率;2.虽然它的功耗增加,但能用可控塌陷芯片法焊接,它的电热性能从而得到了改善,对于集成度很高和功耗很大的芯片,采用陶瓷基板,并在外壳上安装微型排风扇散热,从而可达到电路的稳定可靠工作;3.封装本体厚度比普通QFP减少1/2以上,重量减轻3/4以上;4.寄生参数减小,信号传输延迟小,使用频率大大提高;5.组装可用共面焊接,可靠性高。

BGA封装的不足之处:BGA封装仍与QFP、PGA一样,占用基板面积过大;塑料BGA封装的翘曲问题是其主要缺陷,即锡球的共面性问题。共面性的标准是为了减小翘曲,提高BGA封装的特性,应研究塑料、粘片胶和基板材料,并使这些材料最佳化。同时由于基板的成本高,而使其价格很高。

小型球型矩阵封装Tiny-BGA。它与BGA封装的区别在于它减少了

芯片的面积,可以看成是超小型的BGA封装,但它与BGA封装比却有三大进步:由于封装本体减小,可以提高印刷电路板的组装密集度;芯片与基板连接的路径更短,减小了电磁干扰的噪音,能适合更高的工作频率;具有更好的散热性能。

微型球型矩阵封装mBGA。它是BGA的改进版,封装本体呈正方形,占用面积更小、连接短、电气性能好、不易受干扰,所以这种封装会带来更好的散热及超频性能,但制造成本极高。

插入式封装主要针对中小规模集成电路

引脚插入式封装。此封装形式有引脚出来,并将引脚直接插入印刷电路板中,再由浸锡法进行波峰焊接,以实现电路连接和机械固定。由于引脚直径和间距都不能太细,故印刷电路板上的通孔直径、间距乃至布线都不能太细,而且它只用到印刷电路板的一面,从而难以实现高密度封装。它又可分为引脚在一端的封装形式(Single ended)、引脚在两端的封装形式(Double ended)和引脚矩阵封装(Pin Grid Array)。

引脚在一端的封装形式大概又可分为三极管的封装形式和单列直插封装形式。

典型的三极管引脚插入式封装形式有TO-92、TO-126、TO-220、TO-251、TO-263等,主要作用是信号放大和电源稳压。

单列直插式封装SIP。引脚只从封装的一个侧面引出,排列成一条直线,引脚中心距通常为2.54mm,引脚数最多为二三十,当装配到印刷基板上时封装呈侧立状。其吸引人之处在于只占据很少的电路板

面积,然而在某些体系中,封闭式的电路板限制了SIP封装的高度和应用,加上没有足够的引脚,性能不能令人满意。多数为定制产品,它的封装形状还有ZIP和SIPH。

引脚在两端的封装形式大概又可分为双列直插式封装、Z形双列直插式封装和收缩型双列直插式封装等。

双列直插式封装DIP。绝大多数中小规模集成电路均采用这种封装形式,其引脚数一般不超过100。DIP封装的芯片有两排引脚,分布于两侧,且呈直线平行布置,引脚间距为2.54mm,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。此封装的芯片在从芯片插座上插拔时应特别小心,以免损坏管脚。它的封装结构形式有:多层陶瓷双列直插式DIP、单层陶瓷双列直插式DIP、引线框架式DIP等。此封装具有以下特点:1.适合在印刷电路板(PCB)上穿孔焊接,操作方便。2.芯片面积与封装面积之间的比值较大,故体积也较大。3.除其外形尺寸及引脚数之外,并无其他特殊要求。带散热片的双列直插式封装DIPH主要是为功耗大于2W的器件增加的。

Z形双列直插式封装ZIP。它与DIP并无实质区别,只是引脚呈Z 状排列,其目的是为了增加引脚的数量,而引脚的间距仍为2.54mm。陶瓷Z形双列直插式封装CZIP与ZIP外形一样,只是用陶瓷材料封装。

收缩型双列直插式封装SKDIP。形状与DIP相同,但引脚中心距为1.778mm小于DIP(2.54mm),引脚数一般不超过100,材料有陶瓷

和塑料两种。

引脚矩阵封装PGA。它是在DIP的基础上,为适应高速度、多引脚化(提高组装密度)而出现的。此封装其引脚不是单排或双排,而是在整个平面呈矩阵排布,在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列,与DIP相比,在不增加引脚间距的情况下,可以按近似平方的关系提高引脚数。根据引脚数目的多少,可以围成2圈-5圈,其引脚的间距为2.54mm,引脚数量从几十到几百。

PGA封装具有以下特点:1.插拔操作更方便,可靠性高;2.可适应更高的频率;3.如采用导热性良好的陶瓷基板,还可适应高速度、大功率器件要求;4.由于此封装具有向外伸出的引脚,一般采用插入式安装而不宜采用表面安装;5.如用陶瓷基板,价格又相对较高,因此多用于较为特殊的用途。它又分为陈列引脚型和表面贴装型两种。

陈列引脚型PGA。是插装型封装,其底面的垂直引脚呈陈列状排列。封装材料基本上都采用多层陶瓷基板(在未专门表示出材料名称的情况下,多数为陶瓷PGA),用于高速大规模逻辑LSI电路,成本较高。引脚中心距通常为2.54mm,引脚数从几十到500左右,引脚长约3.4mm。为了降低成本,封装基材可用玻璃环氧树脂印刷基板代替,也有64~256引脚的塑料PGA。

表面贴装型PGA。在封装的底面有陈列状的引脚,其长度从1.5mm 到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA小一半,所以封装本体可

制作小一些,而引脚数比插装型多(250~528),是大规模逻辑LSI用的封装形式。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数,以多层陶瓷基材制作的封装已经实用化。

有机管引脚矩阵式封装OPGA。这种封装的基底使用的是玻璃纤维,类似印刷电路板上的材料。此种封装方式可以降低阻抗和封装成本。

相关链接

按材料分类的半导体封装形式

金属封装。由于该种封装尺寸严格、精度高、金属零件便于大量生产,故其价格低、性能优良、封装工艺容易灵活,被广泛应用于晶体管和混合集成电路如振荡器、放大器、交直流转换器、滤波器、继电器等等产品上,现在及将来许多微型封装及多芯片模块(MCM)也采用此金属封装。

陶瓷封装。陶瓷封装的许多用途具有不可替代的功能,特别是集成电路组件工作频率的提高,信号传送速度的加快和芯片功耗的增加,需要选择低电阻率的布线导体材料及低介电常数、高导电率的绝缘材料等。

金属-陶瓷封装。它是以传统多层陶瓷工艺为基础,以金属和陶瓷材料为框架而发展起来的。最大特征是高频特性好、噪音低而被用于微波功率器件。金属-陶瓷封装的种类有分立器件封装,包括同轴型和带线型;单片微波集成电路(MMIC)封装,包括载体型、多层陶瓷型和金属框架-陶瓷绝缘型。

塑料封装。塑料封装由于其成本低廉、工艺简单,并适于大批量生产,因而具有极强的生命力,自诞生起发展得越来越快,在封装中所占的份额越来越大。目前塑料封装在全世界范围内占集成电路市场的95%以上。塑料封装的种类有分立器件封装,包括A型和F型;集成电路封装包括SOP、DIP、QFP和BGA等等。

电子技术基础1.4(半导体器件)

场效应管是利用电场效应来控制电流的一种半导体器件,它的输出电流决定于输入电压的大小,基本上不需要信号源提供电流,所以输入电阻高,且温度稳定性好。 绝缘栅型场效应管 MOS管增强型NMOS管耗尽型NMOS管增强型PMOS管耗尽型PMOS管 1.4 绝缘栅场效应管(IGFET)

1. G 栅极D 漏极 S 源极B 衬极 SiO 2 P 型硅衬底耗尽层 N + N + 栅极和其它电极之间是绝缘的,故称绝缘栅场效应管。 MOS Metal oxide semiconductor 1.4.1 N 沟道增强型绝缘栅场效应管(NMOS)电路符号 D G S

G D S B P N + N + 2. 工作原理 (1) U GS 对导电沟道的控制作用(U DS =0V) 当U GS ≥U GS(th)时,出现N 型导电沟道。 耗尽层 开启电压:U GS(th) U GS N 型沟道 U GS 值越大沟道电阻越小。

G D S B P N + N + (2) U DS 对导电沟道的影响(U GS >U GS(th)) U GS U DD R D U DS 值小,U GD >U GS(th),沟道倾斜不明显,沟道电阻近似不变,I D 随U DS 线性增加。 I D U GD =U GS -U DS 当U DS 值增加使得U GD =U GS(th),沟道出现预夹断。U DS =U GS -U GS(th) 随着U DS 增加,U GD

1 234 U GS V 2 4 6I D /mA 3. 特性曲线 输出特性曲线:I D =f (U DS ) U GS =常数 转移特性曲线:I D =f (U GS ) U DS =常数 U GS =5V 6V 4V 3V 2V U DS =10V 恒流区 U GS(th) U DS /V 5 10 151 234 I D /mA 可变电阻区 截止区 U GD =U GS(th) 2 GS D DO GS(th)1U I I U ?? =- ? ??? I DO 是U GS =2U GS(th)时的I D 值 I DO U GD >U GS(th) U GD

半导体封装技术向高端演进 (从DIP、SOP、QFP、PGA、BGA到CSP再到SIP)

半导体器件有许多封装形式,按封装的外形、尺寸、结构分类可分为引脚插入型、表面贴装型和高级封装三类。从DIP、SOP、QFP、PGA、BGA到CSP再到SIP,技术指标一代比一代先进。总体说来,半导体封装经历了三次重大革新:第一次是在上世纪80年代从引脚插入式封装到表面贴片封装,它极大地提高了印刷电路板上的组装密度;第二次是在上世纪90年代球型矩阵封装的出现,满足了市场对高引脚的需求,改善了半导体器件的性能;芯片级封装、系统封装等是现在第三次革新的产物,其目的就是将封装面积减到最小。 高级封装实现封装面积最小化 芯片级封装CSP。几年之前封装本体面积与芯片面积之比通常都是几倍到几十倍,但近几年来有些公司在BGA、TSOP的基础上加以改进而使得封装本体面积与芯片面积之比逐步减小到接近1的水平,所以就在原来的封装名称下冠以芯片级封装以用来区别以前的封装。就目前来看,人们对芯片级封装还没有一个统一的定义,有的公司将封装本体面积与芯片面积之比小于2的定为CSP,而有的公司将封装本体面积与芯片面积之比小于1.4或1.2的定为CSP。目前开发应用最为广泛的是FBGA和QFN等,主要用于内存和逻辑器件。就目前来看,CSP的引脚数还不可能太多,从几十到一百多。这种高密度、小巧、扁薄的封装非常适用于设计小巧的掌上型消费类电子装置。 CSP封装具有以下特点:解决了IC裸芯片不能进行交流参数测试和老化筛选的问题;封装面积缩小到BGA的1/4至1/10;延迟时间缩到极短;CSP封装的内存颗粒不仅可以通过PCB板散热,还可以从背

面散热,且散热效率良好。就封装形式而言,它属于已有封装形式的派生品,因此可直接按照现有封装形式分为四类:框架封装形式、硬质基板封装形式、软质基板封装形式和芯片级封装。 多芯片模块MCM。20世纪80年代初发源于美国,为解决单一芯片封装集成度低和功能不够完善的问题,把多个高集成度、高性能、高可靠性的芯片,在高密度多层互联基板上组成多种多样的电子模块系统,从而出现多芯片模块系统。它是把多块裸露的IC芯片安装在一块多层高密度互连衬底上,并组装在同一个封装中。它和CSP封装一样属于已有封装形式的派生品。 多芯片模块具有以下特点:封装密度更高,电性能更好,与等效的单芯片封装相比体积更小。如果采用传统的单个芯片封装的形式分别焊接在印刷电路板上,则芯片之间布线引起的信号传输延迟就显得非常严重,尤其是在高频电路中,而此封装最大的优点就是缩短芯片之间的布线长度,从而达到缩短延迟时间、易于实现模块高速化的目的。 WLCSP。此封装不同于传统的先切割晶圆,再组装测试的做法,而是先在整片晶圆上进行封装和测试,然后再切割。它有着更明显的优势:首先是工艺大大优化,晶圆直接进入封装工序,而传统工艺在封装之前还要对晶圆进行切割、分类;所有集成电路一次封装,刻印工作直接在晶圆上进行,设备测试一次完成,有别于传统组装工艺;生产周期和成本大幅下降,芯片所需引脚数减少,提高了集成度;引脚产生的电磁干扰几乎被消除,采用此封装的内存可以支持到800MHz的频

半导体器件参数(精)

《党政领导干部选拔任用工作条例》知识测试题(二) 姓名:单位: 职务:得分: 一、填空题(每题1分,共20分): 1、《党政领导干部选拔任用工作条例》于年月发布。 2、《党政领导干部选拔任用工作条例》是我们党规范选拔任用干部工作的一个重要法规,内容极为丰富,共有章条。 3、干部的四化是指革命化、知识化、年轻化、专业化。 4、,按照干部管理权限履行选拔任用党政领导干部的职责,负责《条例》的组织实施。 5、党政领导班子成员一般应当从后备干部中选拔。 6、民主推荐部门领导,本部门人数较少的,可以由全体人员参加。 7、党政机关部分专业性较强的领导职务实行聘任制△I称微分电阻 RBB---8、政协领导成员候选人的推荐和协商提名,按照RE---政协章程和有关规定办理。 Rs(rs----串联电阻 Rth----热阻 结到环境的热阻

动态电阻 本机关单位或本系统 r δ---衰减电阻 r(th--- Ta---环境温度 Tc---壳温 td---延迟时间 、对决定任用的干部,由党委(党组)指定专人同本人 tg---电路换向关断时间 12 Tj---和不同领导职务的职责要求,全面考察其德能勤绩廉toff---。 tr---上升时间13、民主推荐包括反向恢复时间 ts---存储时间和温度补偿二极管的贮成温度 p---发光峰值波长 △λ η---

15、考察中了解到的考察对象的表现情况,一般由考察组向VB---反向峰值击穿电压 Vc---整流输入电压 VB2B1---基极间电压 VBE10---发射极与第一基极反向电压 VEB---饱和压降 VFM---最大正向压降(正向峰值电压) 、正向压降(正向直流电压) △政府、断态重复峰值电压 VGT---门极触发电压 VGD---17、人民代表大会的临时党组织、人大常委会党组和人大常委会组成人员及人大代表中的党员,应当认真贯彻党委推荐意见 VGRM---门极反向峰值电压,带头(AV 履行职责交流输入电压 最大输出平均电压

IC封装的热特性-热阻

IC封装的热特性 摘要:IC封装的热特性对于IC应用的性能和可靠性来说是非常关键的。本文描述了标准封装的热特性:热阻(用“theta”或Θ表示),ΘJA、ΘJC、ΘCA,并提供了热计算、热参考等热管理技术的详细信息。 引言 为确保产品的高可靠性,在选择IC封装时应考虑其热管理指标。所有IC在有功耗时都会发热,为了保证器件的结温低于最大允许温度,经由封装进行的从IC到周围环境的有效散热十分重要。本文有助于设计人员和客户理解IC热管理的基本概念。在讨论封装的热传导能力时,会从热阻和各―theta‖值代表的含义入手,定义热特性的重要参数。本文还提供了热计算公式和数据,以便能够得到正确的结(管芯)温度、管壳(封装)温度和电路板温度。结温-PN结度 热阻的重要性 半导体热管理技术涉及到热阻,热阻是描述物质热传导特性的一个重要指标。计算时,热阻用―Theta‖表示,是由希腊语中―热‖的拼写―thermos‖衍生而来。热阻对我们来说特别重要。 IC封装的热阻是衡量封装将管芯产生的热量传导至电路板或周围环境的能力的一个标准。给出不同两点的温度,则从其中一点到另外一点的热流量大小完全由热阻决定。如果已知一个IC封装的热阻,则根据给出的功耗和参考温度即可算出IC的结温。 Maxim网站(制造商、布线、产品、QA/可靠性、采购信息)中给出了常用的IC热阻值。 定义 以下章节给出了Theta (Θ)、Psi (Ψ)的定义,这些标准参数用来表示IC封装的热特性。 ΘJA是结到周围环境的热阻,单位是°C/W。周围环境通常被看作热―地‖点。ΘJA取决于IC封装、电路板、空气流通、辐射和系统特性,通常辐射的影响可以忽略。ΘJA专指自然条件下(没有加通风措施)的数值。 ΘJC是结到管壳的热阻,管壳可以看作是封装外表面的一个特定点。ΘJC取决于封装材料(引线框架、模塑材料、管芯粘接材料)和特定的封装设计(管芯厚度、裸焊盘、内部散热过孔、所用金属材料的热传导率)。 对带有引脚的封装来说,ΘJC在管壳上的参考点位于塑料外壳延伸出来的1管脚,在标准的塑料封装中,ΘJC的测量位置在1管脚处。对于带有裸焊盘的封装,ΘJC的测量位置在裸焊盘表面的中心点。ΘJC的测量是通过将封装直接放置于一个―无限吸热‖的装置上进行的,该装置通常是一个液冷却的铜片,能够在无热阻的情况下吸收任意多少的热量。这种测量方法设定从管芯到封装表面的热传递全部由传导的方式进行。 注意ΘJC表示的仅仅是散热通路到封装表面的电阻,因此ΘJC总是小于ΘJA。ΘJC表示是特定的、通过传导方式进行热传递的散热通路的热阻,而ΘJA则表示的是通过传导、对流、辐射等方式进行热传递的散热通路的热阻。 ΘCA是指从管壳到周围环境的热阻。ΘCA包括从封装外表面到周围环境的所有散热通路的热阻。 根据上面给出的定义,我们可以知道: ΘJA= ΘJC+ ΘCA ΘJB是指从结到电路板的热阻,它对结到电路板的热通路进行了量化。通常ΘJB的测量位置在电路板上靠近封装的1管脚处(与封装边沿的距离小于1mm)。ΘJB包括来自两个方面的热阻:从IC的结到封装底部参考点的热阻,以及贯穿封装底部的电路板的热阻。 测量ΘJB时,首先阻断封装表面的热对流,并且在电路板距封装位置较远的一侧安装一个散热片。如下图1所示:

半导体集成电路封装技术试题汇总(李可为版)

半导体集成电路封装技术试题汇总 第一章集成电路芯片封装技术 1. (P1)封装概念:狭义:集成电路芯片封装是利用(膜技术)及(微细加工技术),将芯片及其他要素在框架或基板上布置、粘贴固定及连接,引出接线端子并通过可塑性绝缘介质灌封固定,构成整体结构的工艺。 广义:将封装体与基板连接固定,装配成完整的系统或电子设备,并确保整个系统综合性能的工程。 2.集成电路封装的目的:在于保护芯片不受或者少受外界环境的影响,并为之提供一个良好的工作条件,以使集成电路具有稳定、正常的功能。 3.芯片封装所实现的功能:①传递电能,②传递电路信号,③提供散热途径,④结构保护与支持。 4.在选择具体的封装形式时主要考虑四种主要设计参数:性能,尺寸,重量,可靠性和成本目标。 5.封装工程的技术的技术层次? 第一层次,又称为芯片层次的封装,是指把集成电路芯片与封装基板或引脚架之间的粘贴固定电路连线与封装保护的工艺,使之成为易于取放输送,并可与下一层次的组装进行连接的模块元件。第二层次,将数个第一层次完成的封装与其他电子元器件组成一个电子卡的工艺。第三层次,将数个第二层次完成的封装组成的电路卡组合成在一个主电路版上使之成为一个部件或子系统的工艺。第四层次,将数个子系统组装成为一个完整电子厂品的工艺过程。 6.封装的分类?

按照封装中组合集成电路芯片的数目,芯片封装可分为:单芯片封装与多芯片封装两大类,按照密封的材料区分,可分为高分子材料和陶瓷为主的种类,按照器件与电路板互连方式,封装可区分为引脚插入型和表面贴装型两大类。依据引脚分布形态区分,封装元器件有单边引脚,双边引脚,四边引脚,底部引脚四种。常见的单边引脚有单列式封装与交叉引脚式封装,双边引脚元器件有双列式封装小型化封装,四边引脚有四边扁平封装,底部引脚有金属罐式与点阵列式封装。 7.芯片封装所使用的材料有金属陶瓷玻璃高分子 8.集成电路的发展主要表现在以下几个方面? 1芯片尺寸变得越来越大2工作频率越来越高3发热量日趋增大4引脚越来越多 对封装的要求:1小型化2适应高发热3集成度提高,同时适应大芯片要求4高密度化5适应多引脚6适应高温环境7适应高可靠性 9.有关名词: SIP :单列式封装 SQP:小型化封装 MCP:金属鑵式封装 DIP:双列式封装 CSP:芯片尺寸封装 QFP:四边扁平封装 PGA:点阵式封装 BGA:球栅阵列式封装 LCCC:无引线陶瓷芯片载体 第二章封装工艺流程 1.封装工艺流程一般可以分为两个部分,用塑料封装之前的工艺步骤成为前段操作,在成型之后的工艺步骤成为后段操作

半导体器件有许多封装形式

MSOP 是一种微型的SOP封装 半导体器件有许多封装形式,按封装的外形、尺寸、结构分类 可分为引脚插入型、表面贴装型和高级封装三类。从DIP、SOP、QFP、PGA、BGA到CSP再到SIP,技术指标一代比一代先进。总体说来,半导体封装经历了三次重大革新:第一次是在上世纪80年代从引脚插入式 封装到表面贴片封装,它极大地提高了印刷电路板上的组装密度;第 二次是在上世纪90年代球型矩阵封装的出现,满足了市场对高引脚的 需求,改善了半导体器件的性能;芯片级封装、系统封装等是现在第 三次革新的产物,其目的就是将封装面积减到最小。 高级封装实现封装面积最小化 芯片级封装CSP。几年之前封装本体面积与芯片面积之比 通常都是几倍到几十倍,但近几年来有些公司在BGA、TSOP的基础上 加以改进而使得封装本体面积与芯片面积之比逐步减小到接近1的水 平,所以就在原来的封装名称下冠以芯片级封装以用来区别以前的封 装。就目前来看,人们对芯片级封装还没有一个统一的定义,有的公 司将封装本体面积与芯片面积之比小于2的定为CSP,而有的公司将封 装本体面积与芯片面积之比小于1.4或1.2的定为CSP。目前开发应用 最为广泛的是FBGA和QFN等,主要用于内存和逻辑器件。就目前来看,CSP的引脚数还不可能太多,从几十到一百多。这种高密度、小巧、 扁薄的封装非常适用于设计小巧的掌上型消费类电子装置。 CSP封装具有以下特点:解决了IC裸芯片不能进行交流参数测试 和老化筛选的问题;封装面积缩小到BGA的1/4至1/10;延迟时间缩到 极短;CSP封装的内存颗粒不仅可以通过PCB板散热,还可以从背面散热,且散热效率良好。就封装形式而言,它属于已有封装形式的派生 品,因此可直接按照现有封装形式分为四类:框架封装形式、硬质基 板封装形式、软质基板封装形式和芯片级封装。 多芯片模块MCM。20世纪80年代初发源于美国,为解决单一芯片 封装集成度低和功能不够完善的问题,把多个高集成度、高性能、高 可靠性的芯片,在高密度多层互联基板上组成多种多样的电子模块系 统,从而出现多芯片模块系统。它是把多块裸露的IC芯片安装在一块 多层高密度互连衬底上,并组装在同一个封装中。它和CSP封装一样 属于已有封装形式的派生品。 多芯片模块具有以下特点:封装密度更高,电性能更好,与等效 的单芯片封装相比体积更小。如果采用传统的单个芯片封装的形式分 别焊接在印刷电路板上,则芯片之间布线引起的信号传输延迟就显得 非常严重,尤其是在高频电路中,而此封装最大的优点就是缩短芯片 之间的布线长度,从而达到缩短延迟时间、易于实现模块高速化的目 的。 WLCSP。此封装不同于传统的先切割晶圆,再组装测试的做法,而 是先在整片晶圆上进行封装和测试,然后再切割。它有着更明显的优

半导体器件的热阻和散热器设计资料

半导体器件的热阻和散热器设计 一、半导体器件的热阻:功率半导体器件在工作时要产生热量,器件要正常工作就需要把这些热量散 发掉,使器件的工作温度低于其最高结温Tjm 。器件的散热能力越强,其实际结温就越低,能承受的功耗越大,输出功率也越大。器件的散热能力取决于热阻,热阻用来表征材料的热传导性能,以单位功耗下材料的温升来表示,单位是℃/W 。材料的散热能力越强则热阻越小,温升高则表示散热能力差,热阻大。 二、半导体器件热阻的分布: Rt1表示从结到外壳的热阻 Rt2表示外壳到器件表面的热阻 Rta 表示从结到器件表面的热阻,即Rta=Rt1+Rt2 Rtd 为散热板到周围空气的热阻 设未加散热板时的总热阻为Rt ,加散热板后的总热阻为Rts ,则有:Rts=Rta+Rtd<

半导体器件封装概述

1 半导体器件封装概述 电子产品是由半导体器件(集成电路和分立器件)、印刷线路板、导线、整机框架、外壳及显示等部分组成,其中集成电路是用来处理和控制信号,分立器件通常是信号放大,印刷线路板和导线是用来连接信号,整机框架外壳是起支撑和保护作用,显示部分是作为与人沟通的接口。所以说半导体器件是电子产品的主要和重要组成部分,在电子工业有“工业之米"的美称。 我国在上世纪60年代自行研制和生产了第一台计算机,其占用面积大约为100 m2以上,现在的便携式计算机只有书包大小,而将来的计算机可能只与钢笔一样大小或更小。计算机体积的这种迅速缩小而其功能越来越强大就是半导体科技发展的一个很好的佐证,其功劳主要归结于:(1)半导体芯片集成度的大幅度提高和晶圆制造(Wafer fabrication)中光刻精度的提高,使得芯片的功能日益强大而尺寸反而更小;(2)半导体封装技术的提高从而大大地提高了印刷线路板上集成电路的密集度,使得电子产品的体积大幅度地降低。 半导体组装技术(Assembly technology)的提高主要体现在它的封装型式(Package)不断发展。通常所指的组装(Assembly)可定义为:利用膜技术及微细连接技术将半导体芯片(Chip)和框架(Leadframe)或基板(Sulbstrate)或塑料薄片(Film)或印刷线路板中的导体部分连接以便引出接线引脚,并通过可塑性绝缘介质灌封固定,构成整体立体结构的工艺技术。它具有电路连接,物理支撑和保护,外场屏蔽,应力缓冲,散热,尺寸过度和标准化的作用。从三极管时代的插入式封装以及20世纪80年代的表面贴装式封装,发展到现在的模块封装,系统封装等等,前人已经研究出很多封装形式,每一种新封装形式都有可能要用到新材料,新工艺或新设备。 驱动半导体封装形式不断发展的动力是其价格和性能。电子市场的最终客户可分为3类:家庭用户、工业用户和国家用户。家庭用户最大的特点是价格便宜而性能要求不高;国家用户要求高性能而价格通常是普通用户的几十倍甚至几千倍,主要用在军事和航天等方面;工业用户通常是价格和性能都介于以上两者之间。低价格要求在原有的基础上降低成本,这样材料用得越少越好,一次性产出越大越好。高性能要求产品寿命长,能耐高低温及高湿度等恶劣环境。半导体生产厂家时时刻刻都想方设法降低成本和提高性能,当然也有其它的因素如环保要求和专利问题迫使他们改变封装型式。 2 封装的作用 封装(Package)对于芯片来说是必须的,也是至关重要的。封装也可以说是指安装半导体集成电路芯片用的外壳,它不仅起着保护芯片和增强导热性能的作用,而且还是沟通芯片内部世界与外部电路的桥梁和规格通用功能的作用。封装的主要作用有: (1)物理保护。因为芯片必须与外界隔离,以防止空气中的杂质对芯片电路的腐蚀而造成电气性能下降,保护芯片表面以及连接引线等,使相当柔嫩的芯片在电气或热物理等方面免受外力损害及外部环境的影响;同时通过封装使芯片的热膨胀系数与框架或基板的热膨胀系数相匹配,这样就能缓解由于热等外部环境的变化而产生的应力以及由于芯片发热而产生的应力,从而可防止芯片损坏失效。基于散热的要求,封装越薄越好,当芯片功耗大于2W时,在封装上需要增加散热片或热沉片,以增强其散热冷却功能;5~1OW 时必须采取强制冷却手段。另一方面,封装后的芯片也更便于安装和运输。 (2)电气连接。封装的尺寸调整(间距变换)功能可由芯片的极细引线间距,调整到实装基板的尺寸间距,从而便于实装操作。例如从以亚微米(目前已达到0.1 3μm以下)为特征尺寸的芯片,到以10μm为单位的芯片焊点,再到以100μm为单位的外部引脚,最后剑以毫米为单位的印刷电路板,都是通过封装米实

半导体功率计算

半导体功率器件的散热计算 晨怡热管2006-12-31 0:58:06 【摘要】本文通过对半导体功率器件发热及传热机理的讨论,导出了半导体功率器件的散热计算方法。 【关键词】半导体功率器件功耗发热热阻散热器强制冷却 一、半导体功率器件的类型和功耗特点 一般地说,半导体功率器件是指耗散功率在1瓦或以上的半导体器件。 按照半导体功率器件的运用方式,可分为半导体功率放大器件和半导体功率开关器件。 1、半导体功率放大器件 半导体功率放大器又因其放大电路的类型分为甲类放大器、乙类推挽放大器、甲乙类推挽放大器和丙类放大器。甲类放大器的理论效率只有50%,实际运用时则只有30%左右;乙类推挽放大器的理论效率也只有78.5%,实际运用时则只有60%左右;甲乙类推挽放大器和丙类放大器的效率介乎甲类放大器和乙类推挽放大器之间。 也就是说,半导体功率放大器件从电源中取用的功率只有一部分作为有用功率输送到负载上去,其余的功率则消耗在半导体功率放大器件上,半导体功率放大器在工作时消耗在半导体功率放大器件上的功率称为半导体功率放大器件的功耗。 半导体功率放大器件的功耗为其集电极—发射极之间的电压降乘以集电极电流: P D=U ce·I c (式1—1) 式中P D为半导体功率放大器件的功耗(单位W)。 U ce为半导体功率放大器件集电极—发射极之间的电压降(单位V)。 I c 为半导体功率放大器件的集电极电流(单位A)。 线性调整型直流稳压电源中的调整管是工作在放大状态的半导体功率放大器件,所以其功耗的计算和半导体功率放大器件的功耗计算是相似的。例如一个集成三端稳压器,其功耗就是:输入端—输出端电压差乘以输出电流。 2、半导体功率开关器件 半导体功率开关器件例如晶体闸流管、开关三极管等。它们的工作状态只有两个:关断(截止)或导通(饱和)。 理想的开关器件在关断(截止)时,其两端的电压较高,但电流为零,所

半导体功率器件的散热计算

半导体功率器件的散热计算 佛山职业技术学院陈荣光 【摘要】本文通过对半导体功率器件发热及传热机理的讨论,导出了半导体功率器件的散热计算方法。 【关键词】半导体功率器件功耗发热热阻散热器强制冷却 一、半导体功率器件的类型和功耗特点 一般地说,半导体功率器件是指耗散功率在1瓦或以上的半导体器件。 按照半导体功率器件的运用方式,可分为半导体功率放大器件和半导体功率开关器件。 1、半导体功率放大器件 半导体功率放大器又因其放大电路的类型分为甲类放大器、乙类推挽放大器、甲乙类推挽放大器和丙类放大器。甲类放大器的理论效率只有50%,实际运用时则只有30%左右;乙类推挽放大器的理论效率也只有78.5%,实际运用时则只有60%左右;甲乙类推挽放大器和丙类放大器的效率介乎甲类放大器和乙类推挽放大器之间。 也就是说,半导体功率放大器件从电源中取用的功率只有一部分作为有用功率输送到负载上去,其余的功率则消耗在半导体功率放大器件上,半导体功率放大器在工作时消耗在半导体功率放大器件上的功率称为半导体功率放大器件的功耗。 半导体功率放大器件的功耗为其集电极—发射极之间的电压降乘以集电极电流: P D =U ce ·I c (式1—1) 式中P D 为半导体功率放大器件的功耗(单位W)。 U ce 为半导体功率放大器件集电极—发射极之间的电压降(单位V)。 I c 为半导体功率放大器件的集电极电流(单位A)。 线性调整型直流稳压电源中的调整管是工作在放大状态的半导体功率放大器件,所以其功耗的计算和半导体功率放大器件的功耗计算是相似的。例如一个集成三端稳压器,其功耗就是:输入端—输出端电压差乘以输出电流。 2、半导体功率开关器件 半导体功率开关器件例如晶体闸流管、开关三极管等。它们的工作状态只有两个:关断(截止)或导通(饱和)。 理想的开关器件在关断(截止)时,其两端的电压较高,但电流为零,所

半导体封装前沿技术

最新封装技术与发展 芯片制作流程 封装大致经过了如下发展进程: 结构方面:DIP 封装(70 年代)->SMT 工艺(80 年代LCCC/PLCC/SOP/QFP)->BGA 封装(90 年代)->面向未来的工艺(CSP/MCM) 材料方面:金属、陶瓷->陶瓷、塑料->塑料; 引脚形状:长引线直插->短引线或无引线贴装->球状凸点; 装配方式:通孔插装->表面组装->直接安装 封装技术各种类型 一.TO 晶体管外形封装 TO (Transistor Out-line)的中文意思是“晶体管外形”。这是早期的封装规格,例如TO-92,TO-92L,TO-220,TO-252 等等都是插入式封装设计。近年来表面贴装市场需求量增大,TO 封装也进展到表面贴装式封装。 TO252 和TO263 就是表面贴装封装。其中TO-252 又称之为D-PAK,TO-263 又称之为D2PAK。D-PAK 封装的MOSFET 有3 个电极,栅极(G)、漏极(D)、源极(S)。其中漏极(D)的引脚被剪断不用,而是使用背面的散热板作漏极(D),直接焊接在PCB 上,一方面用于输出大电流,一方面通过PCB 散热。所以PCB 的D-PAK 焊盘有三处,漏极(D)焊盘较大。

二.DIP 双列直插式封装 DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100 个。封装材料有塑料和陶瓷两种。采用DIP 封装的CPU 芯片有两排引脚,使用时,需要插入到具有DIP 结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP 封装结构形式有:多层陶瓷双列直插式DIP,单层陶瓷双列直插式DIP,引线框架式DIP (含玻璃陶瓷封接式,塑料包封结构式,陶瓷低熔玻璃封装式)等。 DIP 封装具有以下特点: 1.适合在PCB (印刷电路板)上穿孔焊接,操作方便。 2. 比TO 型封装易于对PCB 布线。 3.芯片面积与封装面积之间的比值较大,故体积也较大。以采用40 根I/O 引脚塑料双列直插式封装(PDIP)的CPU 为例,其芯片面积/封装面积=(3×3)/(15.24×50)=1:86,离1 相差很远。(PS:衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1 越好。如果封装尺寸远比芯片大,说明封装效率很低,占去了很多有效安装面积。) 用途:DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。Intel 公司早期CPU,如8086、80286 就采用这种封装形式,缓存(Cache )和早期的内存芯片也是这种封装形式。 三.QFP 方型扁平式封装 QFP(Plastic Quad Flat Pockage)技术实现的CPU 芯片引脚之间距离很小,管脚很细,一般大规模或超大规模集成电路采用这种封装形式,其引脚数一般都在100 以上。基材有陶瓷、金属和塑料三种。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。 其特点是: 1.用SMT 表面安装技术在PCB 上安装布线。 2.封装外形尺寸小,寄生参数减小,适合高频应用。以0.5mm 焊区中心距、208 根I/O 引脚QFP 封装的CPU 为例,如果外形尺寸为28mm×28mm,芯片尺寸为10mm×10mm,则芯片面积/封装面积=(10×10)/(28×28)=1:7.8,由此可见QFP 封装比DIP 封装的尺寸大大减小。 3.封装CPU 操作方便、可靠性高。 QFP 的缺点是:当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见右图);带树脂保护环覆盖引脚前端的GQFP;在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP 。 用途:QFP 不仅用于微处理器(Intel 公司的80386 处理器就采用塑料四边引出扁平封装),门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。四.SOP 小尺寸封装 SOP 器件又称为SOIC(Small Outline Integrated Circuit),是DIP 的缩小形式,引线中心距为1.27mm,材料有塑料和陶瓷两种。SOP 也叫SOL 和DFP。SOP 封装标准有SOP-8、SOP-16、SOP-20、SOP-28 等等,SOP 后面的数字表示引脚数,业界往往把“P”省略,叫SO (Small Out-Line )。还派生出SOJ (J 型引脚小外形封装)、TSOP (薄小外形封装)、VSOP (甚小外形封装)、SSOP (缩小型SOP )、TSSOP (薄的缩小型SOP )及SOT (小外形晶

半导体器件芯片常用型号参数

半导体器件常用型号参数 一、半导体二极管参数符号及其意义 CT---势垒电容 Cj---结(极间)电容,表示在二极管两端加规定偏压下,锗检波二极管的总电容 Cjv---偏压结电容 Co---零偏压电容 Cjo---零偏压结电容 Cjo/Cjn---结电容变化 Cs---管壳电容或封装电容 Ct---总电容 CTV---电压温度系数。在测试电流下,稳定电压的相对变化与环境温度的绝对变化之比 CTC---电容温度系数 Cvn---标称电容 IF---正向直流电流(正向测试电流)。锗检波二极管在规定的正向电压VF下,通过极间的电流;硅整流管、硅堆在规定的使用条件下,在正弦半波中允许连续通过的最大工作电流(平均值),硅开关二极管在额定功率下允许通过的最大正向直流电流;测稳压二极管正向电参数时给定的电流 IF(AV)---正向平均电流 IFM(IM)---正向峰值电流(正向最大电流)。在额定功率下,允许通过二极管的最大正向脉冲电流。发光二极管极限电流。 IH---恒定电流、维持电流。 Ii--- 发光二极管起辉电流 IFRM---正向重复峰值电流 IFSM---正向不重复峰值电流(浪涌电流) Io---整流电流。在特定线路中规定频率和规定电压条件下所通过的工作电流 IF(ov)---正向过载电流 IL---光电流或稳流二极管极限电流 ID---暗电流 IB2---单结晶体管中的基极调制电流 IEM---发射极峰值电流

IEB10---双基极单结晶体管中发射极与第一基极间反向电流 IEB20---双基极单结晶体管中发射极向电流 ICM---最大输出平均电流 IFMP---正向脉冲电流 IP---峰点电流 IV---谷点电流 IGT---晶闸管控制极触发电流 IGD---晶闸管控制极不触发电流 IGFM---控制极正向峰值电流 IR(AV)---反向平均电流 IR(In)---反向直流电流(反向漏电流)。在测反向特性时,给定的反向电流;硅堆在正弦半波电阻性负载电路中,加反向电压规定值时,所通过的电流;硅开关二极管两端加反向工作电压VR时所通过的电流;稳压二极管在反向电压下,产生的漏电流;整流管在正弦半波最高反向工作电压下的漏电流。 IRM---反向峰值电流 IRR---晶闸管反向重复平均电流 IDR---晶闸管断态平均重复电流 IRRM---反向重复峰值电流 IRSM---反向不重复峰值电流(反向浪涌电流) Irp---反向恢复电流 Iz---稳定电压电流(反向测试电流)。测试反向电参数时,给定的反向电流 Izk---稳压管膝点电流 IOM---最大正向(整流)电流。在规定条件下,能承受的正向最大瞬时电流;在电阻性负荷的正弦半波整流电路中允许连续通过锗检波二极管的最大工作电流 IZSM---稳压二极管浪涌电流 IZM---最大稳压电流。在最大耗散功率下稳压二极管允许通过的电流 iF---正向总瞬时电流 iR---反向总瞬时电流 ir---反向恢复电流 Iop---工作电流 Is---稳流二极管稳定电流 f---频率 n---电容变化指数;电容比

(完整版)晶体管(或半导体)的热阻与温度、功耗之间的关系

晶体管(或半导体)的热阻与温度、功耗之间的关系为: Ta=Tj-*P(Rjc+Rcs+Rsa)=Tj-P*Rja 下图是等效热路图: 公式中,Ta表示环境温度,Tj表示晶体管的结温, P表示功耗,Rjc表示结壳间的热阻,Rcs表示晶体管外壳与散热器间的热阻,Rsa表示散热器与环境间的热阻。Rja表示结与环境间的热阻。 当功率晶体管的散热片足够大而且接触足够良好时,壳温Tc=Ta,晶体管外壳与环境间的热阻Rca=Rcs+Rsa=0。此时Ta=Tj-*P(Rjc+Rcs+Rsa)演化成公式 Ta=Tc=Tj-P*Rjc。 厂家规格书一般会给出,最大允许功耗Pcm、Rjc及(或) Rja等参数。一般Pcm是指在Tc=25℃或Ta=25℃时的最大允许功耗。当使用温度大于25℃时,会有一个降额指标。 以ON公司的为例三级管2N5551举个实例: 2N5551规格书中给出壳温Tc=25℃时的最大允许功耗是1.5W,Rjc是83.3度/W。 代入公式Tc=Tj- P*Rjc有:25=Tj-1.5*83.3可以从中推出最大允许结温Tj 为150度。一般芯片最大允许结温是确定的。 所以,2N5551的允许壳温与允许功耗之间的关系为:Tc=150-P*83.3。比如,假设管子的功耗为1W,那么,允许的壳温Tc=150-1*83.3=66.7度。 注意,此管子Tc =25℃时的最大允许功耗是1.5W,如果壳温高于25℃,功率就要降额使用。规格书中给出的降额为12mW/度(0.012W/度)。我们可以用公式来验证这个结论。假设壳温为Tc,那么,功率降额为0.012*(Tc-25)。则此时最大总功耗为1.5-0.012*(Tc-25)。把此时的条件代入公式Tc=Tj- P*Rjc得出:Tc=150-(1.5-0.012*(Tc-25))*83.3,公式成立。 一般情况下没办法测Tj,可以经过测Tc的方法来估算Tj。公式变为: Tj=Tc+P*Rjc 同样以2N5551为例。假设实际使用功率为1.2W,测得壳温为60℃,那么,Tj=60+1.2*83.3=159.96此时已经超出了管子的最高结温150度了! 按照降额0.012W/℃的原则,60℃时的降额为(60-25)*0.012=0.42W, 1.5-0.42=1.08W。也就是说,壳温60℃时功率必须小于1.08W,否则超出最高结温。 假设规格书没有给出Rjc的值,可以如此计算:Rjc=(Tj-Tc)/P,如果也没有给出Tj数据,那么一般硅管的Tj最大为150℃。同样以2N5551为例。知道25度时的功率为1.5W,假设Tj为150,那么代入上面的公式: Rjc=(150-25)/1.5=83.3℃/W,恰好等于规格书给出的实际热阻。

半导体元器件封装技术

SMT工艺技术基础:半导体元器件封装技术 摘要:摘要:SMT工艺控制的主要目的就是有一个良好的焊接效果。工艺控制水平是影响焊接的关键因素,设计和材料则直接影响焊接效果 ... 摘要:SMT工艺控制的主要目的就是有一个良好的焊接效果。工艺控制水平是影响焊接的关键因素,设计和材料则直接影响焊接效果。本文主要涉及焊接材料的相关知识,如PCB的表面材料及其处理工艺,元器件的引脚材料等。 焊接与2个表面 焊接是用熔融的填充金属使结合点表面润湿且在两个金属部件之间形成冶金的键合,填充金属的熔点要低于450度。英文名字叫做Soldering,意为“用在接触处熔化的非铁填充金属(诸如黄铜和钎焊料之类,其熔点低于基体金属的熔点)来焊接金属”。对于较高温度熔点的填充金属,焊接工艺被规类为硬铅焊。 每每谈到焊接工艺,尤其在选择Flux时,我们首先要考虑两个表面:管脚表面和焊盘表面。 一般很少有人去关心管脚表面的材料究竟是什么样一种东西,因为大部分元器件都是供应商大批量生产和供货的,元器件的焊接部位采用什么样的表面处理工艺大部分由元器件制造商来决定,而PCB组装厂很难对其进行严格的控制。而且,针对不同的PCB组装厂来定制元器件管脚表面的处理工艺是不划算的,当然除了特殊情况。因此,对于SMT工艺工程师和来料检测人员来讲,应该把关注的重点放在元器件的可焊性上,尤其是来料检测人员必须确保元器件的可焊性。 而PCB就完全不一样了,因为每一个产品的PCB都是量身定作的,设计人员和工艺工程师可以决定让PCB制造厂采用哪种合适的材料和PCB表面处理工艺,并对焊盘的可焊性进行严格要求和控制。更为重要的是,为了把PCB组装缺陷降到最低,设计人员必须明确规定采用那些可焊性好的材料来处理焊盘表面,以及他们的具体的技术规格;是来料检测人员则要对来料的可焊性进行严格检查。 常用的几种焊接金属 1、裸铜 经过化学清洗的裸铜是最容易焊接的一种材料,即使采用非常柔和的助焊剂;而且裸铜的处理工艺简单经济。但是裸铜很容易氧化和失去光泽,从而导致可焊性急剧下降,除非在回流焊炉中有强劲的Flux(松香基)保护铜表面。如果生产中用到了裸铜表面,在使用和储藏(储藏时间要尽量短)当中必须注意裸铜的可焊性!裸铜不能储存在含有硫的环境中,如纸、纸板、印刷品,因为硫很容易使铜生锈。 2、金

模拟电子技术基础-第1章 常用半导体器件题解

第一章 常用半导体器件 自 测 题 一、判断下列说法是否正确,用“√”和“×”表示判断结果填入空内。 (1)在N 型半导体中如果掺入足够量的三价元素,可将其改型为P 型半导体。( ) (2)因为N 型半导体的多子是自由电子,所以它带负电。( ) (3)PN 结在无光照、无外加电压时,结电流为零。( ) (4)处于放大状态的晶体管,集电极电流是多子漂移运动形成的。 ( ) (5)结型场效应管外加的栅-源电压应使栅-源间的耗尽层承受反向电压,才能保证其R G S 大的特点。( ) (6)若耗尽型N 沟道MOS 管的U G S 大于零,则其输入电阻会明显变小。( ) 解:(1)√ (2)× (3)√ (4)× (5)√ (6)× 二、选择正确答案填入空内。 (1)PN 结加正向电压时,空间电荷区将 。 A. 变窄 B. 基本不变 C. 变宽 (2)设二极管的端电压为U ,则二极管的电流方程是 。 A. I S e U B. T U U I e S C. )1e (S -T U U I (3)稳压管的稳压区是其工作在 。 A. 正向导通 B.反向截止 C.反向击穿 (4)当晶体管工作在放大区时,发射结电压和集电结电压应为 。 A. 前者反偏、后者也反偏 B. 前者正偏、后者反偏 C. 前者正偏、后者也正偏 (5)U G S =0V 时,能够工作在恒流区的场效应管有 。 A. 结型管 B. 增强型MOS 管 C. 耗尽型MOS 管 解:(1)A (2)C (3)C (4)B (5)A C

三、写出图T1.3所示各电路的输出电压值,设二极管导通电压U D=0.7V。 图T1.3 解:U O1≈1.3V,U O2=0,U O3≈-1.3V,U O4≈2V,U O5≈1.3V, U O6≈-2V。 四、已知稳压管的稳压值U Z=6V,稳定电流的最小值I Z mi n=5mA。求图T1.4所示电路中U O1和U O2各为多少伏。 图T1.4 解:U O1=6V,U O2=5V。

电子技术各章知识点

电子技术复习 CH14半导体器件 1.本征半导体、N型半导体、P半导体的基本概念;PN的单 向导电特性;温度和参杂浓度对多子和少子的影响。 2.二极管的基本参数(死区电压、导通电压)及相关应用, 学会判断二极管在电路中的工作状态(导通、截止)。掌握含二极管电路的分析方法。 3.了解稳压管的工作原理,基本稳压管稳压电路的分析。(两 稳压管串联、并联) 4.半导体三极管工作状态的特点(放大、饱和、截止)。 5.半导体三极管的管脚的判定 CH15基本放大电路 1.放大电路(共射)的分析方法(直流通路法、微变等效电 路法) 2.静态工作点稳定电路(分压式偏置电路)的结构、特点和分 析方法(静态、动态) 3.射极输出器的特点,电路分析。 4.差分放大电路的输入信号(共模、差模、比较),共模抑制 比的概念(理想共模抑制比=?) CH16集成运算放大器 1.运放的理想化条件 2.运放在线性区和非线性区的分析方法

3. 运放线性应用电路的分析(比例运算[同相(电压跟随器)、反相(反相器)]、反相加法运算、减法运算) CH17电子电路中的反馈 1. 反馈的基本概念 2. 负反馈类型的判断方法(会判断正、负反馈;电压、电流反馈;串联、并联反馈) 3. 负反馈对放大器性能的影响(影响类别?闭环放大倍数? AF A A f += 1) 4. 自激振荡起振的条件、振荡建立条件、稳振条件? 5. 典型RC 两种类型电路的电路分析。 CH18直流稳压电源 1. 直流稳压电源的组成及各部分的作用 u 1- + 2. 单相半波、全波(桥式整流)电路的构成和工作原理,二极管的选择依据(计算,见例题和作业题),桥式的输出波形受二极管的影响

半导体器件(附答案)

第一章、半导体器件(附答案) 一、选择题 1.PN 结加正向电压时,空间电荷区将 ________ A. 变窄 B. 基本不变 C. 变宽 2.设二极管的端电压为 u ,则二极管的电流方程是 ________ A. B. C. 3.稳压管的稳压是其工作在 ________ A. 正向导通 B. 反向截止 C. 反向击穿区 4.V U GS 0=时,能够工作在恒流区的场效应管有 ________ A. 结型场效应管 B. 增强型 MOS 管 C. 耗尽型 MOS 管 5.对PN 结增加反向电压时,参与导电的是 ________ A. 多数载流子 B. 少数载流子 C. 既有多数载流子又有少数载流子 6.当温度增加时,本征半导体中的自由电子和空穴的数量 _____ A. 增加 B. 减少 C. 不变 7.用万用表的 R × 100 Ω档和 R × 1K Ω档分别测量一个正常二极管的正向电阻,两次测量 结果 ______ A. 相同 B. 第一次测量植比第二次大 C. 第一次测量植比第二次小 8.面接触型二极管适用于 ____ A. 高频检波电路 B. 工频整流电路 | 9.下列型号的二极管中可用于检波电路的锗二极管是: ____ A. 2CZ11 B. 2CP10 C. 2CW11 10.当温度为20℃时测得某二极管的在路电压为V U D 7.0=。若其他参数不变,当温度上 升到40℃,则D U 的大小将 ____ A. 等于 B. 大于 C. 小于 11.当两个稳压值不同的稳压二极管用不同的方式串联起来,可组成的稳压值有 _____ A. 两种 B. 三种 C. 四种 12.在图中,稳压管1W V 和2W V 的稳压值分别为6V 和7V ,且工作在稳压状态,由此可知输 出电压O U 为 _____ A. 6V B. 7V C. 0V D. 1V