AD9854中文数据手册

AD9854中文数据手册
AD9854中文数据手册

AD9854

特征

·300M内部时钟频率

·可进行频移键控(FSK),二元相移键控(BPSK),相移键控(PSK),脉冲调频(CHIRP),振幅调制(AM)操作

·正交的双通道12位D/A转换器

·超高速比较器,3皮秒有效抖动偏差

·外部动态特性:

80 dB无杂散动态范围(SFDR)@ 100 MHz (±1 MHz) A OUT

·4倍到20倍可编程基准时钟乘法器

·两个48位可编程频率寄存器

·两个14位可编程相位补偿寄存器

·12位振幅调制和可编程的通断整形键控功能

·单引脚FSK和BPSK数据输入接口

·PSK功能可由I/O接口实现

·具有线性和非线性的脉冲调频(FM CHIRP)功能,带有引脚可控暂停功能

·具有过渡FSK功能

·在时钟发生器模式下,有小于25 ps RMS抖动偏差

·可自动进行双向频率扫描

·能够对信号进行sin(x)/x校正

·简易的控制接口:

可配置为10MHZ串行接口,2线或3线SPI兼容接口或100MHZ 8位并行可编程接口·3.3V单电源供电

·具有多路低功耗功能

·单输入或差分输入时钟

·小型80脚LQFP 封装

应用

·便携式频率特性分析仪

·可编程时钟发生器

·应用于雷达和扫频系统的脉冲调频信号源

·测试和测量设备

·商业和业余的射频(RF)发射机

概述

AD9854数字合成器是高集成度的器件,它采用先进的DDS技术,片内整合了两路高速、高性能正交D/A转换器通过数字化编程可以输出I、Q两路合成信号。在高稳定度时钟的驱动下,AD9854将产生一高稳定的频率、相位、幅度可编程的正弦和余弦信号,作为本振用于通信,雷达等方面。AD9854的DDS核具有48位的频率分辨率(在300M系统时钟下,频率分辨率可达1uHZ)。输出17位相位截断保证了良好的无杂散动态范围指标。AD9854允许输出的信号频率高达150MHZ,而数字调制输出频率可达100MHZ。通过内部高速比较器正弦波转换为方波输出,可用作方便的时钟发生器。器件有两个14位相位寄存器和一个用作BPSK操作的引脚。对于高阶的PSK调制,可通过I/O接口改变相位控制字实现。具

有改进DDS结构的12位I和Q通道D/A转换器可以提供较大的带宽并有较好的窄带无杂散动态范围(SFDR)。如果不使用Q通道的正交功能,它还可以通过配置,由用户编程控制D/A转换。当配置高速比较器时,12位D/A输出的方波可以用来做时钟发生器。它还有两个12位数字正交可编程幅度调制器,和通断整形键控功能,并有一个非常好的可控方波输出。同时脉冲调制功能在宽带扫频中也有重要应用。AD9854的300M系统时钟可以通过4X和20X可编程控制电路由较低的外部基准时钟得到。直接的300M时钟也可以通过单端或差分输入。AD9854还有单脚输入的常规FSK和改进的斜率FSK输出。AD9854采用先进的0.35微米COMS工艺在3.3V单电源供电的情况下提供强大的功能。

AD9854采用节省空间的80脚LQFP表面装配封装和改进散热的80脚LQFP封装。AD9854的引脚与AD9852的单频信号发生器模式相兼容。AD9854的特定操作允许温度是工业级范围:-40到85摄氏度。

引脚配置和功能描述

图1 管脚配置

RESET VINP

操作说明

AD9854正交数字信号发生器是一款有着广泛应用的非常灵活的器件。器件包括一个48位的相位累加器,可编程基准时钟乘法器,反辛格滤波器,数字乘法器,两个12位/300HZ 数模转换器,一个高速模拟比较器和内部逻辑电路。这款高度集成的器件可以用作本机震荡发生器,灵活的时钟发生器和FSK/BPSK调制器。

Analog Devics股份有限公司的技术指南提供了关于器件功能模块的操作说明。指南包括利用DDS器件产生信号的技术描述并提供了适合多种数字化实体的基本应用。文件,《关于数字信号发生器的技术指南》在AD公司DDS网页https://www.360docs.net/doc/832206192.html,/dds DDS技术库中提供。

操作模式

AD9854有5种可编程操作模式。为了选择某一模式,必须对控制寄存器(并行操作地址:1FH)中的3个相关位进行编程设置。具体描述在下表:

表2. 模式选择表

在每种模式下都有许多功能不被允许。

单信号模式(模式000)

这是用户复位之后的一种默认模式。也可以通过用户编程使能这种模式。相位累加器用以产生信号的频率,它有48位有效值,取自频率调整寄存器1,它的默认值为0。保留寄存器的默认值更能决定输出信号的质量。

用户复位后,默认设置配置器件,输出0HZ,0相位的信号。在上电复位时,在I和Q 通道输出的是一半满幅电流的直流信号。这是默认模式的0幅度输出。选择幅度开关键控模式则需要更多细节的输出幅度控制。若输出用户定义的信号需要对28个寄存器全部或部分进行编程。

表35显示了从默认0HZ到用户定义输出频率的变化。

和所有AD DDS器件一样,频率控制字有如下定义:

FTW = (Desired Output Frequency × 2N)/SYSCLK

式中:

N相位累加器的资源(本器件48位)。

Frequency 以HZ表示。

FTW (频率调整字)是一个定义数字。

一旦定义数字选定,它必须转换为内部的权重为1或0的48位串行二进制码。建立的DAC输出信号频率范围从直流到1/2系统时钟。

改变频率时相位是连续的,这意味着新的频率的相位取样值参考之前输出频率的相位取样值。

AD9854的I和Q通道输出的信号总是保持90度的相位差。调整每个通道的输出相位两个14位相位寄存器并不是独立的。换而言之,两DAC输出通过相位补偿互相影响。

单信号模式允许用户控制以下信号参数:

·48位输出频率精度

·12位输出幅度精度

-固定的,用户定义的幅度

-可变的,可编程幅度控制

-自动的,可编程,单引脚控制,幅度成型键控

·14位输出相位精度

这些参数可以在100MHZ并行速度下通过8位并行端口或10MHZ串行端口通过编程改变和调整。联合这些属性在单信号模式下可以实现FM,AM,PM,FSK,PSK和ASK操作。

无斜率FSK(模式001)

当这种模式被选中,输出的DDS频率是一个选择频率控制寄存器1和2的函数,它的输出取决于29脚逻辑电平的高低。29脚为逻辑低电平时选择F1(频率控制字1,并行地址为04H到09H),29脚为逻辑高电平时选择F2(频率控制字2,并行地址为0AH到0FH)。改变频率相位连续,并且和FSK数据引脚内部一致。但是,FSK数据信号和DAC输出存在线性时延。

无斜率FSK ,是传统FSK,它传输的是数字信号,它在数字通信中有着重要作用。但是它会影响RF发射机的使用带宽,因此用斜率FSK来改善使用带宽。

斜率FSK(模式010)

这种FSK模式下,频率从F1到F2不是直接变化,而是通过扫频和斜率形成。线性扫频和斜率形成可以很容易的自动完成,不过这都是许多设置中的一项。其它频率传输的设置,用户可以配置增量控制寄存器,来编程控制扫频间隔和扫频速度。

频率斜率变化不管是线性还是非线性都会输出许多介于F1和F2之间的频率,而不仅是这两个基本输出。图37和38描述了一线性斜率FSK信号的频率输出与时间的关系。

需要注意,在斜率FSK模式下,频率步进字是要求编程设置的,它被用作双作用的补足值。须要注意的另一个问题是,最低频率一定要放在频率控制寄存器1中。

斜率FSK通过同缓慢的、用户定义变化率的实时频率来改善传统FSK对带宽的限制。输出信号在F1和F2频率点保持时间与其它实时点相同或稍大。与传统FSK不同,斜率FSK 要求:F1和F2分别存储低频率和高频率,而不能任意。

用户必须通过编程来设定DDSd的中间频率变化的步进量of C48位)和每一步所持续的时间△T (20位)。另外,如果要想让频率输出从0开始变化必须先给CLR ACC1位送一个正脉冲。对于分段的非线性频率传输,必须对影响输出的寄存器进行编程设置。

并行寄存器1AHex~1CHex构成一个20位的斜率时钟寄存器。它是一个减计数器,当计数值为0时输出一个脉冲信号。在29脚的输入电平没有变化时计数器一直有效。这个计数器在系统时钟下运行,最大频率是300MHZ。每两个脉冲之间的时间周期用下式表示:(N+1)*(System Clock Period)

此处N是用户编程设置的20位斜率变化率。

N的允许范围是1到(2^20-1)。斜率变化时钟决定频率F1和F2 之间的实时频率持续时间。当频率达到目标频率时计数器自动停止,而F1和F2两频率点的持续时间由29脚输入的电平决定,电平的高低决定到达的频率点的状态。

图39 FSK功能模块图

并行寄存器10Hex~15Hex构成一个48位的双作用的斜率步进寄存器。当接收到斜率变化时钟时,这个48位控制字被累加。此控制字被用来加或减到控制正弦或余弦输出的相位

步进的频率控制字寄存器F1或F2。在这种模式下,29脚的电平状态决定输出的频率是增量或减量斜率。其频率变化率是20位斜率变化寄存器的功能,一旦目标频率到达,计数器将停止计数即频率累加过程停止。

一般来说,频率步进字与频率控制字相比是一个比较小的值,举个例子,如果F1和F2分别是1KHZ和13MHZ,那么步进频率字只有25HZ。

图41显示了,电平过早的变化使频率的斜率变化翻转,并且以相同的变化率返回原状态。控制寄存器(1FHex)中含有一个“三角形”位。在010模式下设置此位为高电平将会再频率F1和F2之间进行三角形自动扫频,而不会受29脚电平变化的影响,如图40。一旦这个位设置为1,29脚的状态将不会起作用。这一功能需要设置频率变化率和频率步进字来保证F1和F2之间的连续线性扫频具有相同的持续时间。使用此功能,可以对直流到最大输出频率之间的自动扫频。

在斜率FSK模式下29脚的电平和“三角形”位的上升沿决定扫频是从F1或F2开始(如图42)。如果29脚电平是高电平而不是低电平,扫频则从F2开始而不是F1。在F1和F2之间的斜率变化时,通过改变20位频率变化控制字和频率步进控制字,可增加斜率FSK模式的灵活性。结合多个线性斜率变化和各分段的不同斜率设置,可实现非线性的频率变化。在不同的设置下,DDS的输出频率在Fl和F2之间以不同的方式变化,实现多种方式扫频。

脉冲调频(模式011)

“Chirp”也称为“脉冲调频”( Pulsed FM) 。该模式下,输出信号的频率在指定的范围和精度上发生线性或非线性的变化,扫描方向可以编程控制。该模式需要用户通过“HOLD”状态(29 管脚高电平) 控制停止频率点,并控制频扫停止后的状态。

Chirp模式是在指定的频率范围和频率精度上,频率可以是线性或非线性变化输出,而

且扫频方向可控。在此模式中,大多数Chirp系统采用FM扫描方式,即FM Chirp模式,分线性和非线性脉冲调频两种方式。先设置频率控制字F 1,然后设置频率变化的步进量OF和每一步所持续的时间△T,最后使能更新实现脉冲调频。如果OF为正(最高位为0),频率从F1向正方向扫描;4F为负(最高位为1),则频率从F1向负方向扫描。与Ramped FSK模式相比,该模式需要用户自己通过‘`HOLD" (P29高电平)控制停止频率点,同时控制停止后的状态。一些复杂的跳频功能在这个模式下可以实现。

图44 脉冲FM模块

当AD9854工作在Chirp模式下时,基本编程步骤如下:

(1)将初始频率控制字WFc写入48位FTWI (Frequency Tuning Word 1)中。

(2)将频率步进量写入48位DFW (Delta Frequency Word)中。

(3)将时间步进量写入20位RRC (Ramp Rate Clock)中。

(4)更新脉冲,将数据送入DDS核进行合成,输出信号。

在两个互补DWT中定义FM Chirp跳动的方向是有必要的。若果48位是DWT负的(MSB是高),则频率增量将会从FTW1向负方向改变。若果48位DWT字是正的(MSB 是低),则频率增量将会向正方向改变。

值得注意的是FTW1仅仅是FM Chirp的开始点。这里没有约束返回FTW1的要求,一旦FM Chirp产生,它将会在奈奎斯特带宽(直流到系统时钟1/2速率)自由跳动(在编程控制范围下)。

在FM Chirp模式中有两个控制位可以利用,将会使能够返回开始频率FTW1,或返回到0HZ。首先,当CLR ACC1位(寄存器地址1F HEX)设置为高,48位频率累加(ACC1)的输出被清除,在一个持续一个系统时钟周期的retriggerable短脉冲后。输入到累加器的48位DWT字不影响CLR ACC1位。若果CLR ACC1位保持为高,单一短脉冲将会被释放到频率累加器(ACC1),在每一个I/O更新时钟的上升沿,其作用是干扰当前的调频,设置频率回到FTW1,以先前编程写好的速率和变化的方向继续该调频。在该调频模式中,清除频率累加器的输出如图19所示。如图中所示的I/O更新时钟,可以是使用者提供的或内部产生的。在该数据库中到处可以见到讨论I/O更新的描述。

另外,CLR ACC2控制位(寄存器地址1F HEX)是用于清除频率累加器和相位累加器的。当该位设置为高,相位累加器的输出将会从DDS中输出0HZ。只要该位设置为高,频率和相位累加器将会被清除。从0HZ从新输出。要从新回到先前的DDS操作,CLR ACC2必需设置为逻辑低,该位在脉冲产生FM中是非常之有用的。

图20表示作用于CLR ACC2位上的DDS输出频率。注意到寄存器被编程,当CLR ACC2位是高允许新的FTW1频率和斜升速率被生成。

另一种功能,只用于调频模式中,它就是HOLD引脚,引脚29。该功能是停止进入斜升速率计数器的时钟信号。因此阻止任何更高时钟脉冲进入频率累加器,ACC1。其作用是保持调频跳动在目前的频率上面,在HOLD被拉高之前。当HOLD引脚回到底电平,始终重新使用和调频继续进行。在HOLD条件期间,使用者可以改变寄存器的编程,然而,斜升速率计数器必需重新操作在原来的速率直到计数器计数为0,也包含在以各新的斜升速率技术产生。图21表示来HOLD功能在DDS输出频率的作用。

32位自动I/O更新计数器可以用于复杂结构的调频或斜升FSK序列。由于该内部计数器是以AD9854系统时钟合成的。它允许精确的时间编程改变被要求。在该情况下,仅仅要求使用者编写想要的仅存器早于更新时钟被产生。

在调频模式中,中心频率不是直接具体指定的,若用户不能控制调频,DDS将会在DC (直流频率)到奈奎斯特范围中自己选择。除非被用户终止,否则调频将会持续到系统能有能力(也就是系统没有电提供)。

当调频的中心频率达到后,有几个问题自然的会产生:

⊙在中心频率停止使用HOLD引脚,或者写全0入频率累加器DWT寄存器中。

⊙使用HOLD引脚功能停止调频的跳动,用数字相乘器和Shaped Keying引脚,引脚30,或经过可编程寄存器控制(地址21-24 HEX)。

⊙使用CLR ACC2位控制突发中断传输。

⊙使用反方向,返回先前的频率或另一个频率点,中频以线性或用户直接方法继续调频。如果其与下行频率有关,一个负极性的48位DWT位(MSB设置为高’1’)必须寄存入寄存器地址10-15 HEX。DWT字的频率减少步进要求MSB设置为逻辑高电平。

⊙连续调频由立刻返回到起点频率(F1) 锯齿时期和重覆先前的调频过程。这是CLR ACC1 控制位被使用的地方。自动, 重覆调频可能被设定使用32 位更新时钟发出CLR ACC1 指令在精确时间间隔时间。调整间隔时间或改变DWT频率字将改变调频的范围。这是新任在用户平衡调频期间和频率决议达到适当的频率范围。

二进制相移键控(模式100)

BPSK模式:与FSK 模式的控制方式相同,只是F1 为载波频率,29 管脚选择相位控制字P1 (低电平)和P2 (高电平) 中的相位作为信号的相位输出。此外,还要通过频率寄存器对输出信号的频率进行控制。实现过程为:先将载波频率送频率控制寄存器1,然后将相位控制字送至相位控制寄存器1和2,再将BPSK的调制数据加载到BPSK端口,最后使能更新。

当AD9854工作在BPSK模式下时,基本编程步骤如下:

(1)将初始频率控制字WFC写入48位FTWI (Frequency Tuning Word 1)中。

(2)将两个14位相位控制字分别送入相位调节寄存器P1和P2中。

(3)将时间步进量写入20位RRC (Ramp Rate Clock)中。

(4)更新脉冲,将数据送入DDS核进行合成,输出信号。

AD9854的使用

内部和外部更新时钟

这种更新时钟功能占用一个I/O引脚(20脚)和一个32位可编程减计数器。为使I/O 寄存器的编程对DDS操作有效必须在20脚送外部时钟信号(由低电平到高电平变化)或使能内部的32位更新时钟。

当用户选择外部更新时钟,它的内部系统时钟会防止局部的寄存器的编程变化影响数据的建立和有效时间。这种模式可以让用户实现对编程信息使能的控制。系统默认更新时钟是内部更新,为了切换为外部更新用户必须将更新时钟位设置为逻辑高电平。内部更新模式时钟自动产生,更新脉冲的时间由用户来设置。

内部更新时钟的建立通过用户对32位更新时钟寄存器和时钟更新位的逻辑电平来设置。更新时钟减计数器的操作是在系统时钟的一半速率下进行的(最大为150MHZ),并且它是从32位二进制值开始减计数的。当计数值为0时,会在IO更新脚自动产生一个输出,更新功能实现。在20脚的内部和外部的更新时钟,允许用户通过设置更新时钟速率来同步

编程信息。更新脉冲的输出时间为

(N + 1) × (System Clock Period × 2)

其中,N是用户编程设置的32位有效值。N的范围是从1到(232 ? 1)的值。内部更新时钟输出的脉冲会在20脚固定的持续8个时钟周期的高电平时间。

对更新时钟寄存器的值设置为小于5个时钟周期会让IO更新脚持续输出高电平,时钟更新功能仍然有效,但是用户不能利用该信号来指示数据的传输。这是IO更新时钟输出时的最低高电平持续时间。

通断整形键控

这一特征允许用户对I和Q通道输出的信号进行时间——幅度设置。这一功能在数据的突变传输中用来减小对频谱的限制,改善数据的传输。用户必须在控制寄存器中将OSKEN 位置逻辑高电平来使能数字乘法器。否则如果OSK EN位为低电平,I和Q 通道的输出为满幅的信号,数字乘法器的控制将被旁路掉。除了设置OSK EN 位以外,第二功能位,OSK INT必须设置为高电平。逻辑高电平将选中内部的线性斜率增减控制功能。OSK INT设置为低电平控制开关将由原来的数字乘法器切换到12位可编程幅度寄存器,输出的幅度在任何模式下都可以动态的变化。最大输出幅度是由R SET电阻和OSK INT使能不可编程时决定的。

图49 通断整形键控

输出从零幅到满幅的传输时间由用户通过编程设置。传输时间由两个固定成员和一个变量成员决定。变量是一个8位斜率计数器。这是一个减计数器,它的最大时钟是系统的最大时钟(300MHZ),在计数值为零时,输出一个脉冲。在脉冲的有效期间,将会发送一个12位计数值,它连接到一个12位数字乘法器。当数字乘法器的输入值是0时,输入信号与0相乘,产生一个零幅信号。当数字乘法器的输入值是1时,输入信号与4095/4096相乘,产生一个接近满幅的信号。还有4094个分段的乘数,输出的幅度由二进制数值决定。

如果减计数值小于3,则斜率计数器无效,因此数字乘法器输出一个固定幅度的信号。这个停止条件可被用户利用,来产生OOK信号。

最后,当OSK INT位设置为高电平时,改变30脚的逻辑电平,实现整形键控,通过变成可自动完成线性功能。30脚的逻辑高电平会有一个到满幅的线性输出并且一直保持直到逻辑电平变为低,输出会斜降至零幅。

I和Q通道输出

正弦和余弦输出分别由I和Q 通道输出。它们的最大输出值由56脚的电阻决定,最大输出电流为20毫安。但是一般都设置为10毫安输出,这样可以有较好的无杂散动态比。设置输出电阻为

R SET=39.93/ I OUT

模数输出的最大电压范围是-0.5V到+1.0V。电压超出这个范围会使波形失真,甚至损坏器件。

模数输出控制

12位的Q通道输出可重新配置为控制和辅助的模数输出。模数控制输出可给外部电路提供直流控制电平,也可输出交流信号以及控制比较器输出方波的占空比。当控制寄存器(并行地址为:1FH)中的SRC Q DAC位设置为逻辑高电平时,Q通道的模数输入由内部的12位数据切换到外部输入,输入的是用户设定的两个12位比较数据。数据以最大100MHZ的速率通过并行或串行接口送入寄存器。此模数转换的时钟是系统时钟,每秒最多比较300M 次,并且它和I通道具有相同的电流输出能力。

反SINC功能

由正弦查询表输出的数据将直接输入到逆sinc函数( Inverse SINC Function) 滤波器。AD9854 具有两个逆sinc 函数滤波器,能够对信号进行sin ( x ) / x校正,补偿DAC 输出频谱中固有的sin ( x ) / x 滚降(roll2off) 效应,这种校正能够保证宽带信号如QPSK(四相制移相键控信号) ,在从DAC 输出时,幅度不会随着频率变化而产生突变。由逆sinc 函数滤波器输出的信号将会乘上1 个衰减因子,然后再送入到D/ A 的转换器。通过配置I、Q支路AM 调整寄存器,用户可以设置这个衰减因子的大小,该寄存器为12Bit ,衰减因子的数值范围是0~4095/ 4 096 。例如,当AM 调整寄存器设置为200 时,衰减因子则为:200/ 4 096 。此外,当开/ 关成形键控管脚(见图2) 被设置为1 时,AM 调整寄存器还可设定信号幅度由0 到峰值的转换时间。在数据突变传输情况下,该功能会有效缓解频谱冲击和数据突变给信号生成带来的不利影响。数字信号经过生成、查表、滤波、衰减,最终送入到D/ A 转换器。

基准时钟乘法器

基准时钟乘法器是一个允许用户编程的,内置基于锁相环(PLL)的可编程参考时钟倍乘器,倍乘范围为4倍到20倍。使用该功能允许用户仅仅输入15MHZ的参考时钟产生300MHZ的内部系统时钟。如表2所示,在控制寄存器中1E HEX的5位数据控制倍频器的值。

AD9854的参考时钟功能能允许从外部时钟源输入的直接时钟。AD9854的系统时钟可以是参考时钟倍频器的输出(如果被允许的前提下),也可以是参考时钟输入,REFCLK可以是single-ended或differented输入,由引脚64 DIFF CLK ENABLE的设置确定,分别是低或高电平控制。

图51 反辛格滤波器效果图

倍频范围位

倍频范围位决定通过倍频之后的时钟范围。当倍频位设定为高电平操作时钟从200MHZ到300MHZ(内部系统时钟速率)。当倍频位设定为低电平操作时钟为200M以下。倍频范围

位改变锁相环的参数来改善频率范围内的最佳相位噪声。

61脚,倍频滤波

K的电阻和该引脚提供连接到PLL环路滤波器的外部0补偿网络。0补偿网络由1.3

0.01uF的电容串联组成。网络的另一端应该尽可能近地连接到引脚60,A VDD。为了达到最佳的噪声效果,始终倍频器应该被分路,通过在控制寄存器IE地址中设置旁路倍频位。差分时钟使能

这是一个可编程PLL-based参考时钟倍频器,其允许用户从4倍到20倍间选择整数倍的时钟。使用该功能允许用户仅仅输入15MHZ的参考时钟产生300MHZ的内部系统时钟。如表Ⅲ所示,在控制寄存器中1E HEX的5位数据控制倍频器的值。

AD9854的参考时钟功能能允许从外部时钟源输入的直接时钟。AD9854的系统时钟可以是参考时钟倍频器的输出(如果被允许的前提下),也可以是参考时钟输入,REFCLK可以是single-ended或differented输入,由引脚64 DIFF CLK ENABLE的设置确定。分别是低或高电平控制。

对于信号单端输入方式,REFCLKB管脚接电源或地;对于差分输入方式,输入端信号可以是方波或正弦波,直流电平大约为1.6V,峰峰值大于0.4V。

高速比较器——最优化的最高速速度大于300MHZ的反复速率,低抖动,灵敏的输入,built-in 滞后,输出最小为1皮法的电平,连接到50欧姆的负载或CMOS逻辑电平,连接到高阻抗负载。比较起能从节电模式到受保护电压之间分离。比较器使用于“时钟发生器”的应用,把DDS产生的滤波后的正弦波形变成方波。

AD9854的编程

AD9854的各寄存器列出在下表,包含各各功能的片内编程信息。很多应用要求很小的编程规模去装配AD9854,就可以使用了,实现功能了。但有一些要求用户使用所有的12个寄存器入口地址。AD9854支持8位并行I/O操作或一位SPI-compatible串行I/O操作。所有入口寄存器能读和写,在每个I/O操作模式下。S/P选择,引脚70,用于I/O模式选择。若系统使用并行I/O模式,必须连接S/P选择引脚到VDD。若系统操作在串行模式,必须连接S/P选择引脚到GND。

不使用模式,I/O口数据写入缓冲寄存器,不影响该部分操作直到缓冲寄存器传输数据到寄存器数据库。信息传输同时产生在系统时钟,两种产生方式:

(1)内部控制在某一由用户编程产生的速率

(2)由用户外部控制,I/O操作能在没有REFCLK情况下进行,但数据从缓冲期传输到存储器,没有REFCLK是不行的。能从该文献更新时钟章节中了解到更多的详细信息。

复位管理——逻辑高电平有效,必须保证电平不小于10个系统时钟周期的持续时间。复位主要引起通信总线的初始化并载入默认值到内部或外部的时钟更新段。

表3 寄存器分布表

并行输入输出操作

在S/P选择引脚被拉为高电平时,并行输入输出模式被激活。这种输入输出口与标准工业DSPs 和microcontrollers相兼容。6个地址位,8个双向数据位,和分离的写/读控制输入来补足这输入输出口引脚。

并行输入输出操作模式允许到1/10.5纳秒对每个寄存器进行单字节操作。对寄存的回读操作主要用来优化对AD9854的设计(读寄存器不能保证100 MHz的操作速度,这一点他们为只是软件调试准备的)。

并行输入输出操作时序图如图52 和图53 所示。

图52 并行操作读时序图

图53 并行操作写时序图

NXP LPC111x芯片中文手册—11 带SSP的SPI01

h u t. e d u.c n 1.如何阅读本章 所有LPC111x系列中的SPI模块均相同。第二个SPI模块,SPI1,只存在于 LQFP48和PLCC44封装上,在HVQFN33封装上则没有。 注释:两个SPI模块都包含全部的SSP特征集,所有相关寄存器都使用 SSP前缀命名。 2.特性 ?兼容Motorola SPI、4线TI SSI和美国国家半导体公司的Microwire总线。 ?同步串行通信。 ?支持主机和从机操作。 ?收发均有8帧FIFO。 ?每帧有4-16位数据。 3.基本描述 SPI/SSP是一个同步串行端口(SSP)控制器,可控制SPI、4线SSI和Microwire总线。它 可以与总线上的多个主机和从机相互作用。在数据传输过程中,总线上只能有一个主机与 一个从机进行通信。原则上数据传输是全双工的,4~16位帧的数据由主机发送到从机或 由从机发送到主机。但实际上,大多数情况下只有一个方向上的数据流包含有意义的数 据。 LPC111x系列处理器有两个SPI/同步串行端口控制器。 u p .w

u p .w h u t.e d u .c n 4.引脚描述 表16 1622.SPI引脚描述 SCK0/1I/O SCK CLK SK串行时钟。SCK/CLK/SK是用来同步数据传输的时 钟信号。它由主机驱动,从机接收。当使用SPI接口 时,时钟可编程为高电平有效或低电平有效,否则 总是高电平有效。SCK仅在数据传输过程中切换。 在其它时间里,SPI/SSP接口保持无效状态或不驱 动它(使其处于高阻态)。 SSEL0/1I/O SSEL FS CS帧同步/从机选择。当SPI/SSP接口是总线主机 时,它在串行数据启动前驱动该信号为有效状态。 在数据发送出去之后又将该信号恢复为无效状态。 该信号的有效状态根据所选的总线和模式可以是高 或低。当SPI/SSP接口作为总线从机时,该信号根 据使用的协议来判断主机数据的存在。 当只有一个总线主机和一个总线从机时,来至主机 的帧同步信号或从机选择信号直接与从机相应的输 入相连。当总线上接有多个从机时,需要管理好这 些从机的帧选择/从机选择输入,以免一次传输有多 个从机响应。 MISO0/1I/O MISO DR(M) DX(S) MOSI0/1I/O MOSI DX(M) DR(S)SI(M) SO(S) SO(M) SI(S) 主机输入从机输出。MISO信号线从从机传送串行数 据传送到主机。当SPI/SSP作为从机,串行数据从 该信号输出。当SPI/SSP作为主机,从该信号得到 串行数据时钟。当SPI/SSP作为从机但未被 FS/SSEL选定,它不会驱动该信号(保持高阻态)。 主机输出从机输入。MOSI信号线从主机传送串行 数据到从机。当SPI/SSP作为主机,串行数据从 该信号输出。当SPI/SSP作为从机,从该信号得 到串行数据时钟。 注释:SCK0功能在三个不同的引脚上复用(在HVQFN封装上有两个引脚)。通过设置IOCON_LOC寄存器(见7–4.2小节)选择一个引脚作为SCK0功能,另外在IOCON寄存器中设置功能。SCK1引脚没有复用。

Si4438模块数据手册Datasheet

APC330/Si4438小功率无线数传模块DVER1.0 APC330模块是高度集成低功耗半双工小功率无线数据传输模块,其嵌入高速低功耗单片机和高性能射频芯片SI4438,创新的采用高效的循环交织纠检错编码,抗干扰和灵敏度都大大提高,APC330模块提供了多个频道的选择,可在线修改串口速率,收发频率,发射功率,射频速率等各种参数。 APC330模块工作电压为3.5-5.5V,在接收状态下仅消耗16mA。APC330模块能够透明传输任何大小的数据,而用户无须编写复杂的设置与传输程序, 应用: ●无线电能表 ●无线传感器 ●集装箱信息管理 ●自动化数据采集 ●工业遥控,遥测 ●POS系统,资产管理 ●楼宇小区自动化与安防 ● 机器人控制同时小体积宽电较远传输距离,使之能够应用与非常广泛的领域。 特点: ●1500米传输距离(1Kbps) ●频率425-450MHz,或470-510MHz ●-120dBm@1Kbps高灵敏度 ●最大发射功率100mW(可设置) ●多频道可设,双256Bytes数据缓冲区●高效的循环交织纠错编码 ●内置watchdog

APC330模块是新一代的多通道嵌入式无线数传模块,可设置多个频道,步进为1KHz,发射功率最大100mW,体积32.1mm x18.3mm x7.0mm,很方便客户嵌入系统之内,APC330模块具有较低的功耗,非常适合于电池供电系统。 APC330模块创新的采用了高效的循环交织纠检错编码,其编码增益高达近3dBm,纠错能力和编码效率均达到业内的领先水平,远远高与一般的前向纠错编码,抗突发干扰和灵敏度都较大的改善。同时编码也包含可靠检错能力,能够自动滤除错误及虚假信息,真正实现了透明的连接。所以APC330模块特别适合于在工业领域等强干扰的恶劣环境中使用。 APC330模块内设双256Bytes大容量缓冲区,在缓冲区为空的状态下,用户可以1次传输256Bytes的数据,当设置空中波特率大于串口波特率时,可1次传输无限长度的数据,同时APC330模块提供标准的UART/TTL接口,1200/2400/4800/9600/19200/38400/57600bps七种速率,和三种接口校验方式。APC330模块外部接口采用透明数据传输传输方式,能适应标准或非标准的用户协议,所收的数据就是所发的数据。 设置模块采用串口设置模块参数,具有丰富便捷的软件编程设置选项,包括频点,空中速率,以及串口速率,校验方式,等都可设置,设置方式有二种方式,一是通过配套提供的设置软件RF-Magic利用PC串口即可,二是动态在线设置,用串口发命令动态修改,具体方法参见APC330模块的参数设置章节。 引脚定义: APC330模块共有9个接脚,具体定义如下表: APC330引脚定义 引脚定义方向说明 1GND-地0V 2VCC- 2.1V-3.6V,可定制3.5-5.5V 3EN输入(有极弱上拉)使能脚,高电平有效,上拉电阻为1M 4RXD输入(有弱上拉)UART输入口,TTL电平,上拉电阻约47K 5TXD输出UART输出口,TTL电平,可定制OC输出

SI3993DV-T1-GE3;中文规格书,Datasheet资料

Vishay Siliconix Si3993DV Dual P-Channel 30-V (D-S) MOSFET FEATURES ?Halogen-free According to IEC 61249-2-21 Definition ?TrenchFET ? Power MOSFET ?Symetrical Dual P-Channel ?Compliant to RoHS Directive 2002/95/EC APPLICATIONS ?Battery Switch for Portable Devices ?Computers - Bus Switch - Load Switch PRODUCT SUMMARY V DS (V)R DS(on) (Ω)I D (A)- 30 0.133 at V GS = - 10 V - 2.20.245 at V GS = - 4.5 V - 1.6 Notes: a. Surface Mounted on 1" x 1" FR4 board. ABSOLUTE MAXIMUM RATINGS T A = 25 °C, unless otherwise noted Parameter Symbol 5 s Steady State Unit Drain-Source Voltage V DS - 30V Gate-Source Voltage V GS ± 20 Continuous Drain Current (T J = 150 °C)a T A = 25 °C I D - 2.2- 1.8A T A = 70 °C - 1.7 - 1.4 Pulsed Drain Current I DM - 8 Continuous Source Current (Diode Conduction)a I S - 1.05- 0.75Maximum Power Dissipation a T A = 25 °C P D 1.150.83W T A = 70 °C 0.73 0.53 Operating Junction and Storage T emperature Range T J , T stg - 55 to 150°C THERMAL RESISTANCE RATINGS Parameter Symbol Typical Maximum U nit Maximum Junction-to-Ambient a t ≤ 5 s R thJA 93110°C/W Steady State 130150Maximum Junction-to-Foot (Drain)Steady State R thJF 75 90

NXPLPC111x芯片中文手册―11带SSP的SPI01

u p . w h d 1. 如何阅读本章 所有 LPC111x 系列中的 SPI 模块均相同。第二个 SPI 模块, SPI1,只存在于 LQFP48和 PLCC44封装上,在 HVQFN33封装上则没有。 注释:两个 SPI 模块都包含全部的 SSP 特征集,所有相关寄存器都使用 SSP 前缀命名。 2. 特性 ? 兼容 Motorola SPI 、 4线 TI SSI 和美国国家半导体公司的 Microwire 总线。 ? 同步串行通信。? 支持主机和从机操作。? 收发均有 8帧 FIFO 。? 每帧有 4-16位数据。 3. 基本描述 SPI/SSP是一个同步串行端口 (SSP控制器,可控制 SPI 、 4线 SSI 和 Microwire 总线。它可以与总线上的多个主机和从机相互作用。在数据传输过程中,总线上只能有一个主机与一个从机进行通信。原则上数据传输是全双工的, 4~16位帧的数据

由主机发送到从机或由从机发送到主机。但实际上,大多数情况下只有一个方向上的数据流包含有意义的数据。 LPC111x 系列处理器有两个 SPI/同步串行端口控制器。 u d u UM10398 Semiconductors LPC1100开发,尽在 第 11章 :LPC111x 带有 SSP 的 SPI0/1 4. 引脚描述 表 16 1622. SPI 引脚描述 SCK0/1I/OSCK CLK SK 串行时钟。 SCK/CLK/SK是用来同步数据传输的时 钟信号。它由主机驱动,从机接收。当使用 SPI 接口时,时钟可编程为高电平有效或低电平有效,否则总是高电平有效。 SCK 仅在数据传输过程中切换。在其它时间里, SPI/SSP接口保持无效状态或不驱动它(使其处于高阻态。 SSEL0/1I/OSSEL FS CS 帧同步 /从机选择。当 SPI/SSP接口是总线主机时,它在串行数据启动前驱动该信号为有效状态。在数据发送出去之后又将该信号恢复 为无效状态。该信号的有效状态根据所选的总线和模式可以是高或低。当 SPI/SSP接口作为总线从机时,该信号根据使用的协议来判断主机数据的存在。 当只有一个总线主机和一个总线从机时,来至主机的帧同步信号或从机选择信号直接与从机相应的输入相连。当总线上接有多个从机时,需要管理好这些从机的帧选择 /从机选择输入,以免一次传输有多个从机响应。 MISO0/1I/OMISO DR(M DX(S MOSI0/1I/OMOSI DX(M DR(S SI(M

Si Expression 2快速操作指南中文

? by HARMAN 快速入门指南v1.0

重要提示 在使用你的第一台调音台前请仔细阅读本手册。 该设备符合电磁兼容指令2004/108 / EC 和LVD 2006/95 / EC 本产品是批准的安全标准 IEC 60065:2005 + A1:2005 EN60065:2006 + A1:2006 + A11:2008 UL60065第七版 / CSA-E60065-03 + A1:2006 和EMC标准 EN551031:2009(E2) EN55103-2:2009(E2) 警告:任何修改或更改这个设备,除非明确哈曼,批准 无效的授权设备。操作的一个未经授权的设备是禁止通讯法案的302节1934年修订,47章的第2部分的第1部分的代码的联邦法规。 注意:该设备经过测试,发现符合B类数码设备的限制,根据联邦通讯委员会第15部分的规定。这些限制是为了提供合理的住宅安装防止有害干扰。这个设备生成、使用和可以放射射频能量,如果没有安装和使用按照指示,可能会对无线电通讯造成有害干扰。然而,没有保证干扰不会发生在一个特定的安装。如果本设备造成有害干扰电台或电视接收,可由关闭设备,鼓励用户试图纠正的干涉的一个或多个以下措施: *调整或搬迁接收天线。 *增加设备和接收机之间的分离。 *设备连接到一个不同的电路插座上的接收器连接。 *咨询经销商或一位经验丰富的广播/电视技术人员寻求帮助。 详情联系 哈曼国际工业有限公司Cranborne房子,Cranborne路,陶工酒吧,赫特福德郡EN6 3约,英国电话+ 44(0)1707 665000传真+ 44(0)1707 660742,电子邮件:soundcraft@https://www.360docs.net/doc/832206192.html, 2012年?哈曼国际工业集团有限公司 保留所有权利。部分的设计,本产品可能受全球专利保护。部分5029091号发布v1.0 Soundcraft是哈曼国际工业集团有限公司的交易部门信息在本手册是主题 改变,恕不另行通知,并不代表承诺的供应商。Soundcraft不得承担任何损失或损害因使用本手册中包含的信息或任何错误。 不得复制本手册的一部分,储存在检索系统,或传播,以任何形式或任何 意味着,电子、电器、机械、光学、化学、包括复印和记录,为任何目的没有Soundcraft的书面许可。 哈曼国际工业有限公司 Cranborne房子,Cranborne路,陶工酒吧,赫特福德郡,英国EN6 3约 电话:+ 44 665000 1707(0) 传真:+ 44 660742 1707(0) https://www.360docs.net/doc/832206192.html,

S3C2410X中文手册

S3C2410X 32位RISC微处理器 用户手册 Revision 1 修订版1 第一章产品概述

第一章产品概述 (3) 简介 (3) 特性 (4) 方框图 (8) 引脚分配 (9)

第一章产品概述 简介 这个手册描述了SAMSUNG公司的S3C2410X16/32位RISC微处理器。这个产品计划用于低成本、低功耗和高性能手持设备和一般应用的单片微处理器解决方案。为了降低系统成本,S3C2410X包含了如下部件:独立的16KB指令和16KB数据缓存,用于虚拟内存管理的MMU 单元,LCD控制器(STN & TFT),非线性(NAND)Flash引导单元,系统管理器(包括片选逻辑和SDRAM控制器),3通道的异步串行口(UART),4个通道的DMA,4个通道的带脉宽调制器(PWM)的定时器,输入输出端口,实时时钟单元(RTC),带有触摸屏接口的8通道10位AD 转换器,IIC总线接口,IIS总线接口,USB的主机(Host)单元,USB的设备(Device)接口,SD卡和MMC(Multi-Media Card)卡接口,2通道SPI接口和锁相环(PLL)时钟发生器。 S3C2410X微处理器是使用ARM920T核、采用0.18um 工艺CMOS标准宏单元和存储编译器开发的。 它的低功耗精简和出色的全静态设计特别适用于对成本和功耗敏感的应用。 应用中,它采用了一种新的总线结构,即高级微控制器总线结构(AMBA)。 S3C2410X的杰出特性是它的CPU核,采用了由ARM公司设计的16/32位ARM920T RISC 处理器。ARM920T实现了MMU、AMBA总线和独立的16KB指令和16KB数据哈佛结构的缓存,每个缓存均为8个字长度的流水线。 S3C2410X通过提供全面的、通用的片上外设,使系统的全部成本降到最低,并且不需要配置额外的部件。这个文档将包含以下完整的在片功能的介绍。 1.8V ARM920T内核,1.8V/ 2.5V/ 3.3V存储系统,带有3.3V16KB指令和16KB数据缓存及MMU 单元的外部O接口的微处理器 外部存储器控制(SDRAM控制和芯片选择逻辑) LCD控制器(支持4K颜色的STN或256K色TFT的LCD),带有1个通道的LCD专用DMA控制器 4通道DMA,具有外部请求引脚 3通道UART(支持IrDA1.0,16字节发送FIFO及16字节接收FIFO)/2通道SPI接口 1个通道多主IIC总线控制器/1通道IIS总线控制器 1.0版本SD主机接口及 2.11版本兼容的MMC卡协议 2个主机接口的USB口/1个设备USB口(1.1版本) 4通道PWM定时器/1通道内部计时器 看门狗定时器 117位通用目的I/O口/24通道外部中断源 电源控制:正常、慢速、空闲及电源关闭模式 带触摸屏接口的8通道10位ADC 带日历功能的实时时钟控制器 具有PLL的片上时钟发生器

MAX823SEXK中文资料

MAX823SExK Rev. A RELIABILITY REPORT FOR MAX823SExK PLASTIC ENCAPSULATED DEVICES August 2, 2003 MAXIM INTEGRATED PRODUCTS 120 SAN GABRIEL DR. SUNNYVALE, CA 94086 Written by Reviewed by Jim Pedicord Bryan J. Preeshl Quality Assurance Quality Assurance Reliability Lab Manager Executive Director

Conclusion The MAX823S successfully meets the quality and reliability standards required of all Maxim products. In addition, Maxim’s continuous reliability monitoring program ensures that all outgoing product will continue to meet Maxim’s quality and reliability standards. Table of Contents I. ........Device Description V. ........Quality Assurance Information II. ........Manufacturing Information VI. .......Reliability Evaluation III. .......Packaging Information IV. .......Die Information ......Attachments I. Device Description A. General The MAX823S microprocessor (μP) supervisory circuit combines reset output, watchdog, and manual reset input functions in 5-pin SOT23 and SC70 packages. It significantly improve system reliability and accuracy compared to separate ICs or discrete components. The MAX823S is specifically designed to ignore fast transients on V CC. The MAX823S has a eset threshold voltage of 2.93V. The device has an active-low reset output, which is guaranteed to be in the correct state for V CC down to 1V. The MAX823 offers a watchdog input and manual reset input. . B. Absolute Maximum Ratings Item Rating VCC -0.3V to +6.0V All Other Pins -0.3V to (VCC + 0.3V) Input Current, All Pins Except RESET and RESET 20mA Output Current, RESET, RESET 20mA Operating Temperature Range MAX823SEXK. -40°C to +85°C MAX823SEUK -40°C to +125°C Storage Temperature Range -65°C to +150°C Lead Temperature (soldering, 10s) +300°C Continuous Power Dissipation (TA = +70°C) 5-Pin SOT23 571mW 5-Pin SC70 247mW Derates above +70°C 5-Pin SOT23 7.1mW/°C 5-Pin SC70 3.1mW/°C

si2302中文资料_数据手册_参数

VDS= 20V RDS(ON), Vgs@ 4.5V, Ids@ ? RDS(ON), Vgs@ 2.5V, Ids@ 2.5A Features Advanced trench process technology High Density Cell Design For Ultra Low On-Resistance ? 59m Notes Pulse width limited by maximum junction temperature. Surface Mounted on FR4 Board, t v 5 sec. Surface Mounted on FR4 Board.1)2)3)45m 3A 20V N-Channel Enhancement Mode MOSFET SI230250300080Millimeter REF .Min.Max. A 2. 3.B 2. 2.C 1.20 1.40D 0.300.50

Pulse test: pulse width <= 300us, duty cycle<= 2% 1) SI2302

Typical ElectricalL and Thermal Characteristics Vout Figure 1:Switching Test Circuit T J -Junction Temperature(℃) Figure 3 Power Dissipation Vds Drain-Source Voltage (V) Figure 5 Output Characteristics V IN V t Figure 2:Switching Waveforms T J -Junction Temperature(℃) Figure 4 Drain Current I D - Drain Current (A) Figure 6 Drain-Source On-Resistance P D P o w e r (W ) I D - D r a i n C u r r e n t (A ) R d s o n O n -R e s i s t a n c e (m Ω) I D - D r a i n C u r r e n t (A ) SI2302

x25045看门狗中文手册

选时间的看门狗定器间降 VCC看压检测和复位控制种 5标准开看始电位控使检 用编性器看程顺序即对选低进使检测和复位控始电使检行至程顺 位控使检选进省VCC=1V 在使性可 打门狗定流始间使小于关50uA 打门狗定闭读间使小于10uA 打操作不间使小于2mA 同型看号件看降其供以使使检选是次 1.8-3.6V,2.7V-5.5V,4.5V-5.5V 4K控EEPROM1000000擦看写周期具 有数据块看保护功能全选是护功1/41/2部当看EEPROM然也置选是状关同护功态内 建防看误措周施指 编令允许引周作不 周护功脚钟 间达选短 3.3M 看程顺间的 16节页看模周式由 周间自降其建当动完成典 为号看降其周期具描5ms 2能全述本 将降其四合标能全一关体上管使位控制种门狗定器间降压检理及是串有数保护功能全看它至EEPROM助数简关化应系编统设看计减少印板种占看面编积提高靠选该可 芯片公建看它至EEPROM次有数Xicor司锁看保被护功CMOS它至EEPROM助组织结典8控看构个助自体线自合总个典看SPI方总并由行至作不供写周期具省印数1000000擦且好周够看据块全存护年100法

然降其超使且过路V TRIP间X5045建当看位控使会四 约高以体线脉描200MS看位控冲让微处正及降全存常工 位控 压检测和 中不路顺监X5045端和V CC下看使检跌压且好打 VCC使检落到产V TRIP是跌间约生这体线位控冲让直线 位控冲让体效数如效产VCC压产1V是跌果后V CC打 压到产V TRIP升管 延打V CC过路V TRIP升信间脉200ms位控消件失得用继处正及降选是续 门狗定器间降 门狗定器间降使会端和WDI看出码判否此处正及降次寄中不常工打计器看器间间的是建 处正及降须要打WDI脚钟管生这体线自靠产进看使未看加应寄延X5045四生这体线位控消件 打X5045建当看体线制种决年降监数2控选程顺控长器起器间期具看改 处正及降选是超路令 允判两加直从线控而些两加门狗定器间间的看改 SPI它至程顺EEPROM

Si7020-A20 数据手册

Rev. 1.2 8/16Copyright ? 2016 by Silicon Laboratories Si7020-A20 UMIDITY AND EMPERATURE ENSOR Features Applications Description The Si7020 I 2C Humidity and Temperature Sensor is a monolithic CMOS IC integrating humidity and temperature sensor elements, an analog-to-digital converter, signal processing, calibration data, and an I 2C Interface. The patented use of industry-standard, low-K polymeric dielectrics for sensing humidity enables the construction of low-power, monolithic CMOS Sensor ICs with low drift and hysteresis, and excellent long term stability. The humidity and temperature sensors are factory-calibrated and the calibration data is stored in the on-chip non-volatile memory. This ensures that the sensors are fully interchangeable, with no recalibration or software changes required.The Si7020 is available in a 3x3mm DFN package and is reflow solderable. It can be used as a hardware- and software-compatible drop-in upgrade for existing RH/temperature sensors in 3x3mm DFN-6 packages, featuring precision sensing over a wider range and lower power consumption. The optional factory-installed cover offers a low profile, convenient means of protecting the sensor during assembly (e.g., reflow soldering) and throughout the life of the product, excluding liquids (hydrophobic/oleophobic) and particulates. The Si7020 offers an accurate, low-power, factory-calibrated digital solution ideal for measuring humidity, dew-point, and temperature, in applications ranging from HVAC/R and asset tracking to industrial and consumer platforms. ?Precision Relative Humidity Sensor ● ± 4% RH (max), 0–80% RH ?High Accuracy Temperature Sensor ● ±0.4°C (max), –10 to 85°C ?0 to 100% RH operating range ?Up to –40 to +125°C operating range ?Wide operating voltage (1.9 to 3.6V) ? Low Power Consumption ● 150μA active current ● 60nA standby current ?Factory-calibrated ?I 2C Interface ?Integrated on-chip heater ?3x3mm DFN Package ?Excellent long term stability ? Optional factory-installed cover ● Low-profile ● Protection during reflow ● Excludes liquids and particulates ?HVAC/R ?Thermostats/humidistats ?Respiratory therapy ?White goods ? Indoor weather stations ? Micro-environments/data centers ?Automotive climate control and defogging ?Asset and goods tracking ?Mobile phones and tablets Patent Protected. Patents pending Ordering Information: See page 29.

CC1101中文数据手册

低成本、低功耗1GHz以下无线收发器(增强型CC1100)应用 l基于315/433/868/915 MHz ISM/SRD的极低功耗的无线应用。 l无线报警和安全系统 l工业监视和控制 产品描述 CC1101是低成本的1GHz以下的无线收发器,为极低功耗的无线应用而设计。电路主要设计为ISM(工业、科学和医疗)和SRD(短距离设备),频段在315、433、868和915,但是可以很容易的编程,使之工作在其他频率,在300-348MHz,387-464 MHz 和779-928 MHz 频段。 CC1101是CC1100 RF收发器改良以及代码一致的版本。CC1101的主要改进如下: l改良的伪应答 l更好的关闭相位噪声,因而改善相邻信道功耗(ACP)的性能 l更高的输入饱和级别 l改善输出功率斜面 l扩大工作频段: CC1100: 400-464 MHz and 800-928MHz CC1101: 387-464 MHz and 779-928MHz

10 4线串口配置和数据接口 CC1101通过4线SPI兼容接口(SI,SO,SCLK和CSn)进行配置,CC1101作为从设备。这个接口同事用作读写缓冲器数据。SPI接口上所有的数据传送都是先传送MSB。 SPI接口上的所有传送都是以一个头字节(header byte)开始,包含一个读写位(R/W),一个突发(burst access)访问位(B)和6位地址位(A5~A0)。 在SPI总线上传输数据时,CSn脚必须保持低电平。如果在发送头字节或者读写寄存器时CSn拉高,传送将被取消。SPI接口上地址和数据的发送时序图见图12,并参考表19。 当CSn被拉低,MCU在发送头字节之前,必须等到CC1101的SO脚变为低电平。这说明晶振开始工作。除非芯片在SLEEP或者XOFF状态,SO脚在CSn引脚被拉低后马上变为低电平。 图12:配置寄存器读写操作 表19:SPI接口时序要求

Si8230隔离驱动IC

Mail: hz021@https://www.360docs.net/doc/832206192.html, Tel: 135******** Rev. 1.4 5/13Copyright ? 2013 by Silicon Laboratories Si823x Si823x 0.5 AND 4.0A MP ISO DRIVERS (2.5 AND 5K V RMS ) Features Applications Safety Approval Description The Si823x isolated driver family combines two independent, isolated drivers into a single package. The Si8230/1/3/4 are high-side/low-side drivers, and the Si8232/5/6/7/8 are dual drivers. Versions with peak output currents of 0.5A (Si8230/1/2/7) and 4.0A (Si8233/4/5/6/8) are available. All drivers operate with a maximum supply voltage of 24V.The Si823x drivers utilize Silicon Labs' proprietary silicon isolation technology, which provides up to 5kV RMS withstand voltage per UL1577and fast 60ns propagation times. Driver outputs can be grounded to the same or separate grounds or connected to a positive or negative voltage.The TTL level compatible inputs with >400mV hysteresis are available in individual control input (Si8230/2/3/5/6/7/8) or PWM input (Si8231/4)configurations. High integration, low propagation delay, small installed size, flexibility, and cost-effectiveness make the Si823x family ideal for a wide range of isolated MOSFET/IGBT gate drive applications. ? Two completely isolated drivers in one package ● Up to 5kV RMS input-to-output isolation ● Up to 1500V DC peak driver-to-driver differential voltage ?HS/LS and dual driver versions ?Up to 8MHz switching frequency ?0.5A peak output (Si8230/1/2/7)? 4.0A peak output (Si8233/4/5/6/8)? High electromagnetic immunity ?60ns propagation delay (max)?Independent HS and LS inputs or PWM input versions ?Transient immunity >45kV/μs ?Overlap protection and programmable dead time ?Wide operating range ● –40 to +125°C ?RoHS-compliant packages ● SOIC-16 wide body ● SOIC-16 narrow body ● LGA-14 ? Power delivery systems ?Motor control systems ?Isolated dc-dc power supplies ? Lighting control systems ?Plasma displays ?Solar and industrial inverters ?UL 1577 recognized ● Up to 5000 Vrms for 1 minute ? CSA component notice 5A approval ● IEC 60950-1, 61010-1, 60601-1 (reinforced insulation) ? VDE certification conformity ● IEC 60747-5-2 (VDE 0884 Part 2)● EN 60950-1 (reinforced insulation) Ordering Information: See page 39.

相关文档
最新文档