电源滤波器的电磁兼容性设计

电源滤波器的电磁兼容性设计
电源滤波器的电磁兼容性设计

EMC滤波电路的原理与设计---整理【WENDA】

第一章开关电源电路—EMI滤波电路原理 滤波原理:阻抗失配;作为电感器就是低通(更低的频率甚至直流能通过)高阻(超过一定频率后就隔断住难于通过)(或者是损耗成热消散掉),因此电感器滤波靠的是阻抗 Z=(R^2+(2ΠfL)^2)^1/2。也就是分成两个部分,一个是R涡流损耗,频率越高越大,直接把杂波转换成热消耗掉,这种滤波最干净彻底;一个是2ΠfL 这部分是通过电感量产生的阻挡作用,把其阻挡住。实际都是两者的结合。但是要看你要滤除的杂波的频率,选择合适的阻抗曲线。因为电感器是有截止频率的,超过这个频率就变成容性,也就失去电感器的基本特性了,而这个截止频率和磁性材料的特性和分布电容关系最大,因此要滤波更高的频率的干扰,就需要更低的磁导率,更低的分布电容。因此一般我们滤除几百K以下的共模干扰,一般使用非晶做共模电感器,或者10KHZ以上的高导铁氧体来做,这样主要使用阻抗的WL这一方面的特性,主要发挥阻挡作用。电感器滤波器是通过串联在电路里实现。撒旦谁打死多少次顺风车安顺场。 因此:共模滤波电感器不是电感量越大越好主要看你要滤除的共模干扰的频率范围。先说一下共模电感器滤波原理共模电感器对共模干扰信号的衰减或者说滤除有两个原理,一是靠感抗的阻挡作用,但是到高频电感量没有了,然后靠的是磁心的损耗吸收作用;他们的综合效果是滤波的真实效果。当然在低频段靠的是电感量产生的感抗.同样的电感器磁心材料绕制成的电感器,随着电感量的增加,Z阻抗与频率曲线变化的趋势是随着你绕制的电感 器的电感量的增加,Z 阻抗峰值电时的频率就会下降,也就是说电感量越高所能滤除的共模干扰的频率越低,换句话说对低频共模干扰的滤除效果越好,对高频共模信号的滤除效果越差甚至不起作用。这就是为什么有的滤波器使用两级滤波共模电感器的原因一级是用低磁导率(磁导率7K以下铁氧体材料甚至可以使用1000的NiZn材料) 材料作成共模滤波电感器,滤出几十MHz或更高频段的共模干扰信号,另一级采用高导磁材料(如磁导率10000\15000 的铁氧体材料或着非晶体材料)来滤除1MHz以下或者几百kHz的共模干扰信号。因此首先要确认你要滤除共模干扰的频率范围然后再选择合适的滤波电感器材料. 电容的阻抗是Z=-1/2ΠfL那么也就是频率越高阻抗绝对值越小,那么就是高通低阻,就是频率越高越能通过,所以电容滤波是旁路,也就是采用并联方式,把高频的干扰通过电容旁路给疏导回去。

电磁兼容原理和抑制技术(一)

???!????????? 2/2!????????? 当代以半导体工业为基础和支柱的微电子技术,它的迅速发展和应用已渗透到社会生活的各个领域,特别是通信领域近期发展之快和变化之大往往超出人们的预料。最为明显的几个特征是从全球移动卫星系统到无线局域网的出现,无线技术正向通信的各个方面渗透,Internet和www网络继续保持指数的增长势头,并产生对高速公众数据网的强烈需求。但是广泛应用上述微电子技术的设备,它的安全性、可靠性和电磁兼容性实在令人担忧,因为上述超大规模集成电路和公众数据网络的不断发展,导致了对人为或自然的过电压或过电流的冲击更加敏感到几乎成指数增长的趋势,可以说是目前人类享受高科技给人类带来的各种效益,是同人类百年来为之奋斗的电磁兼容事业密不可分。因此,联合国确定电磁污染是继环境中的空气、水质、噪声等污染之后的第四大环境污染。 本章所指的电磁兼容(Electromagnetic Compatibility——EMC)对于设备或系统的性能指标来说,应为“电磁兼容性”。但作为一门学科来说,应为“电磁兼容”。 它的确切定义按国家军用标准GJB——85《电磁干扰和电磁兼容性名词术语》为:“设备(分系统、系统)在共同的电磁环境中能一起执行各自功能的共存状态。即:该设备不会由于受到处于同一电磁环境中其它设备的电磁发射导致或遭受不允许的降级;它也不会使同一电磁环境中其它设备(分系统、系统),因受其电磁发射而导致或遭受不允许的降级。” 所以电磁兼容是研究在有限的空间、时间和频谱资源等条件下,各种用电设备(广义的还包括生物体)可以共存,并不致引起降级的一门科学。电磁兼容性是指设备或系统在其电磁环境下能正常工作且不对该环境中任何事物构成不能承受的电磁骚扰的能力。它有以下三方面的含意。 1)电磁环境应是给定的或预期的。 2)设备、分系统或系统不应产生超过标准或规范所规定的电磁骚扰发射(EMI)限值的要求电磁骚扰发射就是从骚扰源向外发出电磁骚扰能量的现象,它是引起电磁骚扰的原因。 3)设备、分系统或系统应满足标准或规范所规定的电磁敏感性(EMS)限值或抗扰度(immu-nity);其中电磁敏感性为在存在电磁骚扰的情况下,设备、分系统或系统暴露在电磁辐射下所呈现不希望有的响应程度;抗扰度为设备、分系统或系统抗电磁骚扰的能力。 2/2/2?????? 由电磁骚扰源发射的电磁能量,经过耦合途径传输到敏感设备,这个过程称为电磁干扰效应。因此形成电磁干扰后果必须具备三个基本要素: 1)电磁骚扰源:任何形式的自然或电能装置所发射的电磁能量,能使共享同一环境的人或其它生物受到伤害,或使其它设备、分系统或系统发生电磁危害,导致性能降级或失效,即称为电磁骚扰源。 2)耦合途径:即传输骚扰的通路或媒介。 3)敏感设备(Victim):是指当受到电磁骚扰源所发出的电磁能量的作用时,会受到伤害的人或其它生物,以及会发生电磁危害,导致性能降级或失效的器件、设备、分系统或系统。许多器件、设备、分系统或系统既是电磁骚扰源又是敏感设备。 为了实现电磁兼容,必须从上面三个基本要素出发, 电磁兼容原理和抑制技术(一) 区健昌

芯片级电磁兼容性的设计

芯片级电磁兼容性的设计 日期:2005年10月29日人气:0 查看:[大字体中字体小字体] 芯片级电磁兼容性的设计 殷和国,杨银堂,付俊兴,李雯 (西安电子科技大学微电子研究所陕西西安710071) 摘要:介绍了电磁兼容性的基本概念、原理及其在集成电路设计中的重要性,对电磁兼容性设计的基本方法作了介绍,其中着重论述了芯片级电磁兼容性的设计方法。最后给出了芯片级电磁兼容性研究中存在的问题及未来的研究重点。 关键词:集成电路;电磁兼容;设计方法;芯片 随着现代科学技术的发展,电子、电气设备及系统获得了越来越广泛的应用。然而运行中的电子、电气设备大多伴随着电磁能量的转换,对通信系统、控制系统和计算机系统为主干的电子系统(尤其在集成电路方面)产生了巨大的副面影响。这主要是因为集成电路极易受射频影响并可能会以有害的方式影响检波信号,通常会导致原设计的功能失效,并且可能会危及安全。另外,在集成电路设计中要求具有低的电磁能量辐射及高的敏感度。因此,提高集成电路的电磁兼容性已成为当今的研究重点之一。 本文介绍了一些电磁兼容性设计的基本方法,重点分析了芯片级电磁兼容性的设计方法及其应用,并讨论了芯片级电磁兼容性研究中存在的问题及未来的研究重点。 1 分析和解决电磁兼容性的一般方法 随着科学技术的发展,系统越来越复杂,使用的频谱越来越宽,根据电磁兼容性学科中多年的研究可知,分析和解决设备、子系统或系统间的电磁兼容性问题一般有3种方法,他们分别为问题解决法(ProblemSolving Approach)[1]、规范法(SpecificationApproach)[1]和系统法(Systems Approach)[1]。 1.1 问题解决法 问题解决法主要指在建立系统前并不专门考虑电磁兼容性问题,待系统建成后再设法解决

电磁兼容原理与设计试题

电磁兼容原理与设计试题 (总分100分,时间120分钟) 1. 区别电磁骚扰和电磁干扰两个术语的不同。(10分) 答:电磁噪声(骚扰):(强调原因和过程)任何可能引起设备或系统性能下降的包磁现象——强调任何可能的电磁危害现象原因。 电磁干扰:(强调的是结果)。 2. EMI 、EMS 和EMC 分别指什么,有何区别?(5分) 答:Electromagnetic Interference ,EMI ,电磁干扰。 Electromagnetic Susceptibility,EMS ,电磁敏感性。 Electromagnetic Compatibility ,EMC ,电磁兼容。 电气和电子设备在正常运行的同时,也往外发射有用或无用的电磁能量,这些能量会影响其它设备的正常工作,这就是电磁干扰。 对电磁干扰进行分析、设计和验证测试的学科领域就是电磁兼容。 电磁敏感性是指设备、器件或系统因电磁干扰可能导致工作性能下降的特性。 3.电磁干扰三要素是什么?(5分) 答:电磁干扰三要素是干扰源、耦合通道、敏感设备。 4.功率信号发生器XG26,最小输出功率10-8mW ,请换算成dB (mW )。(5分) 5. 已知V=1mV ,求:dBmV V 、V dB V 。(5分) 答:(1mV )dBmV=20lg (1mV/1V*10-3 )=20(lg1+3)=20*0+60=60 dBmV (1mV )dBuV=20lg(1mV/1V*10-6)= 20(lg1+6)= 20*0+120=120 dBuV 6. 术语解释:静电放电(5分) 答:静电放电是指不同静电电位的物体靠近或直接接触是发出的电荷转移 7. 什么是传导耦合?(5分) 答:传道耦合是指电磁干扰能量从干扰源沿金属导体传播至被干扰对象(敏感设备) 8.电磁屏蔽的作用原理是什么? (10分) 答:电磁屏蔽是指同时抑制或削弱电场和磁场。 电磁屏蔽一般也是指高频交变电磁屏蔽(10kHz ~ 40GHz)。 在频率较低(近场区,近场随着骚扰源的性质不同,电场和磁场的大小有很大差别。 高电压小电流骚扰源以电场为主(电准稳态场-忽略了感应电压),磁场骚扰较小(有时可忽略)。

电磁兼容性原理与设计

第一章电磁兼容性原理与设计 1.电磁兼容性的基本概念 电磁兼容性是一个新概念,它是抗干扰概念的扩展和延伸。从最初的设法防止射频频段内的电磁噪声、电磁干扰,发展到防止和对抗各种电磁干扰。进一步在认识上产生了质的飞跃,把主动采取措施抑制电磁干扰贯穿于设备或系统的设计、生产和使用的整个过程中。这样才能保证电子、电气设备和系统实现电磁兼容性。 1. 1电磁兼容性的概念 A、电磁噪声与电磁干扰 电磁噪声是指不带任何信息,即与任何信号都无关的一种电磁现象。 在射频频段内的电磁噪声,称为无线电噪声。 由机电或其他人为装置产生的电磁现象,称为人为噪声。 来源于自然现象的电磁噪声,称为自然噪声。 电磁干扰则是指任何能中断、阻碍,降低或限制通信电子设备有效性能的电磁能量。 由大气无线电噪声引起的,称为天线干扰。 由银河系的电磁辐射引起的,称为宇宙干扰。 由输电线、电网以及各种电子和电气设备工作时引起的,称为工业干扰。 B、电磁兼容 电磁兼容性是指电子、电气设备或系统在预期的电磁环境中,按设计要求正常工作的能力。它是电子、电气设备或系统的一种重要的技术性能。其包括两方面的含义: ①设备或系统应具有抵抗给定电磁干扰的能力,并且有一定的安全余量。 ②设备或系统不产生超过规定限度的电磁干扰。 从电磁兼容性的观点出发,电子设备或系统可分为兼容、不兼容和临界状态三种状态:IM=Pi-Ps(dB) 式中:IM -------电磁干扰余量 Pi-------干扰电平 Ps-------敏感度门限电平 当Pi>Ps即干扰电平高于敏感度门限电平时,IM>0, 表示有潜在干扰,设备或系统处于不兼容状态 当Pi

电磁兼容基本知识问题及答案(原)

电磁兼容课程作业(问答58题) 1.为什么要对产品做电磁兼容设计? 答:满足产品功能要求、减少调试时间,使产品满足电磁兼容标准的要求,使产品不会对系统中的其它设备产生电磁干扰。 2.对产品做电磁兼容设计可以从哪几个方面进行? 答:电路设计(包括器件选择)、软件设计、线路板设计、屏蔽结构、信号线/电源线滤波、电路的接地方式设计。 3.在电磁兼容领域,为什么总是用分贝(dB)的单位描述?10V是多少dBV? 答:因为要描述的幅度和频率范围都很宽,在图形上用对数坐标更容易表示,而dB就是用对数表示时的单位,10V是20dBV。 4.为什么频谱分析仪不能观测静电放电等瞬态干扰? 答:因为频谱分析仪是一种窄带扫频接收机,它在某一时刻仅接收某个频率范围内的能量。静电放电等瞬态干扰是一种脉冲干扰,其频谱范围很宽,但时间很短,这样频谱分析仪在瞬态干扰发生时观察到的仅是其总能量的一小部分,不能反映实际干扰情况。 5.在现场进行电磁干扰问题诊断时,往往需要使用近场探头和频谱分析仪,怎样用同轴电缆制作一个简易的近场探头? 答:将同轴电缆的外层(屏蔽层)剥开,使芯线暴露出来,将芯线绕成一个直径1~2厘米小环(1~3匝),焊接在外层上。 6.一台设备,原来的电磁辐射发射强度是300V/m,加上屏蔽箱后,辐射发射降为3V/m,这个机箱的屏蔽效能是多少dB? 答:这个机箱的屏蔽效能应为40dB。 7.设计屏蔽机箱时,根据哪些因素选择屏蔽材料?

答:从电磁屏蔽的角度考虑,主要要考虑所屏蔽的电场波的种类。对于电场波、平面波或频率较高的磁场波,一般金属都可以满足要求,对于低频磁场波,要使用导磁率较高的材料。 8.机箱的屏蔽效能除了受屏蔽材料的影响以外,还受什么因素的影响? 答:受两个因素的影响,一是机箱上的导电不连续点,例如孔洞、缝隙等;另一个是穿过屏蔽箱的导线,如信号电缆、电源线等。 9.屏蔽磁场辐射源时要注意什么问题? 答:由于磁场波的波阻抗很低,因此反射损耗很小,而主要靠吸收损耗达到屏蔽的目的。因此要选择导磁率较高的屏蔽材料。另外,在做结构设计时,要使屏蔽层尽量远离辐射源(以增加反射损耗),尽量避免孔洞、缝隙等靠近辐射源。 10.在设计屏蔽结构时,有一个原则是:尽量使机箱内的电缆远离缝隙和孔洞,为什么?答:由于电缆近旁总是存在磁场,而磁场很容易从孔洞泄漏(与磁场的频率无关)。 因此,当电缆距离缝隙和孔洞很近时,就会发生磁场泄漏,降低总体屏蔽效能。 11.测量人体的生物磁信息是一种新的医疗诊断方法,这种生物磁的测量必须在磁场屏蔽室中进行,这个屏蔽室必须能屏蔽从静磁场到1GHz的交变电磁场,请提出这个屏蔽室的设计方案。 1答:首先考虑屏蔽材料的选择问题,由于要屏蔽频率很低的磁场,因此要使用高导磁率的材料,比如坡莫合金。由于坡莫合金经过加工后,导磁率会降低,必须进行热处理。因此,屏蔽室要作成拼装式的,由板材拼装而成。事先将各块板材按照设计加工好,然后进行热处理,运输到现场,十分小心的进行安装。每块板材的结合处要重叠起来,以便形成连续的磁通路。这样构成的屏蔽室能够对低频磁场有较好的屏蔽效能,但缝隙会产生高频泄漏。为了弥补这个不足,在坡莫合金屏蔽室的外层用铝板焊接成第二层屏蔽,对高频电磁场起到屏蔽作用。

PCB的电磁兼容性设计

PCB的电磁兼容性设计 印制电路板(PCB)是电子产品中电路元件和器件的支撑件.它提供电路元件和器件之间的电气连接。随着电于技术的飞速发展,PGB的密度越来越高。PCB设计的好坏对抗干扰能力影响很大.因此,在进行PCB设计时.必须遵守PCB设计的一般原则,并应符合抗干扰设计的要求。要使电子电路获得最佳性能,元器件的布且及导线的布设是很重要的。为了设计质量好、造价低的PCB.应遵循以下一般原则: 布局 首先,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后.再确定特殊元件的位置。最后,根据电路的功能单元,对电路的全部元器件进行布局。尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。重量超过15g的元器件、应当用支架加以固定,然后焊接。那些又大又重、发热量多的元器件,不宜装在印制板上,而应装在整机的机箱底板上,且应考虑散热问题。热敏元件应远离发热元件。 对于电位器、可调电感线圈、可变电容器、微动开关等可调元件的布局应考虑整机的结构要求。若是机内调节,应放在印制板上方便于调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。应留出印制板定位孔及固定支架所占用的位置。根据电路的功能单元.对电路的全部元器件进行布局时,要符合以下原则: 按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。 以每个功能电路的核心元件为中心,围绕它来进行布局。元器件应均匀、整齐、紧凑地排列在PCB上.尽量减少和缩短各元器件之间的引线和连接。在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件平行排列。这样,不但美观.而且装焊容易.易于批量生产。位于电路板边缘的元器件,离电路板边缘一般不小于2mm。电路板的最佳形状为矩形。长宽比为3:2成4:3。电路板面尺寸大于200x150mm时.应考虑电路板所受的机械强度。 布线 布线的原则如下: 输入输出端用的导线应尽量避免相邻平行。最好加线间地线,以免发生反馈藕合。印制摄导线的最小宽度主要由导线与绝缘基扳间的粘附强度和流过它们的电流值决定。当铜箔厚度为 0.05mm、宽度为1 ~ 15mm 时.通过2A的电流,温度不会高于3℃,因此.导线宽度为 1.5mm可满足要求。对于集成电路,尤其是数字电路,通常选0.02~0.3mm导线宽度。当然,只要允许,还是尽可能用宽线.尤其是电源线和地线。导线的最小间距主要由最坏情况下的线间绝缘电阻和击穿电压决定。对于集成电路,尤其是数字电路,只要工艺允许,可使间距小至5~8mm。印制导线拐弯处一般取圆弧形,而直角或夹角在高频电路中会影响电气性能。此外,尽量避免使用大面积铜箔,否则.长时间受热时,易发生胀和脱落现?。必须用大面积铜箔时,最好用栅格状.这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。印刷线路板的布线要注意以下问题:专用零伏线,电源线的走线宽度≥1mm;电源线和地线尽可能靠近,整块印刷板上的电源与地要呈“井”字形分布,以便使分布线电流达到均衡;要为模拟电路专门提供一根零伏线;为减少线间串扰,必要时可增加印刷线条间距离,在意;

共模、差模电源线滤波器设计

切断电磁干扰传输途径——共模、差模电源线滤波器设计 电源线干扰可以使用电源线滤波器滤除,开关电源EMI滤波器基本电路如图6所示。一个合理有效的开关电源EMI滤波器应该对电源线上差模干扰和共模干扰都有较强的抑制作用。在图6中CX1和CX2叫做差模电容,L1叫做共模电感,CY1和CY2叫做共模电容。差模滤波元件和共模滤波元件分别对差模和共模干扰有较强的衰减作用。 共模电感L1是在同一个磁环上由绕向相反、匝数相同的两个绕组构成。通常使用环形磁芯,漏磁小,效率高,但是绕线困难。当市网工频电流在两个绕组中流过时为一进一出,产生的磁场恰好抵消,使得共模电感对市网工频电流不起任何阻碍作用,可以无损耗地传输。如果市网中含有共模噪声电流通过共模电感,这种共模噪声电流是同方向的,流经两个绕组时,产生的磁场同相叠加,使得共模电感对干扰电流呈现出较大的感抗,由此起到了抑制共模干扰的作用。L1的电感量与EMI滤波器的额定电流I有关,具体关系参见表1所列。 [4] 实际使用中共模电感两个电感绕组由于绕制工艺的问题会存在电感差值,不过这种差值正好被利用作差模电感。所以,一般电路中不必再设置独立的差模电感了。共模电感的差值电感与电容CX1及CX2构成了一个∏型滤波器。这种滤波器对差模干扰有较好的衰减。 除了共模电感以外,图6中的电容CY1及CY2也是用来滤除共模干扰的。共模滤波的衰减在低频时主要由电感器起作用,而在高频时大部分由电容CY1及CY2起作用。电容CY的选择要根据实际情况来定,由于电容CY接于电源线和地线之间,承受的电压比较高,所以,需要有高耐压、低漏电流特性。计算电容CY漏电流的公式是 ID=2πfCYVcY 式中:ID为漏电流; f为电网频率。 一般装设在可移动设备上的滤波器,其交流漏电流应<1mA;若为装设在固定位置且接地的设备上的电源滤波器,其交流漏电流应<3.5mA,医疗器材规定的漏电流更小。由于考虑到漏电流的安全规范,电容CY的大小受到了限制,一般为2.2~33nF。电容类型一般为瓷片电容,使用中应注意在高频工作时电容器CY与引线电感的谐振效应。 差模干扰抑制器通常使用低通滤波元件构成,最简单的就是一只滤波电容接在两根电源线之间而形成的输入滤波电路(如图6中电容CX1),只要电容选择适当,就能对高频干扰起到抑制作用。该电容对高频干扰阻抗甚底,故两根电源线之间的高频干扰可以通过它,它对工频信号的阻抗很高,故对工频信号的传输毫无影响。该电容的选择主要考虑耐压值,只要满足功率线路的耐压等

抗干扰滤波器在电磁兼容设计中的作用要点

抗干扰滤波器在电磁兼容设计中的作用 干扰滤波在电磁兼容设计中的作用大多数电子产品设计师对干扰滤波器的认识一般局限在:“电子产品要通过电源线传导发射试验和电源线抗扰度试验,必须在电源线上使用干扰滤波器”。而对于干扰滤波器的其它作用了解很少,这就导致了产品设计完毕后,往往不能通过其它试验项目,例如辐射发射、辐射抗扰度、信号线上的传导敏感度等试验。实际上,电磁干扰滤波器对于顺利大部分电磁兼容试验以及保证产品的功能都是十分重要一类器件。当出现下面这些干扰问题时,往往是由于滤波措施不完善。 1.设备的机箱或机柜屏蔽十分完善,但是仍然产生超标的辐射发射; 2.独立的设备没有任何电磁干扰的问题(辐射发射和抗扰度完全合格),但是当连接上必要的外接电缆时,出现干扰问题; 3.在信号电缆线上注入电快速脉冲时,出现故障; 4.不能通过辐射抗扰度试验 5.不能通过电缆束上的传导敏感度试验 6.不能通过静电放电试验; 7.电缆中的导线之间或电缆之间相互干扰,导致设备不能实现预定功能。下面就如何用滤波器解决上述问题的方案作简单介绍。 1)虽然机箱或机柜屏蔽很好,但是辐射发射超标,或者不能通过辐射抗扰度试验 这是由于机箱或机柜上的外拖电缆起着天线的作用。天线的一个特性是互易性,也就是说:一个天线如果具有很高的辐射效率,那么它的接收效率也很高。因此,设备的外拖电缆既能产生很强的辐射,也能有效的将空间电磁波接收下来,传进设备,对电路形成干扰。由于某种原因,在外拖电缆上形成了干扰电流,这些电流从机箱内传导出来,并以电缆作为辐射天线辐射电磁波。解决这种问题的方法就是在电缆的端口处安装一只滤波器,将干扰电流滤除掉。 2)独立的设备没有任何电磁干扰的问题(辐射发射和抗扰度完全合格),但是当连接上必要的外接电缆时,出现干扰问题; 这个问题与第一类问题的本质相同,就是外拖电缆相当于天线。当没有电缆时,相当于没有辐射天线和接收天线,因此容易通过辐射发射和抗扰度试验,但是当拖上电缆后,这些电缆作为辐射天线和接收天线,导致设备的辐射增强、对外界空间干扰的敏感度提高。解决方法就是在电缆的端口处安装滤波器,将这些导体从空间接收到的电磁能量在它们到达电子线路之前滤除掉,另一方面,阻止电子线路中的干扰能量进入这些导体后借助导体辐射。 3)在信号电缆线上注入电快速脉冲时,出现故障; 我们知道电快速脉冲的频率是很高的,这些干扰通过电容耦合钳耦合进电缆,在电缆上形成干扰电流,这些电流一方面直接流进电路,对电路形成干扰,另一方面产生辐射,对电路形成干扰。解决方法就是采用屏蔽电缆和加装滤波器。 4)不能通过电缆束上的传导敏感度试验 电快速瞬变脉冲群抗扰度试验,目的是验证由闪电、接地故障或切换电感性负载而引起的瞬时扰动的抗干扰能力。这种试验是一种耦合到电源线路、控制线路、信号线路上的由许多快速瞬变脉冲组成的脉冲群试验,自然也可以通过在电缆端口处滤波的方式来解决。 5)不能通过静电放电试验; 静电放电对设备电路的影响很大程度上是由于静电放电电流周围的高频电磁场,这些电磁场由于频率很高,因此很容易被导线所接收,对电路形成干扰净,某设备在做静电放电试验时,发现当在活动面板上进行放电时,电路出现故障。经检查,发现面板后面是一束电缆,面板上的静电放电电流产生的电磁场在电缆束上感应出了噪声电流,形成干扰。在电缆的端口处安装滤波器后,问题解决。 随着开关电源的普遍应用,在电源线入口处安装滤波器已经是项必要的措施。因为开关电源工作在大功率脉冲状态,它会产生很强的电磁辐射,这些辐射感应到线路上形成传导发射。如果不使用滤波器,就没有可能通过满足电磁兼容试验。

电磁兼容(EMC)设计原理和整改流程

电磁兼容设计和整改流程 随着中国参与国际经济贸易活动的深入,产品认证成了生产厂家产品推向市场的瓶颈,其中尤其电子产品的电磁兼容认证成为整个产品认证的拦路虎,往往在认证的最后阶段才发现要解决电磁兼容问题不得不对原设计的电路和结构重新修改,临时的修改还往往使产品的性能和可靠性降低。电磁兼容的测试只是评估产品电磁兼容设计的水平,测试本身并不能改变产品的电磁兼容,电磁兼容是设计出来的、生产出来的,只有生产厂家的产品电磁兼容设计水平提高了,产品电磁兼容的质量才能提高,产品设计的可靠性才能有保障。本文详细剖析产品设计和电磁兼容整改的过程,并详细说明每个设计和整改过程中怎样运用电磁兼容的测试手段发现问题、选择最佳的解决方案。 电磁兼容控制所运用的方法和程序在产品研制不同阶段是不同的,方案、设计、开发/样机、生产、测试/认证和运行,各阶段均为实施电磁兼容工程提供了一定的机会。实施电磁兼容是一项极其复杂的任务,如右图所示在研制开发电视、音响等电子产品时,应在尽可能早的阶段上注意保证它们的电磁兼容性。随着电视、音响等电子产品研制开发工作的完成,可以利用的抑制干扰和抗干扰措施的数目减少,而其成本反而增加。方案阶段是提供最佳费效比的机会,而生产阶段提供的可能性通常最少,据国外资料介绍,在产品的研制开发阶段及时采取措施可以避免(80~90)%的与干扰影响有联系的、潜在可能的困难。相反,在较晚的阶段上采用解决方法,结果表明将更加复杂,需要追加工作量和增加原材料的消耗,增加研制周期,有时甚至根本不可能解决。有效的电磁兼容控制常常是比较困难的,因为电磁干扰方位与耦合途径的大量可能组合涉及到许多变量,敏感电路的抗扰度与电路参数的设计有关,电路参数必须保证的灵敏度往往使提高抗扰度受到一定限制。由于电磁兼容情况的固有复杂性,若要及时地、有效地和高费效比的解决电磁兼容问题,有条理的方法和程序就是相当的重要了。 针对电磁兼容设计的这种特点,我们提出了从产品的设计阶段就要开始分步的进行电磁兼容的设计和整改,把最终的设计目标大事化小,如下图所示,在产品开发的各个阶段适时进行电磁兼容性能的评估和改进,不断地把电磁兼容的整改措施溶入到产品的电路和结构设计中,这样整个产品的开发周期不会有太大的非预期时间延迟,产品的设计不会有太多的非预期成本增加,生产工艺不会有临时的增加,产品的可靠性和性能也不会受到损害。 产品开发一般分为设计概念阶段,设计阶段,样机制作阶段,设计评审阶段和委托检验阶段,分阶段地控制把各阶段的电磁兼容设计和整改溶入到整机的设计方案之中,电磁兼容设计和整改各阶段的工作任务和可以采取的电磁兼容措施如下: 1) 电磁兼容认证要求咨询 首先要明确产品电磁兼容设计的目标,针对产品销售的目标市场,了解目标市场对该产品电磁兼容要求的执行标准,相应需要测试的内容,做出一个电磁兼容性能指标一览表,每个指标都对产品各部分电路和结构提出了相应的要求,由此也就清楚了解了产品应该具备的电磁兼容性能和设计要求。 2) 产品设计布局评估 在考虑各部分电路的总体布局时,尤其注意电源线出口的位置,如果客户没有特殊的位置要求,就主要考虑电路输出的顺序和尽量使电源滤波电路和机内高频发射部分电路或器件之间的空间距离最大,经过电源滤波电路之后留在机内的电源线最短。其次在电源公共地和其它功能模块电路之间布置一条较宽的公共地线。电路板排版时应该使各种功能集成块与其输入输出负载的路径最短,特别是传输脉冲数据信号的导线。脉冲信号的高频成分很丰富,这些高频成分可以借助导线辐射,使线路板的辐射超标。非常遗憾的是我们大部分的生产企业由于开发周期越来越短的压力,都把这个阶段的时间压缩的很短,无法做比较全面细致的检查和评审工作,导致到了产品认证的最后阶段才发现元件布局和排版的缺陷,不得不投入大量的人力和物力来整改,造成欲速而不达的局面。如果要避免这种被动的局面发生,开发方可以在产品设计定型之前委托专业的电磁兼容技术服务机构做一个设计评估,一般来说专业的电磁兼容技术服务机构能够根据开发方提供的设计方案,分析原理框图、电路图、现有的外观结构要求,提出符合电磁兼容原理的内部电路结构布局、电路板布局、外壳接地等要求。通过了解各单元电路的工作流程,关键元器件的电磁兼容特性,分析预测各单元电路的电

汽车电子接口CAN的电磁兼容设计方案

汽车电子接口CAN的电磁兼容设计方案 Controller Area Network简称为CAN,多用于汽车以及工业控制,用于数据的传输控制。在应用的过程中通讯电缆容易耦合外部的干扰对信号传输造成一定的影响,单板内部的干扰也可能通过电缆形成对外辐射。 本方案从EMC原理上,通过接口的原理图、PCB、结构及电缆方面进行相关的抑制干扰和抗敏感度设计,从设计层次解决EMC问题。 一、原理图设计方案 二、PCB设计方案 1. CAN接口分地设计

方案特点: (1)为了抑制内部单板高频噪声通过接口向外传导辐射,也为了增强单板对外部干扰的抗扰能力。在CAN接口处增加防护和滤波隔离器件,并以隔离器件位置大小为界,划分出接口地; (2)隔离带中可以选择性的增加电容作为两者地之间的连接,电容取值建议为1000pF;信号线串联共模电感滤波,且共模电感要求置于隔离带内;为了防止外部强干扰通过端口耦合进内部PCB,引起内部器件性能下降,在靠近端口处信号线上增加防护器件TVS管,具体布局如图示。 方案分析: (1)当接口与单板存在相容性较差或不相容的电路时,需要在接口与单板之间进行“分地”处理,即根据不同的端口电压、电平信号和传输速率来分别设置地线。“分地”,可以防止不相容电路的回流信号的叠加,防止公共地线阻抗耦合; (2) CAN接口信号传输速率较高,内部PCB板高频噪声很容易由公共地线通过接口向外传导辐射,因此将公共地分割且通过电容相接,可以阻断共模干扰的传播路径。 2 CAN接口电路布局

方案特点: (1)防护器件及滤波器件要靠近接口位置处摆放且要求摆放紧凑整齐,信号线上的防护器件TVS管与滤波电容要下接至接口地;按照信号流向摆放器件,走线时要尽量避免走线曲折的情况; (2)共模电感及跨接电容要置于隔离带中。 方案分析: (1)接口及接口滤波防护电路周边不能走线且不能放置高速或敏感的器件; (2)隔离带下面投影层要做掏空处理,禁止走线。 三、结构和线缆设计方案 EDP软件介绍 电磁兼容设计平台(EDP),依据最专业的EMC专家方案知识库,快速输出符合产品设计要求的指导性的EMC解决方案。 主要功能模块:

电磁兼容原理与设计

电磁兼容原理与设计 招生对象 --------------------------------- 【主办单位】中国电子标准协会 【咨询热线】0 7 5 5 – 2 6 5 0 6 7 5 7 1 3 7 9 8 4 7 2 9 3 6 李生【报名邮箱】martin#https://www.360docs.net/doc/9d2399333.html, (请将#换成@) 课程内容 --------------------------------- 课程大纲: 第一章电子系统电磁兼容设计目的与方法 1.1电子系统电磁干扰与电磁兼容EMI/EMC 1.2电子系统EMC标准与规范 1.3电子系统电磁兼容的重要性,实例分析 1.4电子系统有源器件的选型和电磁干扰发射的抑制 1.5共模(CM)干扰和差模(DM)干扰 第二章电子系统接地设计 2.1电子系统接地分类 2.2电子系统参考接地 2.3接地方式-实例分析 第三章电子系统屏蔽设计 3.1辐射耦合与传导耦合 3.2屏蔽效能的概念 3.3屏蔽分类 3.4静电屏蔽与电磁屏蔽 3.5磁场屏蔽 3.6实际屏蔽体的问题-实例分析 第四章电子系统滤波设计 4.1低通滤波器 4.2高通滤波器

4.3 瞬态干扰抑制器 第五章电磁兼容测试技术 5.1 测试标准 5.2 测试场地及测试环境、测试设备 5.3 电磁兼容测试举例分析 第六章主板设计及排查技术 6.1印制电路板概述 6.2 PCB布线及布局基本原则 6.3 高速电子线路的信号完整性设计 6.4 排查实例分析 讲师介绍 --------------------------------- 张老师,博士学位。通信与微波工程研究室主任。国家自然科学基金、北京市自然科学基金、浙江省自然科学基金等项目同行评议专家,教育部学位与研究生教育发展中心评议专家,中国电子学会DSP应用专家委员会委员,中国工业和信息化部科技人才库专家,北京市科学技术奖励评审专家,北京电子电器协会电磁兼容分会委员,中华医学预防会自由基委员会委员,中国电子学会高级会员,通信学会电磁兼容分会委员,IET高级会员,北京邮电大学育人标兵。IEEE Transaction on Communications、Journal of Electromagnetic Waves and Applications、通信学报等刊物特约评审专家。 从事电磁兼容、先进信息获取与处理、认知无线电、生物电子等领域的教学和研究工作。发展出电磁环境与信息安全、射频与微波工程、信号处理与模式识别等新的研究方向。在国内外重要刊物发表论文180余篇,其中SCI、EI检索100余篇。主持电磁兼容与信息安全、无线通信中的信号处理与模式识别、超宽带通信、基于嵌入式的认知无线电演示平台、电磁兼容数据库开发等20余项国家及省部级项目。获得优秀期刊论文奖4项、优秀论文指导教师奖4项,教学成果奖2项,北邮有突出贡献指导教师奖1项,申请专利5项,主编著作2部,参编标准1部。 博士招生专业:电子科学与技术 研究方向:电磁兼容、先进信息获取与处理、宽带通信与网络技术; 硕士招生专业:生物医学工程、电子与通信工程;研究方向:先进信息获取与处理; ************************************************** 【温馨提示】:本公司竭诚为企业提供灵活定制化的内部培训和顾问服务,培训内容可根据客户的需要灵活设计,企业内部培训人数不受限制,培训时间由企业灵活制定。顾问服务由中国电子标准协会顶尖顾问服务团队组成,由专人全程跟进,签约型绩效考核顾问服务效果,

车载设备的电磁兼容设计方案

车载设备的电磁兼容设计方案 随着科学技术的不断发展,电子设备的数量及应用逐渐增多,结果必将造成电磁干扰越来越严重。 在日趋恶劣的电磁环境中,如若不采取恰当的电磁屏蔽措施,会导致设备之间的电磁干扰日益严重,电子设备的性能下降,甚者会危及到信息的安全。为了保证电子设备在复杂的电磁环境中既不干扰其他设备,而又不受其他设备干扰的影响而能正常工作,这就要求在设备研制的初期阶段必须从结构、技术等方面进行严格的电磁兼容设计。 1 电磁兼容设计的基本要求 电磁兼容性是电子设备的主要性能之一,在进行设备功能设计的同时,还应进行电磁兼容设计。 电磁兼容设计的目的是使所设计的设备在复杂电磁环境中实现电磁兼容,因此在进行电磁兼容设计时应满足以下要求: 首先明确设备所满足的电磁兼容指标,然后确定设备的敏感器件、干扰源及干扰途径,有针对性地采取措施,最后通过试验了解设备是否达到了电磁兼容指标要求。 2 电磁兼容设计所采取的方法 对于通信车而言,通常其所装载的设备量很多,包括配电设备、通信设备及终端设备等,各设备间很容易形成电磁干扰,进而影响通信质量,因此设备在进行电磁兼容设计时要从3 要素( 干扰源、耦合途径和敏感设备) 出发,采取各种有效手段,抑制干扰源,消除或减弱干

扰耦合,增加敏感设备的抗干扰能力。 以某车载电子设备为例,由数字电流表、数字电压表、转换开关、断路器、控制保护单元、互感器、接触器等单元及元器件组成,其中数字电流表、数字电压表、转换开关、断路器布置于前面板上,控制保护单元、互感器、接触器等单元及元器件放在机箱内部。此设备要满足GJB151A- 97 有关的电磁兼容指标要求,在结构设计等方面采取的主要措施有: 仪表窗口的屏蔽; 机箱缝隙的屏蔽; 各单元合理布局及其屏蔽; 电缆敷设以及电源线滤波等。 2.1 仪表窗口的屏蔽 仪表窗口对设备来说是比较大的泄漏口,必须采取有效的措施将其屏蔽,为此采用加装丝网屏蔽玻璃的方法对数字电流表、数字电压表进行外部屏蔽。丝网屏蔽玻璃是由一种低阻抗的金属丝网通过特殊工艺夹在两层玻璃之间制成,丝网筛孔的密度决定其主要的屏蔽效能。如图1 所示,由于玻璃周边预留了10~ 20 mm 金属丝网毛边,通过螺装金属外框将它紧紧压在机箱上,从而获得连续的导电表面,以达到减少电磁泄露的目的。

RJ45以太网接口EMC设计方案

以太网接口EMC设计方案 一、接口概述 RJ45以太网接口是目前应用最广泛的通讯设备接口,以太网口的电磁兼容性能关系到通讯设备的稳定运行。赛盛技术应用电磁兼容设计平台(EDP)软件从接口原理图、结构设计,线缆设计三个方面来设计以太网口的EMC设计方案。 二、接口电路原理图的EMC设计 本方案由电磁兼容设计平台(EDP)软件自动生成 百兆以太网接口2KV防雷滤波设计 图1 百兆以太网接口2KV防雷滤波设计 接口电路设计概述: 本方案从EMC原理上,进行了相关的抑制干扰和抗敏感度的设计;从设计层次解决EMC 问题;同时此电路兼容了百兆以太网接口防雷设计。 本防雷电路设计可通过IEC61000-4-5或标准,共模2KV,差摸1KV的非屏蔽平衡信号的接口防雷测试。 电路EMC设计说明:

(1) 电路滤波设计要点: 为了抑制RJ45接口通过电缆带出的共模干扰,建议设计过程中将常规网络变压器改为接口带有共模抑制作用的网络变压器,此种变压器示意图如下。 图2 带有共模抑制作用的网络变压器 RJ45接口的NC空余针脚一定要采用BOB-smith电路设计,以达到信号阻抗匹配,抑制对外干扰的作用,经过测试,BOB-smith电路能有10个dB左右的抑制干扰的效果。 网络变压器虽然带有隔离作用,但是由于变压器初次级线圈之间存在着几个pF的分布电容;为了提升变压器的隔离作用,建议在变压器的次级电路上增加对地滤波电容,如电路图上C4-C7,此电容取值5Pf~10pF。 在变压器驱动电源电路上,增加LC型滤波,抑制电源系统带来的干扰,如电路图上L1、C1、C2、C3,L1采用磁珠,典型值为600Ω/100MHz,电容取值μF~μF。 百兆以太网的设计中,如果在不影响通讯质量的情况,适当减低网络驱动电压电平,对于EMC干扰抑制会有一定的帮助;也可以在变压器次级的发送端和接收端差分线上串加10Ω的电阻来抑制干扰。 (2)

电磁兼容之滤波器篇

电磁兼容及电源滤波器概述 近年来,电磁干扰问题越来越成为电子设备或系统中的一个严重问题,电磁兼容技术已成为许多技术人员和管理人员十分重视的内容。原因是:1.电子设备的密集度已成为衡量现代化程度的一个重要指标,大量的电子设备在同一电磁环境中工作,电磁干扰的问题呈现出前所未有的严重性;2.现代电子产品的一个主要特征是数字化,微处理器的应用十分普遍,而这些数字电路在工作时,会产生很强的电磁干扰发射。不仅使产品不能通过有关的电磁兼容性标准测试,甚至连自身的稳定工作都不能保证;3.电磁兼容标准的强制执行使电子产品必须满足电磁兼容标准的要求;4.电磁兼容性标准已成为西方发达国家限制进口产品的一道坚固的技术壁垒。入世后,这种技术壁垒对我们的障碍会更大。 一电磁兼容概述 电磁兼容定义(Electromagnetic Compatibility即EMC) 国军标(GJB72-85)中给出电磁兼容的定义是:“设备(系统、分系统)在共同的电磁环境中能一起执行各自功能的共存状态。即:该设备不会由于受到处于同一电磁环境中其它设备的电磁发射导致或遭受不允许的降级;它也不会使同一电磁环境中其他设备(系统、分系统)因受其电磁发射而导致或遭受不允许的降级。” 名词解释: 电磁骚扰Electromagnetic disturbance: ——任何可能引起装置、设备或系统性能低或对有生命或无生命物质产生损害作用的电磁现象。 注:电磁骚扰可能是电磁噪声、无用信号或传播媒介自身的变化”。 (EMI)电磁干扰Electromagnetic interference : ——电磁骚扰引起的设备、传输通道或系统性能的下降”。从直流到300GHZ。 (RFI)射频干扰 Radio frequency interference: ——不需要的无线电噪声(广播)频率在 10KHZ---1000MHZ。(EMP)电磁脉冲Electromagnetic pulse: ——宽带高密度瞬变现象,如闪电、核爆炸。 (ESD)静电放电Electrostatic discharge: ——由静电磨擦产生的瞬变现象。

电磁兼容原理-课程设计

《电磁兼容原理与设计》课程设计报告 姓名: 庞平 ;班级:2012029170 ;学号:2012029170017 姓名:丁启程 ;班级:2012029170 ;学号:2012029170009 完成日期:2015年4月12日 I 、目标 设计一个LC 带通滤波器,其通带位于[2.0,3.0]GHz ,通带内的回波损耗为 -20dB ,在4.0GHz 处的带外抑制至少为20dB 。源电阻及负载皆为50欧姆。 II 、设计原理、过程及结果 对于本次的设计,我们组采用最平坦型低通滤波器来变换设计,其频率衰减特性用巴特沃斯函数拟合: 由微波网络知识,由带通滤波器到低通原型滤波器的频率变换公式[1]为: ??? ? ??=???? ??= ωωωωωωωωωωωω00001 20-W 1--, (1) 其中,ω为带通滤波器频率;,ω为低通原型滤波器频率;1ω,2ω为带通滤波器截止频率;210ωωω= 为带通滤波器中心频率; 0 1 2-W ωωω= :相对带宽。 (1)确定滤波器级数 为了保证在元件公差为5%是出现的截止频率,所以选择通带范围为1.9GHz —3.2GHz 。由设计参数的约束,首先考虑本次设计采用几阶的滤波器。本次设计从回波损耗和衰减来确定阶数。 有微波网络相关知识[1],可以得到回波损耗和衰减的关系: 110 10 10 RL - 10 LA -=+ (2) 其中LA 为衰减,RL 为回波损耗。 巴特沃斯低通原型的衰减函数为: ()()n 21lg 10LA εωω+= (3) 其中,n 为滤波器阶数。 为了对任意频率的滤波器都适用,可以采用归一化频率 c ωω ω=, (4) 衰减函数改为 () ( )n 2, ,1lg 10LA εωω+= (5) 令0=ω,可以得到ε是由通带内最大衰减决定

相关文档
最新文档