数字电子技术期末考试题库(经典)

数字电子技术期末考试题库(经典)
数字电子技术期末考试题库(经典)

《电子技术基础1》题库

出题人:龙立钦;

考试班级:31701~31713班;

层次:高职

审核人:谢忠福

一、填空题(每题2分,共20分)

1、(56)10=( )2。

2、(23.125)10=( )2。

3、(0.8125)10=()8。

4、(0.8125)10=()16。

5、(44)10=()16。

6、(1100.01)2=( )10 。

7、(1110111)2=()10。

8、(1000010)2=()8。

9、( 101010 )2=( )16。

10、(1011010010.1)2=()16。

11、(52.2)8=( )16。

12、Q n是输入信号之前的状态,叫。

13、Q n+1是输入信号之后的状态,叫。

14、TTL门电路与CMOS门电路相比较, 门电路抗干扰性较强。

15、“异或”门的逻辑功能是两输入相同出0,两输入相异出。

16、构成寄存器的基本单元是。

17、JK触发器的特征方程是。

18、将JK触发器转换为T’触发器的方法是。

19、同步D触发器当CP= 时,触发器状态保持不变。

20、如果LED7段显示器的abcdefg为1111110,则显示的是。

21、组合逻辑电路的各输出只与各输入的即时状态有关,即没有功能。

22、要实现翻转功能,必须选用触发器。

23、触发器具有2个稳定的状态,分别代表所存储的二进制信息是。

24、二进制数:1+1= 。

25、逻辑代数:1+1+1= 。

26、逻辑代数:A+1= 。

27、逻辑代数:A+A= 。

28、逻辑代数:A·A= 。

29、逻辑代数:=

A。

+A

30、逻辑代数:=

A。

B

?BD

31、是门的逻辑表达式。

32、B A

A+的反函数是。

B

33、吸收定理= 。

34、时序电路的次态输出不仅与即时输入有关,而且还与有关。

S时,触发器输出为状态。

35、由两个与非门构成的基本RS触发器,当输入端1=

R,1=

36、含有触发器的组合逻辑电路称为。

37、在实际的数字电路中,高电平为3.5 V左右,低电平V左右。

38、逻辑代数的基本运算有三种。

39、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和时序电路。

40、同步D触发器只有置两种功能。

41、同步D触发器是CP= 期间有效。

42、计数器属于逻辑电路。

43、数据选择器属于逻辑电路。

44、编码器属于 逻辑电路。 45、寄存器属于 电路。

46、时序逻辑电路一般由组合逻辑电路和 电路两部分组成。 47、触发器属于 逻辑电路。

48、需要数码管显示0~9,则输入要 位二进制代码。

49、根据逻辑功能的不同特点,通常把数字电路分为组合逻辑电路和 两种。 50、能够实现二进制加法运算的逻辑电路称为 。

二、单项选择题(每题2分,共20分) 1、=( )。 A 、 B 、 C 、 D 、 2、=( )。 A 、 B 、 C 、 D 、 3、A A +=( )。

A 、0

B 、1

C 、A

D 、A 4、=?A A ( )。

A 、0

B 、1

C 、A

D 、A 5、=?+?+A A A 10( )。

A 、0

B 、1

C 、A

D 、A 6、 AB+A C =AB+A C+( )。

A 、A C

B 、B

C C 、AC

D 、BC 7、在下列逻辑电路中,不是组合逻辑电路的是( )。

A 、译码器

B 、数据比较器

C 、计数器

D 、半加器 8、在下列逻辑电路中,不是组合逻辑电路的是( )。

A 、译码器;

B 、编码器;

C 、寄存器;

D 、全加器; 9、以下电路中,属于时序逻辑电路的是( )。

A 、译码器

B 、编码器

C 、寄存器

D 、数据选择器 10、“输入相同,输出为1;输入相异,输出为0”的逻辑关系是( )。 A 、或非关系 B 、同或关系 C 、与非关系 D 、异或关系 11、三位二进制计数器数能同时储存数据个数( )。

A 、3个

B 、4个

C 、6个

D 、8个 12、八路数据分配器,其地址输入端有( )。

A 、3个

B 、4个

C 、6个

D 、8个 13、设计一个同步10进制计数器,至少需要触发器的个数为( )。 A 、3个 B 、4个 C 、6个 D 、8个 14、函数F(A,B,C)的最小项个数为( )。

A 、3个

B 、4个

C 、6

D 、8个 15、D 触发器的触发输入端的个数为( )。

A 、 四个

B 、 一个

C 、 二个

D 、 三个

16、把一个三进制计数器和一个四进制计数器串联起来,构成新计数器的进制为( )。 A 、三进制 B 、四进制 C 、七进制 D 、十进制二 17、n 个变量组成的最小项的个数为( )。

A 、n 个

B 、n+1个

C 、2n 个

D 、2n+1个 18、四个逻辑变量A 、B 、C 、D 组成的最小项D C B A 的编号是( )。 A 、m5 B 、m10 C 、m11 D 、m15 19、函数F(A,B,C)中,符合逻辑相邻的是( )。

A 、A

B 和 A B B 、AB

C 和AB C 、ABC 和AB C

D 、ABC 和A C B 20、R-S 型触发器不具有的功能是( )。

A 、保持

B 、翻转

C 、置1

D 、置0

21、与非门构成的基本RS 触发器,当S=1,R=0时,其输出状态为( )。 A 、0 B 、1 C 、不定 D 、由1变0 22、RS 触发器的约束条件是( )。

A 、RS=1

B 、RS=0

C 、R+S=0

D 、R+S=1 23、与主从RS 触发器相比较,主从JK 触发器的主要特点是( )。

A 、克服了空翻

B 、采用较窄的脉冲触发

C 、避免状态不稳定

D 、抗干扰能力强

24、主从JK 触发器在CP=1期间触发信号多次发生变化,主触发器输出状态将( )。 A 、随着变化 B 、为1 C 、为0 D 、不会改变

25、要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为 ( )。 A 、J =K =0 B 、J =K =1 C 、J =1,K =0 D 、J =0,K =1 26、T 触发器的输出状态的改变是在CP 脉冲的( )。

A 、上升沿

B 、下降沿

C 、高电平

D 、低电平 27、D 触发器转换成的T 触发器其输出状态变化是在CP 脉冲的( )。 A 、下降沿到来 B 、上升沿到来 C 、低电平 D 、 高电平 28、D 触发器的状态方程是( )。

A 、 Q n+1=D

B 、 D Q n =+1

C 、

D Q n = D 、Q n =D 29、七段显示译码器的输出Ya ~Yg 为1101101时可显示数( )。 A 、9 B 、5 C 、2 D 、0 30、集成显示译码器74LS48采用的数码管的段数为( )。

A 、五段

B 、六段

C 、七段

D 、八段 31、“TTL 电路”的含义是( )。

A 、PMOS 管与NMOS 管组成的互补电路

B 、二极管-三极管逻辑门电路

C 、三极管-三极管逻辑门电路

D 、二极管-二极管逻辑门电路 32、“CMOS 电路”的含义是( )。

A 、PMOS 管与NMOS 管组成的互补电路

B 、二极管-三极管逻辑门电路

C 、三极管- 场效应管逻辑门电路

D 、二极管-二极管逻辑门电路 33、COMS 集成门电路多余输入端不应( )。

A 、接高电平

B 、接低电平

C 、悬空

D 、并联使用 34、同步时序逻辑电路是指电路的( )。

A 、所有触发器的状态在同一时刻发生变化

B 、各信号必须同步输入

C 、输出与输入同步

D 、各触发器与门电路同步工作 35、二进制编码器的作用是( )。

A 、用二进制数码表示不同的信号

B 、用十进制数码表示二进制数码

C 、用十进制数码表示不同的信号

D 、用十进制数码表示十六进制数码 36、“输入有1,输出为0;输入全0,输出为1”的逻辑关系是( )。 A 、或非关系 B 、同或关系 C 、与非关系 D 、异或关系 37、“输入相同,输出为0;输入相异,输出为1”的逻辑关系是( )。 A 、或非关系 B 、同或关系 C 、与非关系 D 、异或关系 38、不能消除竞争冒险的方法是引入( )。

A 、封锁脉冲

B 、选通脉冲

C 、冗余项

D 、滤波电容 39、为消除A 变量引起的竞争冒险,应将AB+A C 增加项( )。 A 、A C B 、B C C 、AC D 、BC 40、十进制数(36)10的余3码是( )。

A 、01101001

B 、00110110

C 、11000011

D 、10101011 41、(24)10+(22)10的8421BCD 码是( )。

A 、01101001

B 、00100001

C 、01000110

D 、10000100 42、下列不属于有权码的是( )。

A 、余3码

B 、8421码

C 、5421码

D 、2421码 43、二进制代码(000101000110)8421BCD 表示的数是( )。

A 、(001001000110)2

B 、(10010010)2

C 、(146)8

D 、(146)16 44、下列各数中,最大的是( )。

A 、(86)10

B 、(1010111)2

C 、(56)16

D 、(126)8 45、下列各数中,最大的是( )。

A 、(175)10

B 、(10101101)2

C 、(AD)16

D 、(255)8 46、设A 、B 均为逻辑变量,则下列逻辑关系正确的是( )。 A 、B A ?=AB B 、B A B A +=+ C 、B B A A =+?)( D 、A B A B A =+?+)()( 47、下列门电路中,能够进行线与连接的是( )。

A 、与门

B 、与或非门

C 、OC 门

D 、三态门 48、下列逻辑符号中,异或门电路是( )

A 、

B 、

C 、

D 、 49、发光二极管数码管又称为( )。

A 、LCD 数码管

B 、LED 数码管

C 、MOS 数码管

D 、CMOS 数码管

50、只有当决定一件事的几个条件全部不具备时,这件事才会发生,这种逻辑关系为( )。 A 、与 B 、与非 C 、或 D 、或非

三、判断题(正确的在括号内记“√”,错误的记“×”;每题2分,共20分)

1、时序逻辑电路是一种在任意时刻的输出只取决于该时刻的输入信号,并与电路原状态有关的电路。

2、异步时序电路是指各触发器状态不在同一时刻发生变化。( )

3、组合逻辑电路的输入端和输出端可以为1个,也可以为多个。( )

4、异或门的逻辑功能是:两个输入信号取值相同输出1,不同输出0。( )

5、同或门和异或门的逻辑表达式互为反函数。( )

6、要显示13,需要4位二进制数。( )

7、TTL 集成门电路容易受静电感应击穿。( )

8、双向移位寄存器中的数码能够左右移位。( )

9、 10的二进制是1000。( )

10、二位二进制译码器有有两种不同的输出状态( ) 11、D/N 转换是将模拟量转换成数字量。( )

12、输入是3位二进制代码,LED 7段显示器可以显示0~9。( ) 13、用或非门可以实现3种基本的逻辑运算。( ) 14、A A =+1。( )

15、在数字电路中,逻辑功能相同的TTL 门和CMOS 门芯片可以互相替代使用。 ( ) 16、多个三态门电路的输出可以直接并接,实现逻辑与。( )

17、时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。( )

18、逻辑符号为非门电路符号。( )

19、时序图、状态转换图和状态转换表可用来描述同一时序逻辑电路的逻辑功能,它们之间可相互转换。 20、一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。 21、有n 个变量,可组成2n-1个最小项。( ) 22、有n 个变量,可组成2n 个最小项。( )

23、卡诺图画圈合并最小项时,每个圈所包含的方格数必须为2n-1个。( ) 24、A 、B 两个变量组成的最小项只有AB 、AB 。( ) 25、A 、B 、C 三个变量组成的最小项共用8个。( ) 26、BD A 和AC 都是函数F(A,B,C,D)最小项。( ) 27、卡诺图中,两个相邻的最小项至少有一个变量互反。( )

28、将函数的真值表中函数为0的那些最小项相加,便是函数的最小项表达式。( ) 29、组合逻辑电路具有记忆功能。( ) 30、加法器属于组合逻辑电路。( ) 31、译码器没有记忆功能。( ) 32、编码器和译码器属于时序逻辑电路。( )

33、基本RS 触发器在触发信号同时作用期间,其输出状态不定。( ) 34、RS 触发器具有记忆功能。( ) 35、触发器没有记忆功能。( ) 36、触发器属于组合逻辑电路。( ) 37、寄存器属于组合逻辑电路。( )

38、在同步RS 触发器中,不允许R 和S 同时为1。( ) 39、同步RS 触发器是CP=1期间有效。( )

40、同步RS 触发器只有在CP 信号到来后,才依据RS 信号的变化来改变输出的状态。( ) 41、主从RS 触发器是CP 上升沿有效。( ) 42、同步D 触发器只有置1功能。( )

43、若D 触发器的输入D=1,则当CP 到来后其输出Q=1。( )

44、JK 触发器具有置1、置0、保持、翻转功能。( ) 45、JK 触发器的输出 状态是在CP 脉冲前沿到来时发生变化。( ) 46、JK 触发器可以直接当成RS 触发器使用。( ) 47、BC B A Y +=会产出竞争冒险。( ) 48、C B A D C A Y +=会产生竞争冒险。( )

49、C B AC Y +=消除竞争冒险,只需要加上冗余项AB 。( )

50、AC C B Y +=消除竞争冒险,只需要加上冗余项C B 。( )

四、简答题(每题10分,共20分)

1、组合逻辑电路的基本分析方法是什么?

2、组合逻辑电路的基本设计方法是什么?

3、触发器必须具备什么条件?

4、已知D 触发器的时钟脉冲CP 及输入端D 的波形如图4-4所示,试画出Q n+1的波形(设Q n =0,CP 下降沿触发)。

图4-4

5、利用卡诺图化简F(A,B,C,D)=Σm(0,2,3,6,7,8,10,11,13,15)至最简与非式。

6、利用卡诺图化简Y(A,B,C,D)=Σm(0,1,2,5,6,7,8,9,11,14,15)为最简与非式。

7、用卡诺图法把逻辑函数 Y (A,B,C,D )=Σm(0,1,2,3,6,8,) +Σd(10,11,12,13,14,15)化简为最简与或表达式。 8、用卡诺图法把逻辑函数 Y (A,B,C,D )=Σm(0,1,2,4,12,14) +Σd(5,6,7,8,9,10)化简为最简与或表达式。 9、用公式法将逻辑函数 C B A C B A B A F +?+= ,化为最简的“与或”表达式。 10、化简逻辑函数C B BC B A AC Y +++= 五、综合题(每题20分,共20分)

1、写出如图5-1所示电路的逻辑表达式,并说明电路的功能。

图5-1

2、写出如图5-2所示电路输出信号的逻辑表达式,并列出真值表。

图5-2

3、用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判定成功,并且其中有一个为主裁判时,表明成功的灯才亮。

4、某工程进行检测验收,在4项验收指标中,A、B、C三项指标多数合格则验收通过,但前提条件是D项的指标必须合格,否则检测验收不予通过。试用与非门设计一个能满足此要求的组合逻辑电路。

5、现有一JK触发器如图5-5所示,请转换为D触发器。

图5-5

参考答案:

一、填空

1、111000

2、10111.001

3、0.64

4、0.D

5、2C

6、12.25

7、107

8、102

9、2A

10、2D2.8

11、2A.4

12、现态

13、次态

14、CMOS

15、1

16、触发器

17、

18、置J=1,K=1

19、0

20、0

21、存储记忆

22、JK

23、0,1

24、10

25、1

26、1

27、A

28、A

29、1

30、0

31、同或

32、

33、A +B

34、原来的状态

35、保持

36、时序电路

37、0.3

38、与、或、非

39、异步

40、0、1

41、1

42、时序

43、组合

44、组合

45、时序

46、存储

47、时序

48、4

49、时序逻辑电路

50、加法器

二、单项选择题

1、B

2、C

3、B

8、C

9、C

10、B

11、D

12、A

13、B

14、D

15、B

16、D

17、C

18、C

19、C

20、B

21、B

22、B

23、A

24、D

25、B

26、B

27、B

28、A

29、C

30、C

31、C

32、A

33、C

34、A

35、A

36、A

37、D

38、D

39、D

40、A

41、C

42、A

43、B

44、B

45、A

46、D

47、C

48、B

49、B

50、D

三、判断题(正确的在括号内记“√”,错误的记“×”。)

1、√

2、√

3、√

4、×

5、√

6、√

7、×

12、×

13、√

14、×

15、×

16、×

17、√

18、×

19、√

20、√

21、×

22、√

23、×

24、×

25、√

26、×

27、×

28、×

29、×

30、√

31、√

32、×

33、×

34、√

35、×

36、×

37、×

38、√

39、√

40、√

41、×

42、×

43、√

44、√

45、×

46、√

47、√

48、×

49、√

50、×

四、简答题

1、组合逻辑电路的基本分析方法是什么?

答:(1)由逻辑图写出逻辑表达式;

(2)化简及变换;

(3)列真值表;

(4)电路逻辑功能描述。

2、组合逻辑电路的基本设计方法是什么?

答:(1)确定输入、输出变量;

(2)列真值表;

(3)写表达式(化简及变换);

(4)画逻辑图。

3、触发器必须具备什么条件?

答:(1)具有两个稳定的状态(0状态和1状态);

(2)在输入信号作用下,触发器可以从一个状态转换到另一个状态。

(3)输入信号撤除后,触发器可以保持接收到信息(具有记忆功能)。

4、已知D触发器的时钟脉冲CP及输入端D的波形如图4-4所示,试画出Q n+1的波形(设Q n=0,CP下降沿触发)。

图4-4

解:

5、利用卡诺图化简F(A,B,C,D)=Σm(0,2,3,6,7,8,10,11,13,15)至最简与非式。

解:

=

+

+

F+

,

(

,

,

)

A

A

CD

ABD

B

D

C

C

B

D

6、利用卡诺图化简Y(A,B,C,D)=Σm(0,1,2,5,6,7,8,9,11,14,15)为最简与非式。

解:

7、用卡诺图法把逻辑函数 Y (A,B,C,D )=Σm(0,1,2,3,6,8,) +Σd(10,11,12,13,14,15)化简为最简与或表达式。 解:

D A D C B A D C B A Y ++=),,,(

8、用卡诺图法把逻辑函数 Y (A,B,C,D )=Σm(0,1,2,4,12,14) +Σd(5,6,7,8,9,10)化简为最简与或表达式。 解:

9、用公式法将逻辑函数C B A C B A B A F +?+=,化为最简的“与或”表达式。

解:C B A C B A B A F +?+=

C B A C B A B A +++=))(( C B A C AB B A ++=)(

AC C B A +=

10、化简逻辑函数C B BC B A AC Y +++= 解: C B BC B A AC Y +++= )(C C B B A AC +++= B B A AC ++= B A AC )1(++= B AC +=

五、综合题

1、写出如图5-1所示电路的逻辑表达式,并说明电路的功能。

图5-1 解:(1)写表达式,并化简

A

=

Y?

Y?

3

=

2;ABC

A

B

=

Y?

ABC

1;ABC

?

=

+

+

2

+

1

=3

+

?

B

C

ABC

Y?

ABC

ABC

Y

Y

Y

A

()C

+

+

+

=)

(

A+

B

B

A

C

A+

=

B

C

ABC

(2)真值表:

(3)说明电路的功能:一致电路。

2、写出如图5-2所示电路输出信号的逻辑表达式,并列出真值表。

图5-2

解:(1)写表达式,并化简。

(2)真值表:

3、用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判定成功,并且其中有一个为主裁判时,表明成功的灯才亮。

解:(1)根据题意设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,根据逻辑要求列出真值表。

(2)列真值表:

(3)写表达式(化简及变换):

Y=AB+AC

4、某工程进行检测验收,在4项验收指标中,A、B、C三项指标多数合格则验收通过,但前提条件是D项的指标必须合格,否则检测验收不予通过。试用与非门设计一个能满足此要求的组合逻辑电路。

解:(1)根据题意输入变量为A、B、C、D,合格为1,不合格0,输出为Y,验收通过为1,不通过为0。

(2)列真值表。

(3)写表达式(化简及变换)。

Y=ABD+BCD+ACD

5、现有一JK 触发器如图5-5所示,请转换为D 触发器。

图5-5

解:(1)写出JK 触发器和D 触发器的特性方程:

n n n Q K Q J Q +=+1;

Q n+1=D 。 (2)将D 触发器进行变换,使之与JK 触发器的特性方程一致:

Q n+1=D =D (

)=

(3)与JK 触发器的特性方程比较得:

(4)画电路图:

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

电力电子技术期末考试试题及答案(1)

电力电子技术试题 第 1 章电力电子器件 1.电力电子器件一般工作在 __开关__状态。 2.在通常情况下,电力电子器件功率损耗主要为 __通态损耗 __,而当器件开关频率较高时,功率损耗主要为 __开关损耗 __。 3.电力电子器件组成的系统,一般由 __控制电路 __、_驱动电路 _、 _主电路 _三部分组成,由于电路中存在电压和电流的过冲,往往需添加 _保护电路 __。 4.按内部电子和空穴两种载流子参与导电的情况,电力电子器件可分为 _单极型器件 _ 、 _双极型器件_ 、_复合型器件 _三类。 5.电力二极管的工作特性可概括为 _承受正向电压导通,承受反相电压截止 _。 6.电力二极管的主要类型有 _普通二极管 _、_快恢复二极管 _、 _肖特基二极管 _。 7. 肖特基二极管的开关损耗 _小于快恢复二极管的开关损耗。 8.晶闸管的基本工作特性可概括为__正向电压门极有触发则导通、反向电压则截止__ 。 9.对同一晶闸管,维持电流 IH与擎住电流 IL 在数值大小上有 IL__大于__IH 。 10.晶闸管断态不重复电压 UDSM与转折电压 Ubo数值大小上应为, UDSM_大于 __Ubo。 11.逆导晶闸管是将 _二极管_与晶闸管 _反并联_(如何连接)在同一管芯上的功率集成器件。 12.GTO的__多元集成 __结构是为了便于实现门极控制关断而设计的。 13.MOSFET的漏极伏安特性中的三个区域与GTR共发射极接法时的输出特性中的三个区域有对应关系,其中前者的截止区对应后者的 _截止区 _、前者的饱和区对应后者的 __放大区 __、前者的非饱和区对应后者的 _饱和区 __。 14.电力 MOSFET的通态电阻具有 __正 __温度系数。 15.IGBT 的开启电压 UGE(th )随温度升高而 _略有下降 __,开关速度 __小于__电力 MOSFET。 16.按照驱动电路加在电力电子器件控制端和公共端之间的性质,可将电力电子器件分为 _电压驱动型 _和_电流驱动型_两类。 17.IGBT的通态压降在 1/2 或1/3 额定电流以下区段具有 __负___温度系数,在1/2 或 1/3 额定电流以上区段具有 __正___温度系数。

数字电子技术基础答案

Q 1 CP Q 1 Q 0 &&D 1D 0第一组: 计算题 一、(本题20分) 试写出图示逻辑电路的逻辑表达式,并化为最简与或式。 解:C B A B A F ++=C B A B A F ++= 二、(本题25分) 时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。 (1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能; 解:(1)100Q Q D =,101Q Q D =; (2)00→10→01 (3)三进制移位计数器 三、(本题30分)

由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 k Ω,C =5μF 。 (1)说明电路的功能; (2)计算电路的周期和频率。 解:(1)多谐振荡器电路 (2)T 1=7s , T 2=3.5s 四、(本题25分) 用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。 "1" 解: (1)状态表如图所示 (2)十进制计数器 (3)输出Z 的序列是0010001100 C R R CC u o

第二组: 计算题 一、(本题20分) 逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。 B 二、(本题25分) 试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F一定等于1,2、A、B、C中有两2个以上等于1,则输出F=1。 试:(1)写出表决电路的真值表; (2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。 解: (1)真值表

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。

电工电子技术期末考试试题及答案汇总

成绩统计表 专业班级____________ 考生姓名:____________ 学号_______ 请将选择题答案填入下表: 一.选择(20分、2分/题) 1.变压器降压使用时,能输出较大的____b_____。 A、功率 B、电流 C、电能 D、电功 2.三相异步电动机旋转磁场的旋转方向是由三相电源的________b_决定。 A、相位 B、相序 C、频率 D、相位角3.电气控制线路原理图中,触头的位置是处于______a___。A、未通电状态B、通电状态C、根据情况确定状态4.为保证机床操作者的安全,机床照明灯的电压应选____d_____。 A、380V B、220V C、110V D、36V以下5.关于提高功率因数的说法,正确的是( c ) A.在感性负载上并联电感可以提高功率因数 B.在感性负载上并联电容可以降低功率因数

C.在感性负载上并联电容可以提高功率因数 6.乙类互补对称式功放电路,其输出波形的交越失真是指( c )。A.频率失真B、相位失真C、波形过零时出现的失真D、幅度失真 7.稳压管的动态电阻(b )稳压性能越好。 A、越大 B、越小 C、较合适 D、不一定 8.运算放大器电路如图所示,该电路中反馈类型为( )。a (A) 串联电压负反馈(B) 串联电流负反馈 (C) 并联电压负反馈(D) 并联电流负反馈 ∞ 9.单稳态触发器的输出状态有(a) A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态 10.一个8选1多路选择器,输入地址有 c 。

A、2位 B、3位 C、4位 D、8位 二、计算题(70分) 1.已知图5所示电路中U S1=24V,U S2=6V,R1=12Ω,R2=6Ω,R3=2Ω,试用戴维宁定理求流过电阻R3中的电流I3。(10分) a I3 b 2.如图所示R-L串联电路,R=280Ω,R L=20Ω,L=1.65H,电源电压U=220V,电源频率为50H Z。(10分)

数字电子技术基础习题及答案..

; 数字电子技术基础试题 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。【 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1

2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 ( C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 " 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3 . A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 \ A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式

数字电子技术 期末考试试题

数字电子技术期末考试试题 期末考试试题 课程名称《数字电子技术》适用专业自动化、测控考试时间 ( 120 )分钟 一、填空题(22分每空2分) A,0,A,1,1、 , 。 2、JK触发器的特性方程为: 。 3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为 态,施密特触发器两个状态都为态. 4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无 关。 5、某数/模转换器的输入为8位二进制数字信号(~D),输出为D0~25.5V的模拟电压。若数字信70号的最低位是“1”其余各位是“0”,则输出的模拟电压为。 6、一个四选一数据选择器,其地址输入端有个。二、化简题(15分每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1) Y(A,B,C,D)=?m(0,1,2,3,4,5,6,7,13,15) 2)L(A,B,C,D),m(0,13,14,15),d(1,2,3,9,10,11) ,, 利用代数法化简逻辑函数,必须写出化简过程 __________________________________________________ 3) F(A,B,C),AB,ABC,A(B,AB) 三、画图题(10分每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、

2、 四、分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分) 2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不 正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用 74LS138和适当的与非门实现此电路(20分)

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

电力电子技术期末考试试题及答案(史上最全)

电力电子技术试题 第1章电力电子器件 1.电力电子器件一般工作在__开关__状态。 2.在通常情况下,电力电子器件功率损耗主要为__通态损耗__,而当器件开关频率较高 时,功率损耗主要为__开关损耗__。 3.电力电子器件组成的系统,一般由__控制电路__、_驱动电路_、 _主电路_三部分组成, 由于电路中存在电压和电流的过冲,往往需添加_保护电路__。 4.按内部电子和空穴两种载流子参与导电的情况,电力电子器件可分为_单极型器件_ 、 _ 双极型器件_ 、_复合型器件_三类。 5.电力二极管的工作特性可概括为_承受正向电压导通,承受反相电压截止_。 6.电力二极管的主要类型有_普通二极管_、_快恢复二极管_、 _肖特基二极管_。 7.肖特基 二极管的开关损耗_小于_快恢复二极管的开关损耗。 8.晶闸管的基本工作特性可概括为 __正向电压门极有触发则导通、反向电压则截止__ 。 9.对同一晶闸管,维持电流IH与擎住电流IL在数值大小上有IL__大于__IH 。 10.晶闸管断态不重复电压UDSM与转折电压Ubo数值大小上应为,UDSM_大于__Ubo。 11.逆导晶闸管是将_二极管_与晶闸管_反并联_(如何连接)在同一管芯上的功率集成器件。的__多元集成__结构是为了便于实现门极控制关断而设计的。 的漏极伏安特性中的三个区域与GTR共发射极接法时的输出特性中的三个区域有对应关系,其中前者的截止区对应后者的_截止区_、前者的饱和区对应后者的__放大区__、前者的非饱和区对应后者的_饱和区__。 14.电力MOSFET的通态电阻具有__正__温度系数。 的开启电压UGE(th)随温度升高而_略有下降__,开关速度__小于__电力MOSFET 。 16.按照驱动电路加在电力电子器件控制端和公共端之间的性质,可将电力电子器件分为_电压驱动型_和_电流驱动型_两类。 的通态压降在1/2或1/3额定电流以下区段具有__负___温度系数,在1/2或1/3额定电流以上区段具有__正___温度系数。 18.在如下器件:电力二极管(Power Diode)、晶闸管(SCR)、门极可关断晶闸管(GTO)、电力晶体管(GTR)、电力场效应管(电力MOSFET)、绝缘栅双极型晶体管(IGBT)中,属

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

数字电子技术基础习题及答案

数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。 2.将2004个“1”异或起来得到的结果是(0 )。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入(高)电平。 5.基本逻辑运算有: (and )、(not )和(or )运算。 6.采用四位比较器对两个四位数比较时,先比较(最高)位。 7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20.把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成2n 进制的计数器。 22.基本RS触发器的约束条件是rs=0 。

电子技术期末考试试卷及答案

2、射极输出器电路中,输出电压U o 与输入电压u i 之间的关系是( )。 (a ) 两者反相,输出电压大于输出电压 (b ) 两者同相,输出电压近似等于输入电压 (c ) 两者相位差90 ,且大小相等 3、为了放大变化缓慢的信号或直流信号,多级放大器级与级之间必须采 用( )。 (a ) 阻容耦合 (b ) 变压器耦合 (c ) 直接耦合 汁侶吗llTFF (咏宀、 方 亠z-r /咏宀\ 命题教帅(签字) 试做教师(签字) 系、室土任(签字) )匚记标修重 ................ 名姓 题号 -一- _ 二 _ 三 四 五 七 八 合计 满分 32 10 8 10 6 7六 10 12 丿八 12 100 实得分 评阅人 得分 、单项选择题:在下列各题中,将唯一正确的答案代码填 入括号内(本大题共16小题,总32分) 1、 电 路如图 所 示, 所有二极管 状 态为 ( )。 ⑻ D 1导 通,D 2、 D 3 截 止 (b) D 1、 D 2截止 D 3导通 (c) D 1、 D 3截止, D 2导 通 (d) D 1、 D 2、D 3均 截 止 均为理想元件,则D ,、D 2、D 3的工作 12V +6V J 1 ----------------- W D2 Ld D3 白R 0V D i

⑻L i、C i组成的电路 (b)L、C组成的电路 (c)L2、&组成的电路 +U cc 5、正弦波振荡器如图所示,为了获得频率可调的输出电压,则应该调节的电阻是()。 ⑻R i (b)R F(c)R U o 6、模拟电路中晶体管大多工作于()。 ⑻放大状态(b)开关状态(c)击穿状态 7、数字电路中的工作信号为()。 ⑻随时间连续变化的电信号(b)脉冲信号(c)直流信号 8、逻辑电路如图所示,分析图中C, J, K的波形。当初始状态为“ 0” 时,输出Q是“1”的瞬间为()。 ⑻t i (b) t2 (c) t3

数字电子技术基础习题与答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.1是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 三.化简逻辑函数(14) 1.用公式法化简- -+++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画 出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作 波形,并求出振荡频率。(15)

数字电子技术基础试卷及答案套

数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。 三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。 74LS138逻辑表达式和逻辑符号如下所示。 五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 图5-1

图5-2 七. 八.(10分) 电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点; (2) 画出微变等效电路图, 求Au 、r i 和r o ; (3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、b U 、b U 、c U 及L I 。 三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。设各触发器初始状态为“0”态。 四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。 (a ) (b )

电力电子技术期末考试试题及答案最新版本

电力电子技术试题
第 1 章 电力电子器件 1.电力电子器件一般工作在__开关__状态。 5.电力二极管的工作特性可概括为_承受正向电压导通,承受反相电压截止_。 6.电力二极管的主要类型有_普通二极管_、_快恢复二极管_、 _肖特基二极管_。 8.晶闸管的基本工作特性可概括为 __正向电压门极有触发则导通、反向电压则截止__ 。 18.在如下器件:电力二极管(Power Diode)、晶闸管(SCR)、门极可关断晶闸管(GTO)、电力晶体管(GTR)、电力场效应管(电力 MOSFET)、绝缘 栅双极型晶体管(IGBT)中,属于不可控器件的是_电力二极管__,属于半控型器件的是__晶闸管_,属于全控型器件的是_ GTO 、GTR 、电力 MOSFET 、 IGBT _;属于单极型电力电子器件的有_电力 MOSFET _,属于双极型器件的有_电力二极管、晶闸管、GTO 、GTR _,属于复合型电力电子器件得有 __ IGBT _;在可控的器件中,容量最大的是_晶闸管_,工作频率最高的是_电力 MOSFET,属于电压驱动的是电力 MOSFET 、IGBT _,属于电流驱动的是_晶闸管、
GTO 、GTR _。2、可关断晶闸管的图形符号是 ;电力场效应晶体管的图形符号是
绝缘栅双极晶体管的图形符号是
;电力晶体管的图形符号是

第 2 章 整流电路 1.电阻负载的特点是_电压和电流成正比且波形相同_,在单相半波可控整流电阻性负载电路中,晶闸管控制角 α 的最大移相范围是_0-180O_。 2.阻感负载的特点是_流过电感的电流不能突变,在单相半波可控整流带阻感负载并联续流二极管的电路中,晶闸管控制角 α 的最大移相范围是__0-180O
_ ,其承受的最大正反向电压均为_ 2U2 __,续流二极管承受的最大反向电压为__ 2U2 _(设 U2 为相电压有效值)。
3.单相桥式全控整流电路中,带纯电阻负载时,α 角移相范围为__0-180O _,单个晶闸管所承受的最大正向电压和反向电压分别为__ 2U2 2 和_ 2U2 ;
带阻感负载时,α 角移相范围为_0-90O _,单个晶闸管所承受的最大正向电压和反向电压分别为__ 2U2 _和__ 2U2 _;带反电动势负载时,欲使电阻上的电
流不出现断续现象,可在主电路中直流输出侧串联一个_平波电抗器_。
5.电阻性负载三相半波可控整流电路中,晶闸管所承受的最大正向电压 UFm 等于__ 2U2 _,晶闸管控制角 α 的最大移相范围是_0-150o_,使负载电流连
续的条件为__ 30o __(U2 为相电压有效值)。
6.三相半波可控整流电路中的三个晶闸管的触发脉冲相位按相序依次互差_120o _,当它带阻感负载时, 的移相范围为__0-90o _。 7.三相桥式全控整流电路带电阻负载工作中,共阴极组中处于通态的晶闸管对应的是_最高__的相电压,而共阳极组中处于导通的晶闸管对应的是_最低_
的相电压;这种电路
角的移相范围是_0-120o _,ud 波形连续的条件是_ 60o _。
8.对于三相半波可控整流电路,换相重迭角的影响,将使用输出电压平均值__下降_。
11.实际工作中,整流电路输出的电压是周期性的非正弦函数,当
从 0°~90°变化时,整流输出的电压 ud 的谐波幅值随
的增大而 _增大_,

从 90°~180°变化时,整流输出的电压 ud 的谐波幅值随
的增大而_减小_。
12. 逆 变 电 路 中 , 当 交 流 侧 和 电 网 连 结 时 , 这 种 电 路 称 为 _ 有 源 逆 变 _ , 欲 实 现 有 源 逆 变 , 只 能 采 用 __ 全 控 _ 电 路 ; 对 于 单 相 全 波 电 路 , 当 控制 角
0<
<
时,电路工作在__整流_状态;
时,电路工作在__逆变_状态。
13.在整流电路中,能够实现有源逆变的有_单相全波_、_三相桥式整流电路_等(可控整流电路均可),其工作在有源逆变状态的条件是_有直流电动势,
其极性和晶闸管导通方向一致,其值大于变流器直流侧平均电压_和__晶闸管的控制角 a > 90O,使输出平均电压 Ud 为负值_。 第 3 章 直流斩波电路
1.直流斩波电路完成得是直流到_直流_的变换。
2.直流斩波电路中最基本的两种电路是_降压斩波电路 和_升压斩波电路_。
3.斩波电路有三种控制方式:_脉冲宽度调制(PWM)_、_频率调制_和_(ton 和 T 都可调,改变占空比)混合型。
6.CuK 斩波电路电压的输入输出关系相同的有__升压斩波电路___、__Sepic 斩波电路_和__Zeta 斩波电路__。
7.Sepic 斩波电路和 Zeta 斩波电路具有相同的输入输出关系,所不同的是:_ Sepic 斩波电路_的电源电流和负载电流均连续,_ Zeta 斩波电路_的输入、输
出电流均是断续的,但两种电路输出的电压都为__正_极性的 。
8.斩波电路用于拖动直流电动机时,降压斩波电路能使电动机工作于第__1__象限,升压斩波电路能使电动机工作于第__2__象限,_电流可逆斩波电路能
编辑版 word

数字电子技术基础第三版第一章答案

第一章数字逻辑基础 第一节重点与难点 一、重点: 1.数制 2.编码 (1) 二—十进制码(BCD码) 在这种编码中,用四位二进制数表示十进制数中的0~9十个数码。常用的编码有8421BCD码、5421BCD码和余3码。 8421BCD码是由四位二进制数0000到1111十六种组合中前十种组合,即0000~1001来代表十进制数0~9十个数码,每位二进制码具有固定的权值8、4、2、1,称有权码。 余3码是由8421BCD码加3(0011)得来,是一种无权码。 (2)格雷码 格雷码是一种常见的无权码。这种码的特点是相邻的两个码组之间仅有一位不同,因而其可靠性较高,广泛应用于计数和数字系统的输入、输出等场合。 3.逻辑代数基础 (1)逻辑代数的基本公式与基本规则 逻辑代数的基本公式反映了二值逻辑的基本思想,是逻辑运算的重要工具,也是学习数字电路的必备基础。 逻辑代数有三个基本规则,利用代入规则、反演规则和对偶规则使逻辑函数的公式数目倍增。 (2)逻辑问题的描述 逻辑问题的描述可用真值表、函数式、逻辑图、卡诺图和时序图,它们各具特点又相互关联,可按需选用。 (3)图形法化简逻辑函数 图形法比较适合于具有三、四变量的逻辑函数的简化。 二、难点: 1.给定逻辑函数,将逻辑函数化为最简 用代数法化简逻辑函数,要求熟练掌握逻辑代数的基本公式和规则,熟练运用四个基本方法—并项法、消项法、消元法及配项法对逻辑函数进行化简。 用图形法化简逻辑函数时,一定要注意卡诺图的循环邻接的特点,画包围圈时应把每个包围圈尽可能画大。 2.卡诺图的灵活应用 卡诺图除用于简化函数外,还可以用来检验化简结果是否最简、判断函数间的关系、求函数的反函数和逻辑运算等。 3.电路的设计 在工程实际中,往往给出逻辑命题,如何正确分析命题,设计出逻辑电路呢?通常的步骤如下:

数字电子技术基础试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

电工电子技术期末考试试卷及答案

《电工电子技术基础》期末考试试卷 (闭卷) 一、填空题(每空1分,共40分) 1、交流电的电流或电压在变化过程中的任一瞬间,都有确定的大小和方向,叫做交流电该时刻的瞬时值,分别用小写字母 i 、 u 表示。 2、数字电路中只有 0 和 1 两个数码。 3、三相电源的中线一般是接地的,所以中线又称__地___线。三相电源三相绕组的首端引出的三根导线叫做___相__线。 4、(1011)2 = ( 11 )10。 5、电容和电阻都是电路中的基本元件,但它们在电路中所起的作用却是不同的,从能量上看,电容是_储能____元件,电阻是__耗能____元件。 6、为了反映功率利用率把有功功率和视在功率的比值叫功率因数。 7、正弦交流电的三要素是振幅、频率和初相。 8、实际电压源总有内阻,因此实际电压源可以用电动势与电阻串联的组合模型来等效。 9、基本门电路有与门、或门和非门。 10、能够实现“有0出1,全1出0”逻辑关系的门电路是与非门。 11、能够实现“有1出0,全0出1”逻辑关系的门电路是或非门。 12、能够实现“相异出1,相同出0”逻辑关系的门电路是异或门。 13、在交流电中,电流、电压随时间按正弦规律变化的,称为正弦交流电。正弦交流电的三要素是指最大值、角频率、初相位。 14、工频电流的频率f= 50 Hz。 15、设u=311sin314t V,则此电压的最大值为 311V ,频率为 50HZ ,初相位为 0 。 16、在如图所示的电路,已知I1 = 1A,I2 = 3A ,I5 =4.5A,则I3 = 4 A,I4 = 0.5 A,则I6 = 3.5 A。

17、半导体三极管是由发射极、基极、集电极三个电 极,发射结、集电结两个PN结构成。 18、三极管按其内部结构分为 NPN 和 PNP 两种类型。 19、晶体三极管作共射组态时,其输入特性与二极管类似,但其输出特性 较为复杂,可分为放大区外,还有截止区和饱和区。 20、二极管具有单相导电性特性。 二、单项选择题(每小题2分,共10分) 1、如图所示电路中,电压表的内阻Rv为20KΩ,则电压表的指示为( B )。 20KΩ 20KΩ A.5V B.10V C.15V D.30V 2、在三相交流电路中,当负载为对称且三角型连接时,线电流与相电流的 相位关系是( D )。 A. 线电压超前相电压300 B. 线电压滞后相电压300 C. 线电流超前相电流300 D. 线电流滞后相电流300 3、叠加定理可以用在线性电路中不能叠加的是( C )。 A、电压 B、电流 C、功率 D、电动势 4、如图所示电路中,若电阻从2Ω变到10Ω,则电流i( C )。 R i s A.变大 B. 变小 C.不变 D.不确定 5、如图所示电路,电路的电流I=( A )。

数字电子技术基础习题及答案

《数字电子技术》习题 一. 单项选择题: 1.十进制数128的8421BCD码是()。 A.10000000 B. 000100101000 C.100000000 D.100101000 2.已知函数F的卡诺图如图1-1, 试求其最简与或表达式 3. 已知函数的反演式为 ,其原函数为()。 A. B. C. D. 4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V; (B)不使用的输入端接1; (C)输入端可串接电阻,但电阻值不应太大; (D)OC门输出端可以并接。 5.欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器 B.施密特触发器 C.A/D转换器 D.移位寄存器 6.下列A/D转换器中转换速度最快的是()。 A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型 7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。 A. 10 B. 11 C. 12 D. 8

8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA?I iH≤20μA。G1输出低电平时输出电流的最大值为 I OL(max)=10mA,输出高电平时最大输出电流为 I OH(max)=–0.4mA 。门G1的扇出系数是()。 A. 1 B. 4 C. 5 D. 10 9.十数制数2006.375转换为二进制数是: A. 11111010110.011 B. 1101011111.11 C. 11111010110.11 D. 1101011111.011 10. TTL或非门多余输入端的处理是: A. 悬空 B. 接高电平 C. 接低电平 D.接”1” 二.填空题(每小题2分,共20分) 1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。 2. 写出四种逻辑函数的表示方法: __________________________________________________________ _____; 3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑; 4. 把JK触发器改成T触发器的方法是_____________。 5. 组合逻辑电路是指电路的输出仅由当前的_____________决定。 6. 5个地址输入端译码器,其译码输出信号最多应有 _____________个。 7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做 _____________。 8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。 9.N个触发器组成的计数器最多可以组成_____________进制的计数器。 8. 基本RS触发器的约束条件是_____________。 三.电路分析题(36分)

相关文档
最新文档