数字电路逻辑符号+书

数字电路逻辑符号+书
数字电路逻辑符号+书

幻灯片1

逻辑符号和真值表

BUFFER 缓冲器

INVERTER 倒相器

AND 与门

NAND 与非门

OR 或门

NOR 或非门

XOR 异或门

XNOR 同或门

数字逻辑可以用标准逻辑符号和相应的真值表来描述。电子公司已经制造出能够实现以上每种功能的晶体管集成芯片。水平线代表输入或输出端(上面的例子中从左向右读)。在右边图中,输出侧的小圆圈表示取反(在输出端执行逻辑非操作)。

幻灯片2

Boolean Algebra 布尔代数

逻辑电路的动作可以按照布尔逻辑来理解。我们将主要使用上面的三种逻辑运算。首先别忘了,这里的“0”代表假,“1”代表真。

“与”运算用一个点表示(通常可以省去),它看起来并不陌生;“或”运算则不然,它用运算符“+”表示,但是应当注意,“真”或“真”还是真。

“非”运算很简单,它只是求反。在状态上面加一条横线来表示“非运算”。

我们偶尔也会用到“异或”运算。“异或”运算符和“或”运算符很相似,只是在“+”号的外边加个圈来表示。“真”异或“真”为“假”。

幻灯片3

上图为逻辑门符号及其逻辑表达式

我们也可以用布尔代数表达式来表示这些逻辑门。注意:与门和或门的输入可以扩展成超过两个,实际上,它们的输入端数目可以是任意的。

幻灯片4

一旦用惯了,布尔代数就很简单,但这需要费些时日才行。上面直接给出了一组恒等式。左边的一列大家可能不难理解(只要按照真和假来判断),而第右边的一列则全都可以推算出来,不用特别取去记它们。

幻灯片5

DeMorgan定理可能是其中最重要的恒等式,它不能马上被理解。让我们来看一下它的正确性。

注意:DeMorgan定理使得这样一个概念具体化起来,即可以有多种途径来实现同一个真值表。,在后面我们将要证明,实际上所有的逻辑都可以只用“与非门”来实现(尽管通常这不是最简便的方法)。注意,小圆圈代替了倒相器,它使器件的输入和输出倒相。。

幻灯片6

这是DeMorgan定律的另一种形式,它将一个与门电路变换为或门电路。由于所有的逻辑电路都可以用“与非门”来构造,而“与非门”又可以映射为“或非门”,因此所有的逻辑电路也都可以单独用“或非门”来构成。

幻灯片7

写出它的真值表,并验证:简单地把全部输入和输出倒相并不能获得相同的逻辑功能。

幻灯片8

现在我们再多看一些Morgan定律的表述形式。

幻灯片9

小圈变换步骤

1)把与门变成或门;或把或门变成与门。

2)再将所有输入和输出端倒相。

尽管不像DeMorgan定理形式那样数学化和优美,但是它的应用很广。

幻灯片10

以上的形式可以推广到任意数目的输入端。

幻灯片11

前面说过,所有逻辑都可以用与非门来构成,这里给出一些具体的例子。注意,有时将与非门的两个输入端连在一起来组成一个倒相器。

幻灯片12

用与非门构成的不同逻辑电路。

幻灯片13

上图的上部采用与非门做使能门;下部采用或门做使能门。

数字逻辑电路的应用之一就是对信号的传输起使能作用。

在这里,时钟信号是要传输的信号,而“与门”或“或门”则作为使能门来控制是否进行传输。注意,当使能端处于地位时,两个电路的动作和输出状态不同。

与或非门

可以根据布尔逻辑直接来构建数字电路。着两个电路的逻辑功能一样,左图是对和求积,右图是对积求和。有很多方法可以用来简化逻辑电路(包括软件包)。

幻灯片15

开关

Switch 开关

Select 选择

此图展示了一个多路器(即我们常说的选通器)的基本功能,它有两个输入,输出可以在两输入之间转换。

22a 16-19

到厂商的网站上可以获得他们产品的数据表。请按照如下步骤:

1.登陆Fairchild Semiconductor(公司名)的主页:

https://www.360docs.net/doc/ec267886.html,/

2.点击主页上Site Terms & Conditions 链接或用以下链接

https://www.360docs.net/doc/ec267886.html,/legal/index.html

来查看使用网页的有关条款

3.回到主页

4.在搜索栏,输入产品代码2N5457,选择“产品文件夹和数据表”,选“go”。

你想要2-1选通器的数据列表

5.你有很多选项可供选择(如下载PDF文件,email等等)

选择你喜欢的方式来获得数据表。

幻灯片20

选通器可以扩展成更多的输入。注意,图示情况下每个与门都扩展成三个输入端。入端的数目每增加一个2的幂,就需要给每个与门增加一个输入端。考虑一下如何仅用与门作为使能来构造相同功能的电路?

幻灯片21

当然,反向动作也可以实现。一个多路信号选择器可以将一个信号输送到许多路线中的一路。

幻灯片22

这是另一个复杂芯片,在这里它用来控制一个LED数码显示器。

22a 23-26

登陆到厂商的网站上可以获得产品的数据表。请按照如下步骤操作:

1.登陆Fairchild Semiconductor(公司名)的主页

https://www.360docs.net/doc/ec267886.html,/

2.点击主页上Site Terms & Conditions 链接或用以下链接

https://www.360docs.net/doc/ec267886.html,/legal/index.html

来查看使用网页的有关条款

3.回到主页

4.在搜索栏,输入产品代码 DM7446A或DM7447A,选择“产品文件夹和

数据表”,选“go”。你想要BCD到七段LED 数码显示的译码器数据列表

5.你有很多选项可供选择(如下载PDF文件,email等等)

选择你喜欢的方式来获得数据表。

数字电路与逻辑设计试卷(有答案)

数字电路与逻辑设计(A 卷) 班级 学号 姓名 成绩 一.单项选择题(每题1分,共10分) 1.表示任意两位无符号十进制数需要( )二进制数。 A .6 B .7 C .8 D .9 2.余3码10001000对应的2421码为( )。 A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。 A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。 A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++?+=的反函数为( )。 A. E )]E D (C C [A F ?++= B. E )E D (C C A F ?++= C. E )E D C C A (F ?++= D. E )(D A F ?++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。 A. 与门 B. 或门 C. 非门 D. 与非门 7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。 图1 A. 或非门 B. 与非门 C. 异或门 D. 同或门 8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。 A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。 A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。 A .2 B. 3 C. 4 D. 5 二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记

模拟数字电路基础知识

第九章 数字电路基础知识 一、 填空题 1、 模拟信号是在时间上和数值上都是 变化 的信号。 2、 脉冲信号则是指极短时间内的 电信号。 3、 广义地凡是 规律变化的,带有突变特点的电信号均称脉冲。 4、 数字信号是指在时间和数值上都是 的信号,是脉冲信号的一种。 5、 常见的脉冲波形有,矩形波、 、三角波、 、阶梯波。 6、 一个脉冲的参数主要有 Vm 、tr 、 Tf 、T P 、T 等。 7、 数字电路研究的对象是电路的输出与输入之间的逻辑关系。 8、 电容器两端的电压不能突变,即外加电压突变瞬间,电容器相当于 。 9、 电容充放电结束时,流过电容的电流为0,电容相当于 。 10、 通常规定,RC 充放电,当t = 时,即认为充放电过程结束。 11、 RC 充放电过程的快慢取决于电路本身的 ,与其它因素无关。 12、 RC 充放电过程中,电压,电流均按 规律变化。 13、 理想二极管正向导通时,其端电压为0,相当于开关的 。 14、 在脉冲与数字电路中,三极管主要工作在 和 。 15、 三极管输出响应输入的变化需要一定的时间,时间越短,开关特性 。 16、 选择题 2 若一个逻辑函数由三个变量组成,则最小项共有( )个。 A 、3 B 、4 C 、8 4 下列各式中哪个是三变量A 、B 、C 的最小项( ) A 、A B C ++ B 、A BC + C 、ABC 5、模拟电路与脉冲电路的不同在于( )。 A 、模拟电路的晶体管多工作在开关状态,脉冲电路的晶体管多工作在放大状态。 B 、模拟电路的晶体管多工作在放大状态,脉冲电路的晶体管多工作在开关状态。 C 、模拟电路的晶体管多工作在截止状态,脉冲电路的晶体管多工作在饱和状态。 D 、模拟电路的晶体管多工作在饱和状态,脉冲电路的晶体管多工作在截止状态。 6、己知一实际矩形脉冲,则其脉冲上升时间( )。 A 、.从0到Vm 所需时间 B 、从0到2 2Vm 所需时间 C 、从0.1Vm 到0.9Vm 所需时间 D 、从0.1Vm 到 22Vm 所需时间 7、硅二极管钳位电压为( ) A 、0.5V B 、0.2V C 、0.7V D 、0.3V 8、二极管限幅电路的限幅电压取决于( )。 A 、二极管的接法 B 、输入的直流电源的电压 C 、负载电阻的大小 D 、上述三项 9、在二极管限幅电路中,决定是上限幅还是下限幅的是( ) A 、二极管的正、反接法 B 、输入的直流电源极性 C 、负载电阻的大小 D 、上述三项 10、下列逻辑代数定律中,和普通代数相似是( ) A 、否定律 B 、反定律 C 、重迭律 D 、分配律

数字电路与逻辑设计II答案(A卷)

华南农业大学期末考试试卷(A卷) 2005学年第二学期考试科目:数字电路与逻辑设计Ⅱ_ 考试类型:(闭卷)考试时间: 120__ 学号姓名年级专业____________ 一.选择题(下列每题有且仅有一个正确答案,每题2分,共20分)1.N个触发器可以构成能寄存位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N 2.一个触发器可记录一位二进制代码,它有个稳态。 A.0 B.1 C.2 D.3 E.4 3.存储8位二进制信息要个触发器。 A.2 B.3 C.4 D.8 4.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。 A.4 B.5 C.9 D.20 5.下列逻辑电路中为时序逻辑电路的是。 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 6.N个触发器可以构成最大计数长度(进制数)为的计数器。 N A.N B.2N C.N2 D.2 7.N个触发器可以构成能寄存位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N 8.五个D触发器构成环形计数器,其计数长度为。 A.5 B.10 C.25 D.32 9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用级触发器。 A.2 B.3 C.4 D.8 10.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

A.1 B.2 C.4 D.8 11.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需片。 A.3 B.4 C.5 D.10 12.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用个触发器。 A.2 B.3 C.4 D.10 13.随机存取存储器具有功能。 A.读/写 B.无读/写 C.只读 D.只写 14.只读存储器ROM在运行时具有功能。 A.读/无写 B.无读/写 C.读/写 D.无读/无写 15.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容。 A.全部改变 B.全部为0 C.不可预料 D.保持不变 16.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容。 A.全部改变 B.全部为1 C.不确定 D.保持不变 17.一个容量为512×1的静态RAM具有。 A.地址线9根,数据线1根 B.地址线1根,数据线9根 C.地址线512根,数据线9根 D.地址线9根,数据线512根 18.PROM的与陈列(地址译码器)是。 A.可编程阵列 B.不可编程阵列 C.可编程阵列 D.不可编程阵列 19.PROM和PAL的结构是。 A.PROM的与阵列固定,不可编程 B. PROM与阵列、或阵列均不可编程 C.PAL与阵列、或阵列均可编程 D. PAL的与阵列可编程 20.PLD器件的基本结构组成有。 A. 与阵列 B.或阵列 C.输入缓冲电路 D.输出电路 21.只可进行一次编程的可编程器件有。 A.PAL B.GAL C.PROM D.PLD 22.可重复进行编程的可编程器件有。 A.PAL B.GAL C.PROM D.ISP-PLD 23.全场可编程(与、或阵列皆可编程)的可编程逻辑器件有。 A.PAL B.GAL C.PROM D.PLA 24.

数字电路与逻辑设计试卷 (1)

《数字逻辑电路》习题及参考答案 一、单项选择题 1.下列四个数中最大的数是( B ) A.(AF)16 B.(001010000010)8421BCD C.(10100000)2 D.(198)10 2.将代码(10000011)8421BCD 转换成二进制数为( B ) A.(01000011)2 B.(01010011)2 C.(10000011)2 D.(000100110001)2 3.N 个变量的逻辑函数应该有最小项( C ) A.2n 个 B.n2 个 C.2n 个 D. (2n-1)个 4.下列关于异或运算的式子中,不正确的是( B ) A.A ⊕ A=0 B. A ⊕A =0 C.A ⊕ 0=A D.A ⊕ 1= A 5.下图所示逻辑图输出为“1”时,输入变量( C ) ABCD 取值组合为 A.0000 B.0101 C.1110 D.1111 6.下列各门电路中,( B )的输出端可直接相连,实现线与。 A.一般TTL 与非门 B.集电极开路TTL 与非门 C.一般CMOS 与非门 D.一般TTL 或非门 7.下列各触发器中,图( B )触发器的输入、输出信号波形图如下图所示。 8.n 位触发器构成的扭环形计数器,其无关状态数有( B )个。 A.2n-n B.2n-2n C.2n D.2n-1

n 9.下列门电路属于双极型的是 ( A ) A.OC 门 B.PMOS C.NMOS D.CMOS 10.对于钟控 RS 触发器,若要求其输出“0”状态不变,则输入的 RS 信号应为( A ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 11.下列时序电路的状态图中,具有自启动功能的是( B ) 12.多谐振荡器与单稳态触发器的区别之一是( C ) A.前者有 2 个稳态,后者只有 1 个稳态 B.前者没有稳态,后者有 2 个稳态 C.前者没有稳态,后者只有 1 个稳态 D.两者均只有 1 个稳态,但后者的稳态需要一定的外界信号维持 13.欲得到 D 触发器的功能,以下诸图中唯有图( A )是正确的。 14.时序逻辑电路的一般结构由组合电路与( B )组成。 A .全加器 B .存储电路 C .译码器 D .选择器 15.函数 F= AB +AB 转换成或非-或非式为( B ) A. A + B + A + B B. A + B + A + B C. AB + AB D. A + B + A + B 16.图示触发器电路的特征方程 Q n+1 =( A ) A.T Q + TQ n B. TQ +TQ n n C. Q

数字电路与逻辑设计试题四及答案

《数字集成电路基础》试题四 (考试时间:120分钟) 班级: 姓名: 学号: 成绩: 一、 填空题(共30分) 1. PN 结具有单向导电性。正向偏置时,多子以 __________________运动为主,形成正向电流;反向偏置时,少子____________________运动形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、_____、_____。 3. 除去高、低电平两种输出状态外,三态门的第三态输出称为________状态。 4. 十进制数238转换成二进制数是______;十六进制数是_______。 5. 组合逻辑电路不存在输出到输入的________通路,因此其输出状态不影响输入状态。 6. 对于上升沿触发的D 触发器,它的次态仅取决于CP ______沿到达时________的状态。 7. 同步RS 触发器的特性方程为Q n+1=____________;约束方程为_________。 8. 下图所示电路中,Y 1 =__________;Y 2 =____________;Y 3 二、选择题(共 15分) B V C C Y 1

1. 下列函数中,是最小项表达式形式的是_________ A. Y=A+BC B. Y 2 =ABC+ACD C. Y=AB C+ABC D. Y=A BC+ABC 2. 对于四位二进制译码器,其相应的输出端共有________ A . 4个 B. 16个 C. 8个 D. 10个 3.用8421码表示的十进制数45,可以写成__________ A . 45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.属于组合逻辑电路的是___________ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.某计数器的状态转换图如下,其计数的容量为______ A . 八 B. 五 C. 四 D. 三 三、化简下列逻辑函数,写出最简与或表达式(共15分) 1. Y 1=AB +AC +A BC 2. Y 2=Σm (0,2,3,4,5,7) 3. Y 3见图

常用数字集成电路管脚排列及逻辑符号

常用数字集成电路管脚排列及逻辑符号
图 D-1 74LS00 四 2 输入与非门
图 D-2 74LS01 四 2 输入与非门(OC)
图 D-3 74LS02 四 2 输入或非门
图 D-4 74LS04 六反相器
图 D-5 74LS08 四 2 输入与门
图 D-6 74LS10 三 3 输入与非门
图 D-7 74LS20 双 4 输入与非门
图 D-8
R
74LS32 四 2 输入或门
S
Q
S R Q
R Q S
R
S
Q
图 D-9 74LS54 4 路 2-2-2-2 输入与或非门
图 D-10 74LS74 双上升沿 D 型触发器
图 D-11 74LS86 四 2 输入异或门
图 D-12
74LS112 双下降沿 J-K 触发器

图 D-13 74LS126 四总线缓冲器
图 D-14
74LS138 3 线-8 线译码器
图 D-15 74LS148 8 线-3 线优先编码器
图 D-16 74LS151 8 选 1 数据选择器
图 D-17 74LS153 双 4 选 1 数据选择器
图 D-18 74LS161 4 位二进制同步计数器
图 D-19 74LS194 4 位双向移位寄存器
图 D-20 74LS196 二-五-十进制计数器
图 D-21 74LS283 4 位二进制超前进位全加器
图 D-22
74LS290 二-五-十进制计数器
图 D-23
CD4011B 四 2 输入与非门
图 D-24 CD4081 四 2 输入与门

专升本《数字电路与逻辑设计》_试卷_答案

专升本《数字电路与逻辑设计》 一、(共75题,共150分) 1. 十进制数用二进制表示应为:()(2分) B.1100.11 C. 标准答案:B 2. 无符号位的十六进制数减法(A9)l6-(8A)16=()(2分) A.(19)16 B.(1F)l6 C.(25)16 D.(29)16 标准答案:B 3. 十进制数15用2421 BCD 码可以表示为()。(2分) .01001000 C 标准答案:C 4. 8421 BCD码对应的二进制数为 ( ) (2分) B.110011.10 C. 标准答案:B 5. 二进制数-0110的反码是(最高位是符号位)()(2分) .11001 C 标准答案:B 6. 如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()(2分)标准答案:A 7. 四个变量可以构成多少个最小项()(2分) 个个个个 标准答案:D 8. 逻辑函数Y=可化简为:( ) (2分)A. B. +AB +AC 标准答案:D 9. 逻辑函数F(A,B,C) = AB+BC+AC的标准表达式是( ) (2分) A.∑m(3,5,6,7) B.∑m(0,1,2,4) C.∏m(1,3,5,7) D.∑M(0,2,4,6) 标准答案:A 10. 函数,则其反函数( ) (2分)A. B. C. D. 标准答案:B 11. 逻辑函数等于()(2分) A. 标准答案:B 12. 三变量构成的逻辑函数的最小项m1和最小项m7一定满足( ) (2分) A. B.

C. D. 标准答案:C 13. 下图为OC门组成的线与电路其输出F为(2分) C. D. 标准答案:B 14. 要求RS触发器(R、S均为高电平有效)状态由0 →1,其输入信号为()。(2分)=01 =1 C=d0 =10 标准答案:A 15. JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:( ) (2分) B.0 C.不变 D.与现态相反 标准答案:D 16. 设计—个1位十进制计数器至少需要多少个触发器( ) (2分) 个个个个 标准答案:B 17. T型触发器当时钟脉冲输入时,其输出状态()(2分) A.保持不变 B.在T=1时会发生改变 C.等于输入端T的值 D.随时间改变 标准答案:B 18. 移位寄存器74194工作在左移串行输入方式时,S1 S0的取值为( ) (2分) .01 C 标准答案:C 19. LED共阴极七段显示器可由下列哪一个IC来推动七字节较适宜()(2分) .7447 C 标准答案:C 20. 电源电压为+12V的555集成定时器中放电三极管工作在截止状态,输出端OUT为1时,其TH 和TR的输入电压值分别为 ( ) (2分) A., 和TR 均大于 C., 和TR 均小于 标准答案:A 21. 逻辑函数,是F的对偶函数,则()。(2分) A. B. C. D. 标准答案:A,C,D 22. 下列逻辑表达式中正确的有()。(2分) A. B. C. D. 标准答案:B,C,D

数字电路和模拟电路的区别

什么是数字电路? 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二值数据的数字电路。 数字电路的特点 1,电路结构简单,稳定可靠。数字电路只要能区分高电平和低电平即可,对元件的精度要求不高,因此有利于实现数字电路集成化。 2,数字信号在传递时采用高,低电平两个值,因此数字电路抗干扰能力强,不易受外界干扰。 3,数字电路不仅能完成数值运算,还可以进行逻辑运算和判断,因此数字电路又称为数字逻辑电路或数字电路与;=逻辑设计。4,数字电路中元件处于开关状态,功耗较少。 由于数字电路具有以上特点,故发展十分迅速,在计算机、数字通信、数字仪器及家用电器等技术领域中得到广泛的应用。 什么是模拟电路? 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。模拟信号是关于时间的函数,是一个连续变化的量。数字信号则是离散的量。举个简单的例子:要想从远方传过来一段由小变大的声音,用调幅、模拟信号进行传输(相应的应采用模拟电路),那么在传输过程中的信号的幅度就会越来越大,因为它是在用电信号的幅

度特性来模拟声音的强弱特性。但是如果采用数字信号传输,就要采用一种编码,每一级声音大小对应一种编码,在声音输入端,每采一次样,就将对应的编码传输出去。可见无论把声音分多少级,无论采样频率有多高,对于原始的声音来说,这种方式还是存在损失。不过,这种损失可以通过加高样频率来弥补,理论上采样频率大于原始信号的频率的两倍就可以完全还原了。 数字集成电路:主要是针对数字信号处理的模块。如;计算机里的2近制、8近制、10近制、16近制的数据进行处理的集成模块。数字集成电路的运行以开关状态经行运算,它的精度高适合复杂的计算。模拟集成电路:主要是针对模拟信号处理的模块。如;话筒里的声音信号,电视信号和VCD输出的图象信号、温度采集的模拟信号和其它模拟量的信号处理的集成模块。模拟集成电路工作在晶体管的三角放大区。(1)电路处理的是连续变化的模拟量电信号(即其幅值可以是任何值)。(2)信号的频范围往往从直流一直可以延伸到高频段。(3)模拟集成电路中的无器件种类多,除了数字集成电路中大量采用的NPN管及电阻外,还采用了PNP管,场效应晶体管,高精度电阻等。(4)除了应用于低电压电器中的电路处,大多数模拟集成电路的电源电压较高,输出级模拟集成电路的电源电压可达几十伏以上。(5)具有内繁外简的电路形式。充分发挥了集成电路的工艺特点和便于应用的特点 另外,数字电路和模拟电路的区别还有:

数字电路与逻辑设计模拟试卷一

北京语言大学网络教育学院 《数字电路与逻辑设计》模拟试卷一 注意: 1、试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。 2、请各位考生注意考试纪律,考试作弊全部成绩以零分计算。 3、本试卷满分100分,答题时间为90分钟。 4、本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。 一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、下列四个数中,最大的数是()。 [A] (AF)16[B] (001010000010)8421BCD [C] (10100000)2[D] (198)10 2、触发器有两个稳态,存储8位二进制信息要()个触发器。 [A] 2 [B] 8 [C] 16 [D] 32 3、下列门电路属于双极型的是()。 [A] OC门[B] PMOS [C] NMOS [D] CMOS 4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()。 [A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X 5、以下各电路中,()可以产生脉冲定时。 [A] 多谐振荡器[B] 单稳态触发器 [C] 施密特触发器[D] 石英晶体多谐振荡器 6、下列逻辑电路中为时序逻辑电路的是()。 [A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器 7、同步时序电路和异步时序电路比较,其差异在于后者()。 [A] 没有触发器[B] 没有统一的时钟脉冲控制 [C] 没有稳定状态[D] 输出只与内部状态有关 8、当用专用输出结构的P A L设计时序逻辑电路时,必须还要具备有()。 [A] 触发器[B] 晶体管[C] M O S管[D] 电容 9、当用异步I/O输出结构的P A L设计逻辑电路时,它们相当于()。 [A] 组合逻辑电路[B] 时序逻辑电路 [C] 存储器[D] 数模转换器 10、要构成容量为4K×8的RAM,需要()片容量为256×4的RAM。 [A] 2 [B] 4 [C] 8 [D] 32

模拟电路与数字电路期末复习试卷

模拟电路试卷一 一.填空题 1.PN结未加外部电压时,扩散电流漂流电流,加正向电压时,扩散电流漂流电流,其耗尽层;加反向电压时,扩散电流漂流电流,其耗尽层。 2.三极管工作在饱和区时,发射结为,集电结为,工作在放大区时,发射结为,集电结为,此时,流过发射结的电流主要是,流过集电结的电流主要是。 3.场效应管属于控制器件。场效应管从结构上分成 和两大类型。 4.绝缘栅型场效应管又分为和,两者区别是。 5.若希望减小放大电路从信号源索取的电流,应采取反馈;若希望取得较强的反馈作用而信号源内阻又很大,应采用反馈;当负载变化时,若希望输出电流稳定。应采用反馈。 6.某负反馈放大电路的闭换放大倍数A f=100,当开环放大倍数A变化+10%时,A f的相对变化量在+0.5%以内,则这个放大电路的开环放大倍数A,反馈系数为。 二.选择题 1.温度升高后,在纯净的半导体中() A.自由电子和空穴数目都增多,且增量相同 B.空穴增多,自由电子数目不变 C.自由电子增多,空穴不变 D.自由电子和空穴数目都不变 2.如果PN结反向电压的数值增大(小于击穿电压),则() A.阻当层不变,反向电流基本不变 B.阻当层变厚,反向电流基本不变 C.阻当层变窄,反向电流增大 D.阻当层变厚,反向电流减小 3.某放大电路在负载开路时的输出电压为4V,接入3kΩ的负载电阻后输出电压降为3V,这说明放大电路的输出电阻为() A.10kΩ B.2kΩ C.1kΩ D.0.5kΩ 4.在放大电压信号时,通常希望放大电路的输入电阻和输出电阻分别为() A.输入电阻小,输出电阻大 B.输入电阻小,输出电阻小 C.输入电阻大,输出电阻小 D.输入电阻大,输出电阻大 5.场效应管主要优点() A.输出电阻小 B.输入电阻大 C.是电流控制 D.组成放大电路时电压放大倍数大 6.在负反馈放大电路中,当要求放大电路的输入阻抗大,输出阻抗小时,应选用的反馈类型()。

数字与模拟电路设计技巧

数字与模拟电路设计技巧 模拟与数字技术的融合 由于IC与LSI半导体本身的高速化,同时为了使机器达到正常动作的目的,因此技术上的跨越竞争越来越激烈。虽然构成系统的电路未必有clock设计,但是毫无疑问的是系统的可靠度是建立在电子组件的选用、封装技术、电路设计与成本,以及如何防止噪讯的产生与噪讯外漏等综合考量。机器小型化、高速化、多功能化使得低频/高频、大功率信号/小功率信号、高输出阻抗/低输出阻抗、大电流/小电流、模拟/数字电路,经常出现在同一个高封装密度电路板,设计者身处如此的环境必需面对前所未有的设计思维挑战,例如高稳定性电路与吵杂(noisy)性电路为邻时,如果未将噪讯入侵高稳定性电路的对策视为设计重点,事后反复的设计变更往往成为无解的梦魇。模拟电路与高速数字电路混合设计也是如此,假设微小模拟信号增幅后再将full scale 5V的模拟信号,利用10bit A/D转换器转换成数字信号,由于分割幅宽祇有4.9mV,因此要正确读取该电压level并非易事,结果造成10bit以上的A/D转换器面临无法顺利运作的窘境。另一典型实例是使用示波器量测某数字电路基板两点相隔10cm的ground电位,理论上ground电位应该是零,然而实际上却可观测到4.9mV数倍甚至数十倍的脉冲噪讯(pulse noise),如果该电位差是由模拟与数字混合电路的grand所造成的话,要测得4.9 mV的信号根本是不可能的事情,也就是说为了使模拟与数字混合电路顺利动作,必需在封装与电路设计有相对的对策,尤其是数字电路switching时,ground vance noise不会入侵analogue ground的防护对策,同时还需充分检讨各电路产生的电流回路(route)与电流大小,依此结果排除各种可能的干扰因素。以上介绍的实例都是设计模拟与数字混合电路时经常遇到的瓶颈,如果是设计12bit以上A/D转换器时,它的困难度会更加复杂。 虽然计算机计算速度很快,不过包含身边物理事象在内的输入数据都是模拟数据,因此必需透过计算机的A/D转换器,将模拟信号转换成为数字信息,不过模拟的输出信号level比数位信号低几个位数,一旦遇到外部噪讯干扰时,模拟信号会被 噪讯盖住,虽然模拟在恒时微小变化量上具有非常重要的意义,不过若被外部噪讯掩盖时就不具任何价值,尤其是温度、湿度、压力等模拟量是模拟信耗的基础,它对微弱的模拟电路具有决定性的影响。为配合数字机器高速化的趋势,今后对 高速模拟化技术的要求会越来越高。如图1所示随着数字高速化,数字信号也越来越近似模拟信号波形,为了忠实传送如此的信号必需使用模拟式的思维来往处理,也就是说高速化时代数字设计者必需同时需兼具模拟素养。

数字电路逻辑设计试卷

数字电路逻辑设计(A 卷) 一、填空题(本大题共22分) 1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制 数 。 2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。 3、(本小题4分)逻辑函数BD AD B A D A F +++=))((的反演式为 ;对偶式为 。 4、(本小题2分)三输入端TTL 与非门如图所示,图中A 点的电位为 F 点的电位为 。 5、(本小题3分)八选一数据选择器电路如图,该电路实现的逻辑函数是F= 。 6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。 +5V 0.3V F A & 2K Ω 3K Ω 八选一数据选择器 A 0 A 1 A 2 D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 F A B “1” Q 0 Q 1 Q 2 Q 3

7、(本小题3分)逻辑函数AC C B B A F+ + =,它的与非表达式为F= ;与或非表达式为F= ;或非—或非表达式为F= 。 8、(本小题2分)用555设计的多谐振荡器,要求振荡周期T=1~10s,电容C=100μF。则电阻R的 范围是。 二、(本题10分)图示电路中,A、B是输入数据变量,C3、C2、C1、C0是控制变量。写出输出Y的逻 辑表达式,并说明该电路C3、C2、C1、C0为不同控制状态时是何种功能电路? 三、(本题8分)写出图示ROM阵列输出函数的逻辑表达式,列出真值表,说明逻辑功能。 四、(本题8分)用3线—8线译码器和必要的门电路实现逻辑函数。 (,,) F A B C ABC BC A C =++ 五、(本题10分)已知JK信号如图所示,请分别画出主从JK触发器和负边沿JK触发器的输出波形。设 触发器初始状态为0。 1 A0 1 A1 1 A2 F1 F0 CP J

2020年7月全国模拟电路与数字电路自考试题及答案解析.docx

??????????????????????精品自学考料推荐?????????????????? 全国 2019 年 7 月高等教育自学考试 模拟电路与数字电路试题 课程代码: 02314 一、单项选择题(本大题共19 小题,每小题 1 分,共 19 分) 在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。 1.图示电路中,U AB、 I AB分别为() A. -2V , -1A B. -2V , 1A C. 2V , 1A D. 0V , 0A 2.图示电路中,元件 A 为负载,则电流I 为() P A.U P B.U P C. ( U ) ( P) D.U 3.电路如图示,则a、 b 两点间的电位关系为() A.V a >V b B.V a-V b=-U 1+U 2 C.V a=V b D.V a-V b=U 1-U 2 4.图示电路中, A 点电位 V A为() A.-7V B.0V C.-6V D.14V 5.下列叙述正确的是() A.叠加原理适用于任何电路 B.线性电路中的电压、电流和功率都可以叠加 1

C.叠加原理只适用于线性电路中电流或电压的计算,不能用来计算功率 D.叠加原理只能用来计算线性电路中的电流 6.在纯电容交流电路中,以下关系式正确的是( U C A.X C=i U C C.-jX C=I 7.已知一交流电路的电压U =220 () A.纯电感电路 C.纯电容电路 8.反映硅稳压管稳压性能好环的技术参数是( A. 稳定电压 U Z C.最小稳定电流I Zmin ) C B U C =C D.U C=-jIX C 电流 I = 10该电路负载的性质为 B.阻容性电路 D.阻感性电路 ) B. 最大稳定电流I Zmax D. 动态电阻r z 9.一单管放大电路输入为正弦信号,输出波形如图所示,则该放大器产生了() A.交越失真 B.饱和失真 C.截止失真及饱和失真 D.截止失真 10.需要一个阻抗变换电路,要求输入电阻小,输出电阻大,应选下列哪种负反馈放大电路 () A. 电流并联 B. 电流串联 C.电压并联 D. 电压串联 11.图示的负反馈放大电路中,其级间反馈是下列哪种类型负反馈() A.电流并联 B.电压并联 C.电流串联 D.电压串联 12.在 RC 正弦波振荡器中起稳幅作用的元件,为负反馈回路中反馈电阻,其阻值与其中的 电流应具有的条件为() A. 阻值随电流增大而增大 B. 阻值始终稳定,不随电流而变 C.阻值随电流增大而减小 D. 无论阻值如何改变,电流始终稳定 13.在甲乙互补对称功放电路中,为了改善交越失真,应() 2

(完整版)数字电路试题汇总

逻辑门电路(158) 一、填空题3.1 4.3.1. 1.与门是反向逻辑门。 (× ) 2.或非门是反向逻辑门。 ( √ ) 3.当一个逻辑门被禁止时,它被激活,允许将一个信号传到输出端。(× ) 4.当一个二输入与门被一个输入端的逻辑0信号禁止时,它的另一个输入端将成为无关输入。( √ ) 5.逻辑门对与门而言是一个 禁止信号 6.逻辑门对与门而言是一个 使能信号 7.对于一个二输入或非门而言,如果A =0,B =1,则输出电平应该是输入 逻辑0 8.数字电路中的三极管在( )区只是一种过渡状态。 放大区 9.影响二极管开关速度的主要因素是由于( )时间的存在。 P N 结内部结电容 10.正逻辑或门可以是负逻辑( )门电路。 与 11.在数字电路中,晶体三极管工作在( )状态。 开关 12.正逻辑的约定是高电平为0,低电平为1 。 (× ) 13.用双极性三极管组成开关电路其饱和工作状态的条件是( A )。 A.β/I I CS B > B.V V BE 6.0= C.I I C B < D. I I B ceo ≤ 14.在数字电路中,高电平代表逻辑“1”状态,低电平代表逻辑“0”状态。 (×) 15.与条件语句中至少需要( )个条件。2

16.或条件语句中至少需要()个条件。2 17.4输入与门有()种可能的输入状态组合。16 18.对于5输入与门,其真值表有()行。32 19.与门使用矩形符号表示时,其标志符是()。& 20.对于4输入或门而言,有()种可能的输入状态组合。16 21.5输入或门的真值表有()列。5 22.或门使用矩形符号表示时,其标志符是()。≥1 23.非门有()个输入。1 24.非门使用矩形符号表示时,其标志符是()。1 25.与逻辑门相关的两种错误是()。开路或短路 26.I C中常见的内部错误是()。开路 27.如果向与非门输入数字波形,则什么情况下输出为低电平? 答案:当所有输入都是高电平时,与非门输出为低电平。 28.对于5输入的与非门,有()种可能的输入状态组合。32 29.对于4输入与非门,其真值表有()列。5 30.对于8输入与非门,所有可能的输入状态组合有()组输入状态能够输 出低电平。一组 31.什么情况下或非门的输出为逻辑低电平? 答案:只要有一个或多个输入为高电平,则或非门输出为低电平 32 .对于4输入的或非门,有()种可能的输入状态组合。16 33.对于5输入与或非门,其真值表有()行。32 34.如果向或非门输入数字波形,则什么情况下输出为低电平? 答案:任有一个输入波形为高电平时,或非门输出为低电平。 35.或门和非门应该如何连接才能搭建出或非门? 答案:把或非门的输出端接到非门的输入端 36.如何正确连接未使用的与非门输入? 答案:通过上拉电阻将未使用的与非门输入接到V C C. 37.如何正确连接未使用的或非门输入? 答案:将未使用的或非门输入接到地。 38.什么是“上拉”电阻? 答案:上拉电阻是将某点与V C C连接起来的电阻,它使得该点为高电平。 39.I C门中较常见的是()。开路

《数字电路逻辑设计》期末考试题4

《数字电路》期末考试题四 班级: 学号: 姓名: 成绩: 一、填空题:(每空1分,共27分) 1、数字电路中最基本的三种逻辑运算是 、 和 。 2、一个逻辑函数,如果有n 个变量,则有 个最小项;任何一个逻辑函数可以化成一组 之和表达式,称为 表达式。 3、数据比较器的逻辑功能是对输入的 个数据进行比较,它有 、 和 三个输出端。 4、描述一个时序逻辑电器的功能,必须使用三个方程式,它们是 、 和 。 5、触发器异步置0,须使S D = ,R D = ,而与 和 无关。(设异步控制端低电平有效)。 6、触发器有 个稳态,它可记录 位二进制码,存储8位二进制信息需要 个触发器。 7、如图(a )所示电路中,CP 脉 冲的频率为2KHZ ,则输出端Q 的 频率为 ;在(b )所示电 路中,CP 脉冲的频率为4KHZ ,则 输出端Q 的频率为 。 8、加法器分 加法器和 加法器两种。 9、八位移位寄存器,串行输入时经 个CP 脉冲后,8位数码全部移入寄存器中;若该寄存器已存满8位数码,欲将其串行输出,则需经 个CP 脉冲后,数码才能全部输出。 10、在某计数器的三 个触发器输出端Q 1Q 2Q 3 观察到如图所示波形, 由波形图可知该计数器 是模 计数器。 二、选择题:(每题2分,共30分) 1、若输入变量A 、B 全都为1时,输出F=0,则其输入与输出的关系是 。 A 、非 B 、与 C 、与非 D 、或 2、在 情况下,函数C B A F ++=运算的结果是逻辑“1”。 A 、全部输入是“0” B 、任一输入是“0” C 、仅一输入是“0” D 、全部输入是“1” 3、逻辑表达式C B A ??= 。 A 、A+B+C B 、 C B A ++ C 、C B A ++ D 、C B A ?? 4、n 个变量的最小项是 。 A 、 n 个变量的积项,它包含全部n 个变量,每个变量可用原变量或反变量 B 、 n 个变量的和项,它包含全部n 个变量,每个变量可用原变量或反变量 C 、 n 个变量的积项,它包含全部n 个变量,每个变量仅为原变量 D 、 n 个变量的和项,它包含全部n 个变量,每个变量仅为反变量 5、最小项D C B A 的逻辑相邻项是 。 A 、ABCD B 、A B C D C 、BCD A D 、D C B A 6、在下列逻辑电路中,不是组合逻辑电路的有 。 A 、译码器 B 、编码器 C 、全加器 D 、寄存器 7、八路数据分配器,其地址输入端有 个。 A 、8 B 、4 C 、3 D 、16 8、JK 触发器在CP 脉冲作用下,欲使Q n+1=Q n ,则输入信号不能为 。 A 、J=K=0 B 、J=Q ,K=Q C 、J=Q ,K=Q D 、J=Q ,K=0 9、一个四位二进制减法计数器的起始值为1001,经过100个CP 脉冲作用后之后的值为 。 A 、1100 B 、0100 C 、1101 D 、0101 10、组合逻辑电路通常由 组合而成。 A 、门电路 B 、触发器 C 、寄存器 D 、计数器 11、两个TTL 或非门构成的基本RS 触发器如右图, 如图R=S=0,则触发器的次态应为 。 A 、置0 B 、置1 C 、Q n+1=Q n D 、?=+1n Q 12、用n 个触发器构成的计数器,可得到的最大计数长度(即计数模)为 。 A 、n B 、2n C 、n 2 D 、2n 13、同步时序电路和异步时序电路比较,其差异在于后者 。 A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关 14、下列触发器中没有约束条件的是 。 A 、基本RS 触发器 B 、主从RS 触发器 C 、钟控RS 触发器 D 、边沿D 触发器 15、用计数器产生000101序列,至少需要 个触发器。 A 、2 B 、3 C 、4 D 、8 三、分析题:(共43分) 1、 用卡诺图求函数F (A ,B ,C ,D )=∑)11,10,9,8,6,4,3,2,1,0(m 的最简与或式。(7分)

《数字电路逻辑设计》逻辑函数及其化简练习题

《数字电路逻辑设计》练习题 ---------- 逻辑函数及其化简 一. 用公式证明下列各等式。 1.()= D = +BC+BCD = +D= AB AC B C D AB AC D AB AC B CD AB AC AB AC +++=+++++++原式左边右边 2. A +BC (1+D)++BC =++BC=++BC =BC+BC=+BC=A C A B C D A BC A C A B A C A B A C B A A ?+?+??=+?????原式左边()右边 3. BCD BCD ACD+ABC +A BCD +BC +BCD BC +BD =BCD+A BCD BCD+BCD +ABC +BC +ACD =BCD+A BCD+BD+BC +ACD =BCD+ACD+BCD+BD+BC =BCD+ACD+BD+DC+BC =BCD+BD+DC+BC =C D+B + B D+C =BC+BD+BC= D D BC D D D D D D ++???=+?+???????原式左边()()右边 4. AB B+D CD+BC+A BD+A+CD=1=AB B+D CD BC+A BD A+C+D =AB+ B+D+CD)(B+C C D =(B+C +C D =BC+BD+CD+C+D=1=????????原式左边()++(B+D))+ 右边 二. 写出下列各逻辑函数的最小项表达式及其对偶式、 反演式 的最小项表达式 1. F=ABCD+ACD+BD =m m(0,1,2,3,5,7,8,9,10,13) F*=m(2,5,6,7,8,10,12,13,14,15) ∑=∑∑(4,6,11,12,14,15)F 2. F=AB+AB+BC =m m(0,1,6) F*=m(1,6,7) ∑=∑∑(2,3,4,5,7)F 3. F=AB+C BD+A D =m m(023******* ) F*=m(34511121315) B C +?++∑=∑∑(1,5,6,7,8,9,13,14,15) F ,,,,,,,,,,,, 三. 用公式法化简下列各式 1. F=ABC+A CD+AC =A(BC+C)+A CD=AC AB A CD =C(AD)AB=AC+CD+AB A ??++?++ 2. F=AC D+BC+BD+AB+AC+B C =AC D+BC+BD+AB+AC+BC+B C =AC D+BC+AC+B =AD+C+B ????? 3. F=(A+B)(A+B+C)(A+C)(B+C+D)F*= AB+ABC+AC+BCD = AB+AC+BCD=AB+AC F=(F*)*=(A+B)(A+C)=AC+AB ∴ 4. F=AB+A B BC+B C AB+A B BC+B C AB+A B BC+B C A B C A A F C AB BC C AB B C C ???=?+?=?+?+=++?+=+?+ 5. F=AC+B ()()()()C B AC AC F A C B C ABC ABC AB A C BC C ABC ABC AB C A B C AC BC ++=++++=+?++++=+=+=+ 四. 用图解法化简下列各函数。 1. F=ABC+A CD+AC ?

模拟电路与数字电路的区分

模拟电路与数字电路的区分 模拟电路与数字电路的区分 一、双极型晶体管模拟电路与双极型晶体管数字电路 双极型晶体管模拟电路中,集电极(C)与发射极(E)之间的电流大约为基极(B)与发射极(C)之间电流的数十倍到数百倍,而且该电流不可过大或过小,否则会引起输出信号的严重失真;其集电极电压的大小是一个介于电源电压与地电压(OV)中间的某一个数值。 而在双极型晶体管数字电路中,当基极(B)有信号电流流过时,即当基极(B)处于高电位时,或者按照数字电路中的术语讲,当输入信号为1时,集电极(C)与发射极(E)之间处于导通状态,流过的电流很大,集电极(C)电压等于发射极(E)电压,或者说集电极(C)电压等于地电压(OV),按照数字电路中的术语就是输出为0; 反过来,当基极(B)没有信号电流流过时,即当基极(B)处于低电位时,或者按照数字电路中的术语讲,当输入信号为O 时,集电极(C)与发射极(E)之间处于截止状态,几乎没有电流流过,集电极(C)电压等于电源电压,按照数字电路中的术语就是输出为1,集电极电压只会是OV 和电源电压两种状态中的一种 二、场效应晶体管(FET)构成的数字电路 为了降低数字集成电路的功耗,一般都利用场效应晶体管,将其制作成CMOS(complementarymetal oxide semiconductor,互补式金属氧化物半导体)集成电路。将双极型晶体管数字电路内的双极型晶体管,改换成场效应晶体管(Field Effect Transistor, FET) 后,构成的场效应晶体管数字电路。虽然当我们在场效应晶体管的栅极加上适当电压以后,其源极和漏极之间可以形成与该电压成正比的电流流动,该现象类似于在双极型晶体管电路中发射极和集电极之间会有与基极电流成正比的电流流动一样;但是场效应晶 体管在数字电路中,所利用的仅仅是源极和漏极之间导通与截止两种状态,而不是利用这种源极和漏极之间流动的与栅极电压成正比的电流。源极和漏极之间的导通状态,称为"开",用"1" 或者"ON" 表示;截止的状态,称为"关",用"0"或者"OFF"表示。 不过,在真实的场效应晶体管数字电路中,为了使输出信号更为稳定以及大幅度地降低功耗,采用了另外一个场效应晶体管取代双极型晶体管数字电路中漏极负载电阻的方法。在取代负载电阻所使用的场效应晶体管的栅极上,也施加信号电压,不过其信号电压的相位与原有的场效应晶体管栅极上所加的信号电压相位刚好相反。这时候,虽然当原有的场效应晶体管的输入为"1" 时,即处于导通状态时,输出仍然为"0"; 但是,由于取代负载电阻的场效应晶体管处于截止状态,原有的场效应晶体管中却几乎没有电流流通,也就是消耗的功率微乎其微。反之,当原有的场效应晶体管的输入为"0" 时,即处于截止状态时,输出仍然为"1"; 但是,由于这时候取代负载电阻的场效应晶体管处于导通状态,因而输出端的电压更接近于电源电压。换句话说,其输出端的"0"是更加彻底的"0" ,输出端的勺"是更加彻底的"1" ,因此输出信号更加稳定。正是由于这种低功耗电路的出现,才使得大规模集成电路和超大规模集成电路的制作成为可能。

相关文档
最新文档