QFP(方型扁平式封装技术)

QFP(方型扁平式封装技术)
QFP(方型扁平式封装技术)

QFP

这种技术的中文含义叫方型扁平式封装技术(Plastic Quad Flat Package),该技术实现的CPU芯片引脚之间距离很小,管脚很细,一般大规模或超大规模集成电路采用这种封装形式,其引脚数一般都在100以上。该技术封装CPU时操作方便,可靠性高;而且其封装外形尺寸较小,寄生参数减小,适合高频应用;该技术主要适合用SMT表面安装技术在PCB上安装布线。

目录

减小,适合高频应用;该技术主要适合用SMT表面安装技术在PCB上安装布线。

四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP 是最普及

的多引脚LSI 封装。不仅用于微处理器,门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距有1.0mm、0.8mm、 0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中最多引脚数为304。

japon将引脚中心距小于0.65mm 的QFP 称为QFP(FP)。但现在japon 电子机械工业会对QFP 的外形规格进行

QFP

了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为

QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。

另外,有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱。 QFP 的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂保护环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP(见TPQFP)。在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP 里。引脚中心距

最小为 0.4mm、引脚数最多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqa d)。

什么是QFP

QFP是Quad Flat Package的缩写,是“小型方块平面封装”的意思。QFP封装在早期的显卡上使用的比

QFP

较频繁,但少有速度在4ns以上的QFP封装显存,因为工艺和性能的问题,目前已经逐渐被TSOP-II和BGA所取代。QFP封装在颗粒四周都带有针脚,识别起来相当明显。

QFP封装外形介绍

QFP

QFP封装。这种封装的集成电路引脚较多,一般为20个以上,且多用于高频电路,中频电路、音频电路、微处理器、电源电路等,其外形如图所示。QFP封装

这种技术的中文含义叫方型扁平式封装技术(Plastic Quad Flat Pockage),该技术实现的CPU芯片引脚

QFP

之间距离很小,管脚很细,一般大规模或超大规模集成电路采用这种封装形式,其引脚数一般都在100以上。该技术封装CPU时操作方便,可靠性高;而且其封装外形尺寸较小,寄生参数减小,适合高频应用;该技术主要适合用SMT表面安装技术在PCB上安装布线。

QFP问题

四侧引

QFP

脚扁平封装(QFP)的引脚经常被弯曲,最常见的是28mm和更大的尺寸的零件。金属包装的高质量与惯性似乎倾向于使QFP某种形式的损坏,特别如果矩阵托盘经受任何形式的冲击。

其结果是贻误计划、低装配合格率、和使客户不愉快。把零件送回原处或出去修理,要花去宝贵的时间。可是,你可以用自己修理的方法,经常,零件可回到开始拒绝它的贴片机。

QFP-QFP修理的选择

现在可以买到装备有相机和机械触觉的机器,将元件引脚处理到满足JEDEC标准,但是,其价格可能是一

QFP

个限制。也有公司提供这类服务,但是,成本还是一个问题。

在工厂内部,使用探针和镊子来修理零件可能是一个较简单的方法。你的修理工具也应该包括模板,它是有引脚的焊盘几何形状蚀刻在表面的薄板。这些模板帮助处理引脚和作为最后“行/不行”的标准。真空吸取笔帮助零件处理,完整的修理工具中也需要一块实验室AA级的花岗岩表面平板。

QFP-QFP修理操作

QFP

选一个轻手轻碰和手法稳健的操作员接受培训。在修理之前,决定是否该元件可能挽救。不是所有都可挽救的,引脚可能弯曲太严重,以至于只把它弯回位置都会折断。这些操作应该在防静电工作台上进行,有适当的照明和放大镜。有三到四个屈光镜的带照明的放大镜就可以了。

操作员应该选择一个适当的模板,把它粘贴在平面板上。在模板内以及平面板上应该有足够的空间来处理QFP,因此可能有偏移。元件放入调整模板上。

然后,技术员选择各种工具,应该从粗略的对准到越来越精细的调整。通常操作可能要求镊子来拉出弯曲和扭曲的引脚,进行脚尖与脚跟的调整,平整脚杆和共面性调整。

模板是将引脚排列到适当间距的很好的设备。引脚在其各自的穴内,可移动膝部到位而不移动引脚的其它部分。模板也是最后检查间距的最好工具。平面板,只有0.00002的不平面误差,对脚尖的调整和共面性检查是很有用的。在操作期间,技术员应该尽量减少引脚的进一步弯曲。可是,在某些情况中,可能不得不将一个脚移开来处理另一个脚。应该避免进一步的弯曲,以允许在高疲劳环境下的生存。

QFP-焊接、拆除QFP封装贴片元件的简单方法

首先找一条吸锡线(或某些电缆的屏蔽层),将此线折叠一下,折叠出来的中线没有毛刺,刚好使用。用

QFP

镊子夹起线的头部,用松香浸润中线,然后化锡,线吸饱就可以了。焊芯片时,先将芯片对好位置,用烙铁将对角焊上以固定芯片,然后就镊起吸锡线,用烙铁放在有锡一头的上面,待锡融化后,将线有锡的一头贴上管脚,沿管脚方向划一下即可以将线覆盖部分的管脚焊好,依次将全部管脚焊上即可。最后用酒精擦掉板子上的松香即可。

拆除芯片时,方法同上,不同的是,吸锡线只用松香浸润即可,不需要吸锡。同样的方法滑动一遍,大部分的锡都可以吸完。这时,找一根细铁丝(一般从合股的电源线里拔出,铜丝效果不好),从管脚和芯片封装间的空隙穿过,露出的两头都沿管脚方向弯成九十度,然后,一手拿烙铁,一手拿铁线的任何一头,用烙铁贴近管脚,一边以垂直于管脚方向滑动,一边拉动铁线,就象用线切纸一样,可以很快将芯片焊下。只要保证烙铁温度不太高(如300度),停在芯片某一块的时间不太长(小于5秒),拆下来的芯片都可以再用。

QFP-PBGA与QFP电性能比较

QFP的结构形式因带有引线框(L/F),对设定的电性能无法调整,而BGA 可以通过芯片片基结构的变更,得到所需的电性能。譬如,利用PBGA片基的多层结构,经电源、衬片的强化来降低噪声,实现低感应及阻抗的匹配,这

QFP

在高频领域使用时可发挥良好的效果。QFP的使用,虽然其LCR不存在问题,但随着引线的增加导致布线密度,布线电阻的增加,若要获得多层化形式的LCR/Zo的匹配,BGA结构上的自由度要比QFP大得多,而CSP的小型化形式就更适合高频领域的应用。

QFP采用埋人金属片方式来改善散热性,并尝试通过多层基板提高内在电性能,但QFP的引线框结构形式,设计中欲利用金属线来改变频率特性。必定会产生相应的界限,而阵列形式的BGA外部端子(引线)形状不会发生变形,组装时可大大降低共平面性不良,具优良的贴装性。

BGA唯一的不足是组装焊接后看不见接合点的状况,据国外有关刊物的介绍,BGA刚刚开始在美国使用时,组装后的不良率是很高的。在TBGA投人使用后,很多厂家利用红外线来进行检测.TBGA使用聚酰亚胺作为封装基体,检测时通过红外线的透射性在接合部的载带上加以观察,完好的接点状态是基板焊区与BGA的球型焊料端接合后的鼓起状会在中习部呈现为红外光通不过的黑点,类似于日食图象,球型端子间的短路不良,会在短路部分产生白筋,观察时红外光透不过去,可看到在接点周围也是黑色的。另外,在接合部由球型端高度方向形成的立体焦点深度并不深,如采用照片摄影方式来显示是比较困难的,而利用显微镜下的目测,可得到良好的效果。

QFP-QFP元件的修理

方平包装(QFP, quad flat pack)的引脚经常被弯曲,最常见的是28-mm 和更大的身体尺寸的零件。金属包装的高质量与惯性似乎倾向于使QFP某种形式的损坏,特别如果矩阵托盘经受任何形式的冲击。

QFP

其结果是贻误计划、低装配合格率、和使客户不愉快。把零件送回原处或出去修理,要花去宝贵的时间。可是,你可以用自己修理的方法,经常,零件可回到开始拒绝它的贴片机。

QFP修理的选择

现在可买到装备有相机和机械触觉的机器,将元件引脚处理到满足JEDEC标准,但是,其价格可能是一个限制。也有公司提供这类服务,但是,成本还是一个问题。

在工厂内部,使用探针和镊子来修理零件可能是一个较简单的方法。你的修理工具也应该包括模板,它是有引脚的焊盘几何形状蚀刻在表面的薄板。这些模板帮助处理引脚和作为最后“行/不行”的标准。真空吸取笔帮助零件处理,完整的修理工具中也需要一块实验室AA级的花岗岩表面平板。

QFP修理操作

应该挑选一个轻手轻碰和手法稳健的操作员接受培训。在修理之前,决定是否该元件可能挽救。不是所有都可挽救的,引脚可能弯曲太严重,以至于只把它弯回位置都会折断。这些操作应该在防静电工作台上进行,有适当的照明和放大镜。有三到四个屈光镜的带照明的放大镜就可以了。

操作员应

QFP

该选择一个适当的模板,把它粘贴在平面板上。在模板内以及平面板上应该有足够的空间来处理QFP,因此可能有偏移。元件放入调整模板上。

然后,技术员选择各种工具,应该从粗略的对准到越来越精细的调整。通常操作可能要求镊子来拉出弯曲和扭曲的引脚,进行脚尖与脚跟的调整,平整脚杆和共面性调整。

模板是将引脚排列到适当间距的很好的设备。引脚在其各自的穴内,可移动膝部到位而不移动引脚的其它部分。模板也是最后检查间距的最好工具。平面板,只有0.00002" 的不平面误差,对脚尖的调整和共面性检查是很有用的。

在操作期间,技术员应该尽量减少引脚的进一步弯曲。可是,在某些情况中,可能不得不将一个脚移开来处理另一个脚。应该避免进一步的弯曲,以允许在高疲劳环.

金融策划师

是国际上金融领域最权威和流行的个人理财职业资格。注册金融策划师的主要职责是为个人提供全方位的专业理财建议,保证人们财务独立和金融安全。客户只需要将自己的财产规模、生活质量要求、预期收益目标和风险承受能力等有关信息提供给金融策划师,对方就能制定一套符合个人特征的理财方案,

QFP

通过不断调整存款、股票、债券、基金、保险、动产、不动产等各种金融产品组成的投资组合,设计合理的税务规划,以满足客户长期的生活目标和财务目标。

金融策划师在国际上也是一个新兴的行业,它的主要职责是通过不断调整存款、股票、基金、保险、房产以及汽车等动产和不动产的组成结构,为客户设计合理的理财方案和税务计划,以满足客户长期的生活目标和财务目标。全国政协经济委员会副主任刘鸿儒告诉记者:“我们经过20多年的改革开放,经济发展速度快,个人收入增加,它的支出问题,整个安排问题,就是一个复杂的问题了,怎么样来安排,既增值又安全,这需要一些专家来协助,越复杂,它越需要专家来协助他安排.

QFP[Qualified Financial Planner]金融策划师资格认证,是目前国际官方唯一认可的相关执业资格。

为提高金融机构的竞争力,因此银行、证券、保险、投资、理财、信托等金融机构迫切需要专业的和前瞻性的金融策划知识对其从事理财工作的人员进行专业的培训。所以要培养出既符合国际金融发展新趋势又适合本国国情,既精通金融理论和理财专业知识又具有理财专业技能和营销技巧的本土化理财专业人才。

专业的QFP金融策划师要根据客户实际的资产状况与风险偏好,关注客户的需求和目标,以专业化的金融知识,指导人们理财和制定投资计划,为客户提供全方位的理财计划,为他们寻求最适合的理财方式,包括保险、储蓄、股票、债券、基金等,做到合理投资,规避金融风险,确保人们在复杂环境中的财务独立和金融安全,以满足客户长期的生活目标和财务目标。

开放分类:

接口标准

封装尺寸

0805封装尺寸/0402封装尺寸/0603封装尺寸/1206封装尺寸(转载)电子元器件2010-09-08 21:21:48 阅读656 评论0 字号:大中小订阅 封装尺寸与功率关系: 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 封装尺寸与封装的对应关系 0402=1.0mmx0.5mm 0603=1.6mmx0.8mm 0805=2.0mmx1.2mm 1206=3.2mmx1.6mm 1210=3.2mmx2.5mm 1812=4.5mmx3.2mm 2225=5.6mmx6.5mm 贴片电阻电容常见封装有9种(电容指无级贴片),有英制和公制两种表示方式。英制表示方法是采用4位数字表示的EIA(美国电子工业协会)代码,前两位表示电阻或电容长度,后两位表示宽度,以英寸为单位。我们常说的0805封装就是指英制代码。实际上公制很少用到,公制代码也由4位数字表示,其单位为毫 米,与英制类似。 封装尺寸规格对应关系如下表: 封装尺寸与功率有关通常如下:

关于电容的封装除了上面的贴片封装外,对无极性电容,其封装模型还有RAD类型,例如“RAD-0.1”“RAD-0.2”等,后缀数字表示封装模型中两个焊盘间的距离,单位为英寸。有极的电解电容的封装模型为RB类型,例如从“RB-.2/.4”到“RB-.5/.10”,其后缀的第一个数字表示封装模型中两个焊盘间的距离,第二个数字表示电容外形的尺寸,单位为也是英寸。 电阻:RES1,RES2,RES3,RES4;封装属性为axial系列 无极性电容:cap;封装属性为RAD-0.1到rad-0.4 电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0 电位器:pot1,pot2;封装属性为vr-1到vr-5 二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率) 三极管:常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管) 电源稳压块有78和79系列;78系列如7805,7812,7820等 79系列有7905,7912,7920等 常见的封装属性有to126h和to126v 整流桥:BRIDGE1,BRIDGE2: 封装属性为D系列(D-44,D-37,D-46) 电阻:AXIAL0.3-AXIAL0.7其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3。其中0.1-0.3指电容大小,一般用RAD0.1 电解电容:RB.1/.2-RB.4/.8 其中.1/.2-.4/.8指电容大小。一般<100uF用 RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6 二极管:DIODE0.4-DIODE0.7 其中0.4-0.7指二极管长短,一般用DIODE0.4 发光二极管:RB.1/.2 集成块:DIP8-DIP40, 其中8-40指有多少脚,8脚的就是DIP8 贴片电阻 0603表示的是封装尺寸与具体阻值没有关系,但封装尺寸与功率有关通常来说如下: 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 电容电阻外形尺寸与封装的对应关系是: 0402=1.0mmx0.5mm 0603=1.6mmx0.8mm 0805=2.0mmx1.2mm 1206=3.2mmx1.6mm

芯片常用封装及尺寸说明

A、常用芯片封装介绍 来源:互联网作者: 关键字:芯片封装 1、BGA 封装(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配 LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚 LSI 用的一种封装。封装本体也可做得比 QFP(四侧引脚扁平封装)小。例如,引脚中心距为 1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚 QFP 为 40mm 见方。而且 BGA 不用担心 QFP 那样的引脚变形问题。该封装是美国 Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为 1.5mm,引脚数为225。现在也有一些 LSI 厂家正在开发500 引脚的 BGA。 BGA 的问题是回流焊后的外观检查。 现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国 Motorola 公司把用模压树脂密封的封装称为 OMPAC,而把灌封方法密封的封装称为 GPAC(见 OMPAC 和 GPAC)。 2、BQFP 封装(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和 ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见 QFP)。

LQFP,TQFP,QFP封装尺寸图解及区别之令狐采学创编之欧阳家百创编

LQFP,TQFP,QFP封装尺寸图解及区别 欧阳家百(2021.03.07) 这个型号只有两种封装一种是TQFP32 一种是BGA48 QFP(quad flat package) 四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP 是最普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中最多引脚数为304。 日本电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为 QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。 LQFP 指封装本体厚度为1.4mm的QFP。 TQFP 指封装本体厚度为1.0mm的QFP

BQFP(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用.此封装。引脚中心距0.635mm,引脚数从84到196左右 FQFP(finepitchquadflatpackage) 小引脚中心距QFP。通常指引脚中心距小于0.65mm的QFP(见QFP)。部分导导体厂家采用此名称

元件封装型号及尺寸.

元件封装型号及尺寸 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。是纯粹的空间概念.因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装。像电阻,有传统的针插式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊,成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD 元件放上,即可焊接在电路板上了。 电阻AXIAL 无极性电容RAD 电解电容RB- 电位器VR 二极管DIODE 三极管TO 电源稳压块78和79系列TO-126H和TO-126V 场效应管和三极管一样 整流桥D-44D-37D-46 单排多针插座CON SIP 双列直插元件DIP 晶振XTAL1 电阻:RES1,RES2,RES3,RES4;封装属性为axial系列

无极性电容:cap;封装属性为RAD-0.1到rad-0.4 电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0 电位器:pot1,pot2;封装属性为vr-1到vr-5 二极管:封装属性为diode-0.4(小功率diode-0.7(大功率 三极管:常见的封装属性为to-18(普通三极管to-22(大功率三极管to-3(大功率达林 顿管 电源稳压块有78和79系列;78系列如7805,7812,7820等 79系列有7905,7912,7920等 常见的封装属性有to126h和to126v 整流桥:BRIDGE1,BRIDGE2:封装属性为D系列(D-44,D-37,D-46 电阻:AXIAL0.3-AXIAL0.7其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3。其中0.1-0.3指电容大小,一般用RAD0.1 电解电容:RB.1/.2-RB.4/.8其中.1/.2-.4/.8指电容大小。一般<100uF用 RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6 二极管:DIODE0.4-DIODE0.7其中0.4-0.7指二极管长短,一般用DIODE0.4 发光二极管:RB.1/.2 集成块:DIP8-DIP40,其中8-40指有多少脚,8脚的就是DIP8 贴片电阻

LQFPTQFPQFP封装尺寸图解及区别

L Q F P T Q F P Q F P封装尺 寸图解及区别 This model paper was revised by the Standardization Office on December 10, 2020

LQFP,TQFP,QFP封装尺寸图解及区别 这个型号只有两种封装一种是TQFP32 一种是BGA48 QFP(quad flat package) 四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP 是最普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距有、、、、、等多种规格。中心距规格中最多引脚数为304。 日本电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为 QFP~厚)、LQFP 厚)和TQFP 厚)三种。 LQFP 指封装本体厚度为的QFP。 TQFP 指封装本体厚度为的QFP BQFP(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用.此封装。引脚中心距,引脚数从84到196左右 FQFP(finepitchquadflatpackage)

小引脚中心距QFP。通常指引脚中心距小于的QFP(见QFP)。部分导导体厂家采用此名称

电阻封装外形尺寸

电子封装电阻外形尺寸 注:1mil = 1/1000英寸,1 英寸 = 2.539999918厘米 电容电阻外形尺寸与电子封装的对应关系是: 0402=1.0x0.5 0603=1.6x0.8 0805=2.0x1.2 1206=3.2x1.6 1210=3.2x2.5 1812=4.5x3.2 2225=5.6x6.5 注: A\B\C\D四类型的封装形式则为其具体尺寸,标注形式为L X S X H 1210具体尺寸与电解电容B类3528类型相同 0805具体尺寸:2.0 X 1.25 X 0.5 1206具体尺寸:3.0 X 1.5 0X 0.5 电解电容:可分为无极性和有极性两类,无极性电容下述两类封装最为常见,即0805、0603;而有极性电容也就是我们平时所称的电解电容,一般我们平时用的最多的为铝电解电容,由于其电解质为铝,所以其温度稳定性以及精度都不是很高,而贴片元件由于其紧贴电路版,所以要求温度稳定性要高,所以贴片电容以钽电容为多,根据其耐压不同,贴片电容又可分为A、B、C、D四个系列,具体分类如下: 类型封装形式耐压 A 3216 10V B 3528 16V C 6032 25V D 7343 35V 无极性电容的封装模型为RAD系列,例如 “RAD-0.1”“RAD-0.2”“RAD-0.3”“RAD-0.4”等,其后缀的数字表示封装模型中两个焊盘间的距离,单位为“英寸”。电解电容的封装模型为RB系列,例如从“RB-.2/.4”到“RB-.5/.10”,其后缀的第一个数字表示封装模型中两个焊盘间的距离,第二个数字表示电容外形的尺寸,单位为“英寸”。 PROTEL 99SE元件的封装问题 2009-04-12 14:34 元件封装是元件在电路板是存在的形势,Footprint那栏是元件封装栏,要自己输入,比如电阻可以用AXIAL0.3等等 protel99常用元件的电气图形符号和封装形式 1. 标准电阻:RES1、RES2;封装:AXIAL-0.3到AXIAL-1.0 两端口可变电阻:RES3、RES4;封装:AXIAL-0.3到AXIAL-1.0 三端口可变电阻:RESISTOR TAPPED,POT1,POT2;封装:VR1-VR5

解剖主板——BGA封装图文介绍

解剖主板!BGA封装芯片拆装全程纪实 在显卡报道中描述显存部分时,常常会出现“BGA封装”这个字眼,到底什么是“BGA 封装”,“BGA封装”是什么样子,大家想不想亲眼看看。今天,笔者将带大家来到一个“解剖”现场,看看BGA封装的庐山真面。 在去现场之前,我们还是有必要复习一下BGA封装的理论知识(哎哟,谁扔的鸡蛋啊?)。BGA是一种芯片封装形式,英文全称为“Ball Grid Array Package”,也就是“球栅阵列封装”。我们最常接触到的BGA封装芯片就是显卡的显存了,不过显卡上都是以“微型球栅阵列”封装形式出现的(“Micro Ball Grid Array Package”),也就是我们所说的mBGA,它的体积要小于一般的BGA封装。BGA的引脚没有裸露在外,而是以微小锡球的形式寄生在芯片的底部,这种封装的优点就是杂讯少、散热性好、电气性能佳。因此我们常常说mBGA显存比TSOP显存优秀也是这个道理。 VIA 691主板 其实除了显卡显存外,主板芯片组也是采用的BGA封装,笔者今天要带大家去的“解

剖”现场也就是针对主板的。上图就是我们今天要解剖的VIA 691主板(主板是有点老,不过试验品嘛!。。。),“开刀”部分就是VIA 596南桥芯片。 VIA 691北桥芯片

VIA 596南桥芯片 ★镜头骤然切换: 手术台上的VIA 691姑娘(挣扎状):不要解剖我啊!求你了! 笔者(低头、闭眼、面微侧、很帅):你不要怪我,这是大家的意思。VIA 691姑娘(挣扎状明显减小):那你可不可以轻点? 笔者(眼已睁开,微笑,还是很帅):你放心,我很温柔的。

常用芯片封装方式及说明(例图+文字版)

芯片封装方式大全 各种IC封装形式图片 BGA Ball Grid Array EBGA 680L LBGA 160L PBGA 217L Plastic Ball Grid Array SBGA 192L QFP Quad Flat Package TQFP 100L SBGA SC-70 5L SDIP SIP Single Inline Package SO Small Outline Package

TSBGA 680L CLCC CNR Communication and Networking Riser Specification Revision 1.2 CPGA Ceramic Pin Grid Array DIP Dual Inline Package SOJ 32L SOJ SOP EIAJ TYPE II 14L SOT220 SSOP 16L SSOP TO18

DIP-tab Dual Inline Package with Metal Heatsink FBGA FDIP FTO220 Flat Pack HSOP28 ITO220 TO220 TO247 TO264 TO3 TO5 TO52 TO71

ITO3p JL LCC LDCC LGA LQFP PCDIP PGA Plastic Pin Grid Array TO72 TO78 TO8 TO92 TO93 TO99 TSOP Thin Small Outline Package

PLCC 详细规格 P PS LQFP 100L 详细规格 METAL QUAD 100L 详细规格 PQFP 100L 详细规格 QFP Quad Flat Package TSSOP or TSOP II Thin Shrink Outline Package uBGA Micro Ball Grid Array uBGA Micro Ball Grid Array ZIP Zig-Zag Inline Package TEPBGA 288L TEPBGA C-Bend Lead

BGA焊盘设计的工艺性要求

BGA焊盘设计的工艺性要求 引言 设计师们在电路组件选用BGA器件时将面对许多问题;印制板焊盘图形,制造成本,可加工性与最终产品的可靠性。组装工程师们也会面对许多棘手问题是;有些精细间距BGA器件甚至至今尚未标准化,却已经得到普遍应用。本文将要阐述是使用BGA器件时,与SMT组装工艺一些直接相关的主要问题(特别当球引脚阵列间距从1.27mm减小到0.4mm),这些是设计师们必须清楚知道。 使用BGA封装技术取代周边引脚表贴器件,出自于为满足电路组件的组装空间与功能的要求。例如周边引脚器件QFP,引脚从器件封装实体4条周边向外伸展。这些引脚提供器件与PCB间的电路及机械的连接。BGA器件的互连是通过器件封装底部的球状引脚实现的(如图1所示)。球引脚可由共晶Pb/Sn合 金或含90%Pb的高熔点材料制成。 图 1 从QFP至WS-CSP封装演变,芯片与封装尺寸越来越小。 一般BGA器件的球引脚间距为1.27mm(0.050″)―1.0mm(0.040″)。小于1.0mm(0.040″) 精细间距, 0.4mm(0.016″)紧密封装器件已经应用。这个尺寸表示封装体的尺寸已缩小到接近被封装的芯片大小。封装体与芯片的面积比为1.2:1。此项技术就是众所周知的芯片级封装(CSP)或称之为精细间距BGA (F BGA)。芯片级封装的最新发展是晶圆规模的芯片级封装(WS-CSP),CSP的封装尺寸与芯片尺寸相同。 BGA封装的缺点是器件组装后无法对每个焊点进行检查,个别焊点缺陷不能进行返修。有些问题在设计阶段已经显露出来。随着封装尺寸的减少,制造过程的工艺窗口也随之缩小。 周边引脚器件封装已实现标准化,而BGA球引脚间距不断缩小,现行的技术规范受到了.限制,且没有完全实现标准化。尤其精细间距BGA器件,使得在PCB布局布线设计方面明显受到更多的制约。综上所述,设计师们必须保证所选用的器件封装形式能够SMT组装的工艺性要求相适应。 通常,制造商会对某些专用器件提供BGA印制板焊盘设计参数,于是设计师只能照搬,使用没有完全成熟的技术。当BGA器件尺寸与间距减小,产品的成本趋于增高,这是加工与产品制造技术高成本的结果。设计师必须对制造成本,可加工性与可靠性进行巧妙处理。 为了支持BGA器件的基本物理结构,必须采用先进的PCB设计与制造技术。信号线布线原先是从器件周边走线,现应改为从器件底部下面PCB的空闲部分走线,这球引脚间距大的BGA器件并不是难题,球引脚阵列的行列间有足够的信号线布线空间。但对球引脚间距小的BGA器件,球引脚间内部信号只能使用更窄的导线布线(图2)。

BGA封装的PCB_layout指导规则

AN10778 PCB layout guidelines for NXP MCUs in BGA packages Rev. 01 — 22 January 2009 Application note Document information Info Content Keywords LPC2220, LPC2292, LPC2364, LPC2368, LPC2458, LPC2468, LPC2470, LPC2478, LPC2880, LPC2888, LPC3130, LPC3131, LPC3151, LPC3152, LPC3153, LPC3154, LPC3180/10, LPC3220, LPC3230, LPC3240, LPC3250, LH79524, LH7A400, LH7A404, TFBGA100, TFBGA144, TFBGA208, TFBGA180, TFBGA296, LFBGA208, BGA256, LFBGA256, LFBGA324, LFBGA320, Layout Guidelines, BGA, PCB, Fan-out Abstract This application note is focused on Printed Circuit Board (PCB) layout issues when using (LF)(TF) BGA packages from the NXP LPC Microcontroller family.

Contact information For additional information, please visit: https://www.360docs.net/doc/f113949096.html, For sales office addresses, please send an email to: salesaddresses@https://www.360docs.net/doc/f113949096.html, Revision history Rev Date Description 01 20090122 Initial release

什么是晶圆级晶片尺寸封装

什么是晶圆级晶片尺寸封装(Wafer Level Chip Scale Packaging) 1. 晶圆级晶片尺寸封装(Wafer Level Chip Scale Packaging)是先在整片晶圆上进行封装和测试,然后经切割并将IC直接用机台以pick up & flip方式将其放置于Carrier tape中,并以Cover tape保护好后,提供后段SMT (Surface Mounting technology)直接以机台将该IC自Carrier tape取料后,置放于PCB上。 WLCSP选用较大的锡铅球来形成接点藉以进行电性导通,其目的是增加元件与基板底材之间的距离,进而降低并承受来自于基板与元件间因热膨胀差异产生的应力,增加元件的可靠性。利用重分布层技术则可以让锡球的间距作有效率的安排,设计成矩阵式排列(grid array)。采用晶圆制造的制程及电镀技术取代现有打金线及机械灌胶封模的制程,不需导线架或基板。晶圆级封装只有晶粒般尺寸,且有较好的电性效能,因系以每批或每片晶片来生产, 故能享有较低之生产成本。 2.特点:

WLCSP 少掉基材、铜箔等,使其以晶圆形态进行研磨、切割后完成的IC 厚度和一般QFP 、BGA……等等比较起来为最薄、最小、最轻,较符合未来产品轻、薄之需求;且因其不需再进行封装,即可进行后段SMT 制程,故其成本价格可以较一般传统封装为低。 ● 封装技术比较: 封装方式 优 点 缺 点 传统封装(QFP 、BGA ) 1. 技术成熟 2. 制程稳定 1. 无法达到未来细间距要求 2. 制程较复杂 3. 完成的IC 成本高 晶圆级晶片尺寸封装 1. 尺寸小 2. 成本低 3. 简化制程 4. 可达Fine Pitch 要求 1. I/O 数少(<100) 3.产品应用面: 3.1 Power supply (PMIC/PMU, DC/DC converters, MOSFET' s,...) 3.2 Optoelectronic device 3.3 Connectivity (Bluetooth, WLAN) 3.4 Other features (FM, GPS, Camera) 4.生产流程简介

封装尺寸对照

电容电阻外形尺寸与封装的对应关系是: 0402=1.0x0.5 0603=1.6x0.8 0805=2.0x1.2 1206=3.2x1.6 1210=3.2x2.5 1812=4.5x3.2 2225=5.6x6.5 常规贴片电阻(部分) 常规的贴片电阻的标准封装及额定功率如下表: 英制(mil) 公制(mm) 额定功率(W)@ 70°C 0201 0603 1/20 0402 1005 1/16 0603 1608 1/10 0805 2012 1/8 1206 3216 1/4 1210 3225 1/3 1812 4832 1/2 2010 5025 3/4 2512 6432 1 国内贴片电阻的命名方法: 1、5%精度的命名:RS-05K102JT 2、1%精度的命名:RS-05K1002FT R -表示电阻 S -表示功率0402是1/16W、0603是1/10W、0805是1/8W、1206是1/4W、1210是1/3W、1812是1/2W、2010是3/4W、2512是1W。 05 -表示尺寸(英寸):02表示0402、03表示0603、05表示0805、06表示1206、1210表示1210、1812表示1812、10表示1210、12表示2512。 K -表示温度系数为100PPM, 102-5%精度阻值表示法:前两位表示有效数字,第三位表示有多少个零,基本单位是Ω,102=10000Ω=1KΩ。1002是1%阻值表示法:前三位表示有效数字,第四位表示有多少个零,基本单位是Ω,1002=100000Ω=10KΩ。 J -表示精度为5%、F-表示精度为1%。 T -表示编带包装 1:0402(1/16W) 2:0603(1/10W) 3:0805(1/8W) 4:1206(1/4W) 5:1210(1/3W) 6:2010(1/2W) 7:2512(1W) 1206 20欧1/4 *4 5欧1w 120 贴片电阻的封装与功率关系贴片电阻的封装与功率关系如下表: 封装额定功率@ 70°C 最大工作电压(V) 英制(mil) 公制(mm) 常规功率系列提升功率系列 0201 0603 1/20W / 25 0402 1005 1/16W / 50 0603 1608 1/16W 1/10W 50 0805 2012 1/10W 1/8W 150

最新SMT常见贴片元器件封装类型和尺寸资料

1、SMT表面封装元器件图示索引(完善)

2、SMT物料基础知识 一. 常用电阻、电容换算: 1.电阻(R): 电阻:定义:导体对电流的阻碍作用就叫导体的电阻。 无方向,用字母R表示,单位是欧姆(Ω),分:欧(Ω)、千欧(KΩ)、兆欧(MΩ)1MΩ=1000KΩ=1000000Ω 1).换算方法: ①.前面两位为有效数字(照写),第三位表示倍数10n次方(即“0”的个数) 103=10*103=10000Ω=10KΩ 471=47*101=470Ω 100=10*100=10Ω 101=10×101=100Ω 120=12×100=12Ω ②.前面三位为有效数字(照写),第四位表示倍数倍数10n次方(即“0”的个数). 1001=100*101=1000Ω=1KΩ 1632=163*102=16300Ω=16.3KΩ 1470=147×100=147Ω 1203=120×103Ω=120KΩ 4702=470×102Ω=47KΩ

2.电容(C): 电容的特性是可以隔直流电压,而通过交流电压。它分为极性和非极性,用C表示。 2.1三种类型:电解电容钽质电容有极性, 贴片电容无极性。 用字母C表示,单位是法(F),毫法(MF),微法(UF),纳法(NF)皮法(PF) 1F=103MF=106UF=109NF=1012PF 2.2换算方法: 前面两位为有效数字(照写),第三位倍数10n次方(即“0”的个数) 104=10*104=100000PF=0.1UF 100=10*100=10PF 473=47×103=47000pF=47nF=0.047uF 103=10×103=10000pF=10nF=0.01uF 104=10×104=100000pF=10nF=0.1uF 221=22×101=220pF 330=33×100=33pF 2.3钽电容: 它用金属钽或者铌做正极,用稀流酸等配液做负极,用钽或铌表面生成的氧化膜做成介质制成,其特点是体积小、容量大、性能稳定、寿命长、绝缘电阻大、温度特性好,用在要求较高的设备中。钽电容表面有字迹表明其方向、容值,通常有一条横线的那边标志钽电容的正极。钽电容规格通常有:A型、B型、C型、P型。 2.4 电容的误差表示 2.4.1常用钽电容代换参照表. 1UF:105、A6、CA6 2.2UF:225 3.3UF:335、AN6、CN6、JN6、CN69 4.7UF:475、JS6 10UF:106、JA7、AA7、GA7 22UF:226、GJ7、AJ7、JJ7 47UF:476 3. 电感(L)

贴片电阻规格封装尺寸

贴片电阻规格封装尺寸 Modified by JEEP on December 26th, 2020.

贴片电阻规格、封装、尺寸 ChipR Dimensions 、Footprint 我们常说的贴片电阻 (SMD Resistor)叫"片式固定电阻器"(Chip Fixed Resistor),又叫"矩形片状电阻"(Rectangular Chip Resistors), 按生产工艺分厚膜(Thick Film Chip Resistors)、薄膜(Thin Film Chip Resistors )两种。厚膜是采用丝网印刷将电阻性材料淀积射等工艺将电阻性材料淀积在绝缘基体工艺(真空镀膜技术)制成,特点是低温度系数(±5PPM/℃),高精度(±%~±1%)。 封装有:0201,0402,0603,0805,1206,1210,1812,2010,2512。其常规系列的精度为5%,1%。阻值范围从欧姆到20M 特性: ?体积小,重量轻 ?适合波峰焊和回流焊 ?机械强度高,高频特性优越 ?常用规格价格比传统的引线电阻还便宜 ?生产成本低,配合自动贴片机,适合现代电子产品规模化生产 使用状况:由于价格便宜,生产方便,能大面积减少PCB面积,减少产品外观尺寸,现在已取代绝大部分传统引线电阻。除一些一些要求稳定和安全的电子产品,如医疗器械、汽车行驶记录仪、税控机则多采用1206、1210等尺寸偏大的电阻。 市场状况:目前,在全球的市场份额中,排名依次是台湾、日本、中国、韩国,欧美几乎不再生产。主要的生产厂商几乎都在中国系列。零售市场多见为一些台湾厂和国产的品牌,如、、、厚生、丽智、美隆。 贴片电阻分为以下几大类:

2020年芯片封装大全(图文对照)

芯片封装大全(图文对照)

封装有两大类;一类是通孔插入式封装(through-holepackage);另—类为表面安装式封装(surfacemountedPackage)。每一类中又有多种形式。表l和表2是它们的图例,英文缩写、英文全称和中文译名。图6示出了封装技术在小尺寸和多引脚数这两个方向发展的情况。 DIP是20世纪70年代出现的封装形式。它能适应当时多数集成电路工作频率的要求,制造成本较低,较易实现封装自动化印测试自动化,因而在相当一段时间内在集成电路封装中占有主导地位。 但DIP的引脚节距较大(为2.54mm),并占用PCB板较多的空间,为此出现了SHDIP和SKDIP等改进形式,它们在减小引脚节 距和缩小体积方面作了不少改进,但DIP最大引脚数难以提高(最大引脚数为64条)且采用通孔插入方式,因而使它的应用受到 很大限制。 为突破引脚数的限制,20世纪80年代开发了PGA封装,虽然它的引脚节距仍维持在2.54mm或1.77mm,但由于采用底面引 出方式,因而引脚数可高达500条~600条。 随着表面安装技术(surfacemounted technology,SMT)的出现,DIP封装的数量逐渐下降,表面安装技术可节省空间,提高性能,且可放置在印刷电路板的上下两面上。SOP应运而生,它的引脚从两边引出,且为扁平封装,引脚可直接焊接在PCB板上,也不再需要插座。它的引脚节距也从DIP的2.54mm减小到1.77mm。后来有SSOP和TSOP改进型的出现,但引脚数仍受到限制。 QFP也是扁平封装,但它们的引脚是从四边引出,且为水平直线,其电感较小,可工作在较高频率。引脚节距进一步降低到1.00mm,以至0.65mm和0.5mm,引脚数可达500条,因而这种封装形式受到广泛欢迎。但在管脚数要求不高的情况下,SOP 以及它的变形SOJ(J型引脚)仍是优先选用的封装形式,也是目前生产最多的一种封装形式。 方形扁平封装-QFP(QuadFlatPackage) [特点]引脚间距较小及细,常用于大规模或超大规模集成电路封装。必须采用SMT(表面安装技术)进行焊接。操作方便,可靠性 高。芯片面积与封装面积的比值较大。 小型外框封装-SOP(SmallOutlinePackage) [特点]适用于SMT安装布线,寄生参数减小,高频应用,可靠性较高。引脚离芯片较远,成品率增加且成本较低。芯片面积与封装面积比值约为1:8 小尺寸J型引脚封装-SOJ(SmalOutlineJ-lead) 有引线芯片载体-LCC(LeadedChipCarrier) 据1998年统计,DIP在封装总量中所占份额为15%,SOP在封装总量中所占57%,QFP则占12%。预计今后DIP的份额会进一步下降,SOP也会有所下降,而QFP会维持原有份额,三者的总和仍占总封装量的80%。 以上三种封装形式又有塑料包封和陶瓷包封之分。塑料包封是在引线键合后用环氧树脂铸塑而成,环氧树脂的耐湿性好,成本也低,所以在上述封装中占有主导地位。陶瓷封装具有气密性高的特点,但成本较高,在对散热性能、电特性有较高要求时,或者用于国防军事需求时,常采用陶瓷包封。 PLCC是一种塑料有引脚(实际为J形引脚)的片式载体封装(也称四边扁平J形引脚封装QFJ(quadflatJ-leadpackage)),所以

LQFPTQFPQFP封装尺寸图解及区别

L Q F P T Q F P Q F P封装尺寸图解及区别 集团标准化小组:[VVOPPT-JOPP28-JPPTL98-LOPPNN]

L Q F P,T Q F P,Q F P封装尺寸图解及区别 这个型号只有两种封装一种是TQFP32一种是BGA48 QFP(quadflatpackage) 四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP是最普及的多引脚LSI封装。不仅用于微处理器,门陈列等数字逻辑LSI电路,而且也用于VTR信号处理、音响信号处理等模拟LSI电路。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm等多种规格。0.65mm中心距规格中最多引脚数为304。 日本电子机械工业会对QFP的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为QFP(2.0mm~3.6mm厚)、LQFP(1.4mm厚)和TQFP(1.0mm厚)三种。 LQFP 指封装本体厚度为1.4mm的QFP。 TQFP 指封装本体厚度为1.0mm的QFP BQFP(quadflatpackagewithbumper) 带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用.此封装。引脚中心距0.635mm,引脚数从84到196左右 FQFP(finepitchquadflatpackage) 小引脚中心距QFP。通常指引脚中心距小于0.65mm的QFP(见QFP)。部分导导体厂家采用此名称

最全的芯片封装方式(图文并茂)

芯片封装方式大全 各种IC 封装形式图片 BGA Ball Grid Array EBGA680L LBGA160L PBGA217L Plastic Ball Grid Array SBGA192L QFP Quad Flat Package TQFP100L SBGA SC-705L SDIP SIP Single Inline Package SO Small Outline Package

TSBGA680L CLCC CNR Communication and Networking Riser Specification Revision1.2 CPGA Ceramic Pin Grid Array DIP Dual Inline Package SOJ32L SOJ SOP EIAJ TYPE II14L SOT220 SSOP16L SSOP TO18

DIP-tab Dual Inline Package with Metal Heatsink FBGA FDIP FTO220 Flat Pack HSOP28 ITO220 TO220 TO247 TO264 TO3 TO5 TO52 TO71

ITO3p JLCC LCC LDCC LGA LQFP PCDIP PGA Plastic Pin Grid Array TO72 TO78 TO8 TO92 TO93 TO99 TSOP Thin Small Outline Package

PLCC 详细规格 PQFP PSDIP LQFP100L 详细规格 METAL QUAD 100L 详细规格 PQFP100L 详细规格 QFP Quad Flat Package TSSOP or TSOP II Thin Shrink Outline Package uBGA Micro Ball Grid Array uBGA Micro Ball Grid Array ZIP Zig-Zag Inline Package TEPBGA288L TEPBGA C-Bend Lead

贴片电容电阻外形尺寸与封装的对应关系是

贴片电容电阻外形尺寸与封装的对应关系是: 0402=1.0x0.5 0603=1.6x0.8 0805=2.0x1.2 1206=3.2x1.6 1210=3.2x2.5 1812=4.5x3.2 2225=5.6x6.5 注: A\B \C\D四类型的封装形式则为其具体尺寸,标注形式为L X S X H 1210具体尺寸与电解电容B类3528类型相同 0805具体尺寸:2.0 X 1.25 X 0.5 1206具体尺寸:3.0 X 1.5 0X 0.5 电容:可分为无极性和有极性两类,无极性电容下述两类封装最为常见,即0805、0603;而有极性电容也就是我们平时所称的电解电容,一般我们平时用的最多的为铝电解电容,由于其电解质为铝,所以其温度稳定性以及精度都不是很高,而贴片元件由于其紧贴电路版,所以要求温度稳定性要高,所以贴片电容以钽电容为多,根据其耐压不同,贴片电容又可分为A、B、C、D四个系列,具体分类如下: 类型封装形式耐压 A 3216 10V B 3528 16V C 6032 25V D 7343 35V 无极性电容的封装模型为RAD系列,例如“RAD-0.1”“R AD-0.2”“RAD-0.3”“RAD-0.4”等,其后缀的数字表示封装模型中两个焊盘间的距离,单位为“英寸”。电解电容的封装模型为RB 系列,例如从“RB-.2/.4”到“RB-.5/.10”,其后缀的第一个数字表示封装模型中两个焊盘间的距离,第二个数字表示电容外形的尺寸,单位为“英寸”。 SMD贴片元件的封装尺寸 公制:3216——2012——1608——1005——0603——0402 英制:1206——0805——0603——0402——0201——01005 注意: 0603有公制,英制的区分 公制0603的英制是英制0201, 英制0603的公制是公制1608 还要注意1005与01005的区分, 1005也有公制,英制的区分 英制1005的公制是公制2512 公制1005的英制是英制0402

SMT常见贴片元器件(封装类)

SMT贴片元器件封装类型的识别 封装类型是元件的外观尺寸和形状的集合,它是元件的重要属性之一。相同电子参数的元件可能有不同的封装类型。厂家按照相应封装标准生产元件以保证元件的装配使用和特殊用途。 由于封装技术日新月异且封装代码暂无唯一标准,本指导只给出通用的电子元件封装类型和图示,与SMT工序无关的封装暂不涉及。 1、常见SMT封装 以公司内部产品所用元件为例,如下表: 通常封装材料为塑料,陶瓷。元件的散热部分可能由金属组成。元件的引脚分为有铅和无铅区别。

2、SMT封装图示索引 以公司内部产品所用元件为例,如下图示: 名称图示常用于备注Chip 电阻,电容,电感 MLD 钽电容,二极管 CAE 铝电解电容 Melf 圆柱形玻璃二极管, 电阻(少见) SOT 三极管,效应管JEDEC(TO) EIAJ(SC) TO 电源模块JEDEC(TO) OSC 晶振 Xtal 晶振 SOD 二极管JEDEC SOIC 芯片,座子 SOP 芯片前缀: S:Shrink T:Thin SOJ 芯片 PLCC 芯片含LCC座子(SOCKET) DIP 变压器,开关QFP 芯片 BGA 芯片塑料:P 陶瓷:C QFN 芯片

SON 芯片 3、常见封装的含义 1、BGA(ball grid array):球形触点陈列 表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚BGA 仅为31mm 见方;而引脚中心距为0.5mm的304 引脚QFP 为40mm 见方。而且BGA 不用担心QFP 那样的引脚变形问题。 该封装是美国Motorola公司开发的,首先在便携式电话等设备中被采用。 2、DIL(dual in-line):DIP的别称(见DIP)。欧洲半导体厂家多用此名称。 3、DIP(dual in-line Package):双列直插式封装 引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm 的封装分别称为skinny DIP 和slimDIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。 4、Flip-Chip:倒焊芯片 裸芯片封装技术之一,在LSI芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。但如果基板的热膨胀系数与LSI芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。 5、LCC(Leadless Chip carrier):无引脚芯片载体 指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高速和高频IC用封装,也称为陶瓷QFN 或QFN-C(见QFN)。 6、PLCC(plastic leaded Chip carrier):带引线的塑料芯片载体 引脚从封装的四个侧面引出,呈丁字形,是塑料制品。美国德克萨斯仪器公司首先在64k 位DRAM 和256kDRAM中采用,现在已经普及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18 到84。J 形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。PLCC 与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现在已经出现用陶瓷制作的J形引脚封装和用塑料制作的无引脚封装(标记

相关文档
最新文档