DSP 技术复习题
DSP技术及应用考试复习资料(按题型分)

一、填空题1.命令文件用.cmd扩展名表示。
2.TMS320LF2407 DSP共有144引脚。
3.与C语言相比,汇编语言的可移植性较差4. 在数的定标中,如果采用Q表示法,一个Q8定点数的精度为1/165. TMS320LF2407 DSP内部含有8 个辅助寄存器。
6.TMS320LF240X DSP微处理器采用的是哈佛结构7. 采用DSP进行数字信号处理属于软硬件结合实现方法。
8. 一般情况下,下列器件在工作时,功耗最小的是小液晶块9. TMS320LF2407 DSP中,累加器的位数为:32位10.可编程数字信号处理器简称DSP11.看门狗的作用是PC受到干扰而跑飞时产生复位12.TMS320LF240X DSP有1个累加器。
13.输出比较功能一般用于在规定的时刻输出需要的电平14. TMS320LF240X DSP共有86条指令,分为6大类。
15.一般情况下,TMS320LF240X系列DSP内的用户程序存储在Flash存储器中16. TMS320LF240X DSP具有 4 个通用定时器,都采用16位计数器,计数范围是0-65535个脉冲。
17.ADD *+,8,AR4含义是:以当前AR中的内容为地址的数据存储单元内容左移8位后与ACC中内容相加,结果送与ACC,且AR中内容加一,并指定AR4为下一个当前AR。
18.在数的定标中,如果采用Q表示法,Q越大,数值范围越大,但精度越低。
19.LF240X中断源分为__软件______中断和__硬件______中断。
20. 在TMS320LF240X DSP中,优先级最高的中断是__复位______。
21.TMS320LF240X DSP共有__3____种基本的数据寻址方式,分别是立即、直接、间接。
22.按数据格式分类,DSP芯片可分为定点式芯片和浮点式芯片。
23.TMS320LF2407A DSP有3种低功耗模式。
24.DSP执行一条指令,需要通过取指、译码和执行等阶段。
dsp考试试题

dsp考试试题一、选择题(每题2分,共20分)1. 在数字信号处理(DSP)中,离散傅里叶变换(DFT)的基本组成单元是:A. 卷积B. 积分C. 复数点乘D. 复数加法2. 下列哪项不是DSP系统设计中的优化目标?A. 提高处理速度B. 减少硬件资源C. 增加能耗D. 提高精度3. 对于一个线性时不变(LTI)系统,其冲激响应h(n)和阶跃响应s(n)之间的关系是:A. s(n) = h(n) * δ(n)B. s(n) = Σh(n-k)C. s(n) = h(n) + δ(n)D. s(n) = L^{-1}[H(z)]4. 在DSP中,滤波器的频率响应H(z)是指:A. 滤波器输入信号的拉普拉斯变换B. 滤波器输出信号的Z变换C. 滤波器传递函数的Z域表示D. 滤波器输入信号的傅里叶变换5. 下列哪项是实现快速卷积的方法?A. 直接使用卷积定理B. 利用窗函数减少计算量C. 通过离散傅里叶变换(DFT)D. 使用查表法6. 在数字滤波器设计中,巴特沃斯滤波器的特性是:A. 线性相位B. 最大平坦的频率响应C. 等波纹的频率响应D. 最陡的截止斜率7. 下列哪项是数字信号处理中的抗混叠滤波器的作用?A. 减少信号的采样频率B. 限制信号的带宽,防止混叠C. 增加信号的动态范围D. 提高信号的分辨率8. 在DSP中,过采样是指:A. 采样频率低于信号最高频率的两倍B. 采样频率高于信号最高频率的两倍C. 采样频率等于信号最高频率的两倍D. 与信号频率无关的采样9. 下列哪项是数字信号处理中的同步检测技术?A. 锁相环(PLL)B. 快速傅里叶变换(FFT)C. 自适应滤波器D. 卡尔曼滤波器10. 在数字信号处理中,量化误差是由于:A. 信号的采样B. 信号的数字化C. 信号的滤波D. 信号的放大二、简答题(每题5分,共30分)11. 解释什么是奈奎斯特采样定理,并说明其在数字信号处理中的重要性。
dsp试题及答案

dsp试题及答案一、选择题1. 数字信号处理(DSP)中,离散傅里叶变换(DFT)的基本周期是:A. 1B. 2πC. ND. 2N答案:C2. 在DSP中,快速傅里叶变换(FFT)的主要优点是:A. 提高了计算精度B. 减少了计算量C. 增加了数据的实时性D. 增强了信号的稳定性答案:B3. 下列哪个不是数字滤波器的设计方法?A. 窗函数法B. 脉冲响应不变法C. 频率采样法D. 相位锁定环法答案:D二、填空题4. 数字信号处理中,_______是一种将模拟信号转换为数字信号的过程。
答案:采样5. 离散时间信号的傅里叶变换(DTFT)的频率范围是_______。
答案:[0, π]6. 一个数字滤波器的频率响应函数H(z)可以用来描述滤波器对不同频率信号的_______。
答案:响应三、简答题7. 简述数字信号处理中的频域分析方法的主要特点。
答案:频域分析方法通过将时域信号转换到频域,利用频域的特性来分析和处理信号。
主要特点包括:能够直观地观察信号的频率成分;便于进行信号的滤波和调制;可以简化某些数学运算。
8. 解释什么是数字信号处理中的过采样,并说明其在实际应用中的优势。
答案:过采样是指采样频率远高于信号最高频率的两倍。
在实际应用中,过采样可以提高信号的分辨率,降低噪声的影响,并且有助于信号的重建和处理。
四、计算题9. 给定一个离散时间信号x[n] = {1, 2, 3, 4},计算其离散傅里叶变换(DFT)的前四个值。
答案:根据DFT的定义,x[n]的DFT X[k]为:X[0] = 1 + 2 + 3 + 4X[1] = 1 - 2 + 3 - 4X[2] = 1 + 2 - 3 - 4X[3] = 1 - 2 - 3 + 410. 已知一个低通滤波器的冲激响应h[n] = {1, 1/2, 1/4},计算其频率响应H(ω)。
答案:根据傅里叶变换的定义,H(ω)可以通过h[n]的傅里叶变换得到。
DSP期末复习题及答案

一、填空题(每空 2 分,共20 分)1、在C语言和C55x汇编语言的混合程序设计中,C函数的参数和返回值传递到C55x的寄存器中。
在函数“long func(int *p1, int i2, int i3, int i4) ”中,*p1 传递到AR0 寄存器,i2 传递到T0 寄存器,i4 传递到AR1 寄存器,返回值由AC0 寄存器传递。
2、汇编语言“mov*AR0,AC0”使用的寻址方式是间接寻址模式,“mov#0x3,DPH”使用的寻址方式是直接寻址模式,“mov*(#0x011234) ,T2”使用的寻址方式是绝对寻址模式。
3、指令执行前AC0的值是0012345678,那么汇编语句“AND #0x7f ,AC0”,执行之后,AC0的值是0000000078 。
4、C55x 的链接器命令文件中,SECTIONS命令的主要作用是告诉链接器如何将输入段组合成输出段,以及在存储器何处存放输出。
MEMOR命Y令的主要作用是定义目标系统的存储器配置图,包括对存储器各部分的命名,以及规定它们的起始地址和长度。
二、简述题(共40 分)1、根据你的理解,试列举DSP 芯片的特点?(5 分)答:哈佛结构;多总线结构;指令系统的流水线操作;专用的硬件乘法器;特殊的DSP 指令;快速的指令周期;丰富的外设2、TMS320C55x芯片的总线结构有何特点,主要包括哪些总线?它们的功能是什么?(6 分)答:TMS320C55x DSP采用先进的哈佛结构并具有十二组总线,其独立的程序总线和数据总线允许同时读取指令和操作数,实现高度的并行操作。
采用各自分开的数据总线分别用于读数据和写数据,允许CPU在同一个机器周期内进行两次读操作数和一次写操作数。
独立的程序总线和数据总线允许CPU同时访问程序指令和数据。
包括12 条总线,分别是:PAB和PB、BAB和BB、CAB和CB、DAB和DB、EAB和EB、FAB和FB。
3、DSP为了降低功耗采取了哪些措施?( 6 分)答:双电压供电;多种工作模式4、TMS320C55x的总存储空间为多少?可分为哪 3 类,它们的大小是多少?存储器空间的各自作用是什么?( 6 分)答:程序空间16M Byte ;I/O 空间64K Words;数据空间8M Words5、TMS320C55x有哪些寻址方式,它们是如何寻址的?试为每种寻址方式列举一条指令(6 分)答:直接寻址模式,mov #K16,DP;间接寻址模式,mov *AR0,AC0;绝对寻址模式,mov *(#0x011234) ,T2;MMR寻址模式,mov *abs16( #AR2), T2 ;寄存器位寻址模式,btstp @30, AC1 ;圆形寻址模式。
dsp技术及应用期末考试题及答案

dsp技术及应用期末考试题及答案一、选择题(每题2分,共20分)1. 数字信号处理(DSP)技术主要应用于以下哪个领域?A. 计算机编程B. 通信系统C. 机械制造D. 农业科学答案:B2. 下列哪个不是数字信号处理的基本步骤?A. 采样B. 量化C. 编码D. 滤波答案:C3. 在数字滤波器设计中,低通滤波器的截止频率通常定义为:A. 滤波器的中心频率B. 滤波器的带宽C. 滤波器的半功率点D. 滤波器的增益答案:C4. 数字信号处理中,傅里叶变换的主要作用是将信号从哪个域转换到哪个域?A. 时域到频域B. 频域到时域C. 空间域到时间域D. 时间域到空间域答案:A5. 下列哪个算法不是用于数字信号处理中的快速傅里叶变换(FFT)?A. Cooley-Tukey算法B. Rader算法C. 快速卷积算法D. 快速排序算法答案:D二、填空题(每空2分,共20分)6. 数字信号处理中,_______ 是指信号在时间上是离散的。
答案:采样7. 在数字信号处理中,_______ 是指信号在幅度上是离散的。
答案:量化8. 一个数字滤波器的阶数是指滤波器中延迟元素的_______。
答案:数量9. 数字信号处理中的窗函数用于_______ 信号,以减少频谱泄露。
答案:截断10. 快速傅里叶变换(FFT)是一种高效的算法,用于计算_______。
答案:离散傅里叶变换(DFT)三、简答题(每题10分,共30分)11. 简述数字信号处理中采样定理的重要性及其内容。
答案:采样定理是数字信号处理中的基本理论,它规定了在不失真地恢复模拟信号的条件下,采样频率应大于信号最高频率的两倍。
这一定理对于信号的数字化和信号的重建至关重要。
12. 解释什么是数字滤波器,并简述其分类。
答案:数字滤波器是一种对数字信号进行滤波处理的系统,它可以通过软件实现,也可以通过硬件实现。
数字滤波器主要分为低通滤波器、高通滤波器、带通滤波器和带阻滤波器,它们分别用于通过或阻止信号的特定频率成分。
DSP复习题(部分答案)

说明:1.个人整理,部分还没有整理出来,求高手解答;2.题目前加了??的表示我也不知道是不是正确答案,求高手解答;3.没有加??的有错误的地方希望各位指正出来。
《DSP复习题》1.DSP按照用途可以分为哪两大类?解:通用型和专用型;通用型:适合普通的DSP应用专用型:为特定的DSP运算而设计,如数字卷积、数字、滤波、FFT等。
2. DSP的主要技术指标有哪些?解:(1)数据格式:a、定点,b、浮点(2)数据宽度:16、24、32(3)速度:MIPS(每秒执行多少百万条指令)(4)存储器的安排:多次访问存储器(DARAM),哈佛结构,高速缓存,存储空间的大小。
(5)开发的难易程度,支持多处理器,功耗和电源管理,成本。
3. LF2407具有多少个不可屏蔽中断和多少个级别的可屏蔽中断?解:LF2407 DSP具有3个不可屏蔽中断(a、Reset 0000h 复位引脚和WD溢出,b、保留0026h 仿真陷阱,c、 NMI 0024h 软件中断)和6个可屏蔽中断(INT1-INT6,6个级别)4.LF240x系列DSP具有哪三种低功耗模式?解:IDLE1模式、IDLE2模式、HALT模式。
(由系统配置寄存器SCSR1(D 3-D 12)指定)。
5. LF2407A指令执行可以实现4级流水线操作,分别是什么?解:1、取指令,2、指令译码,3、取操作数,4、执行。
6.TMS320LF240xA系列DSP控制器的CPU中ARAU模块的主要功能。
解:ARUR(辅助寄存器单元),主要为CPU提供间接寻址能力,8个16位的辅助寄存器(AR0-AR7)可以访问64K数据寄存器的任一单元。
使用当前辅助寄存器进行间接寻址之后,辅助寄存器算术单元(ARAU)可以对当前辅助寄存器的内容进行修改。
7.累加器的操作与5个位于状态寄存器ST0,ST1的位有关,分别为哪些位?解:1、进位位C,2、溢出方式位OVM,3、溢出标志位OV,4、测试/控制标志位TC,5、符号扩展方式位SXM。
DSP技术考试复习题及答案

一、填空题1.TMS320LF240x DSP的供电电压为 3.3 伏,其最小指令周期为33n s。
2.TMS320LF2407可扩展的外部存储器可分为3个空间:64K字的程序存储器;64K字的数据存储器;64K字的I/O空间。
3.TMS320LF2407的数据存储器包含512个数据页。
4.TMS320LF240x指令集采用3种基本的存储器寻址方式,分别为立即数寻址、直接寻址和间接寻址。
当需要访问数据存储器时,间接寻址通过8 个16位的辅助寄存器访问数据存储器。
立即数寻址方式的寻址存储器。
5.TMS320LF240x 系列DSP的设计是基于哈佛结构。
6.LF240x器件有两个复位来源:外部复位引脚复位和程序监视定时器复位。
它们相或后一起驱动到CPU的复位信号。
7.当LF240x是_ 4级指令流水线,指令分为取指指令、译码指令、取操作数指令和执行指令。
这些指令应该是单字、单周期且无等待状态;8.程序地址产生逻辑使用16位的程序计数器(PC)对内部和外部程序存储器寻址。
PC保存下一条指令地址。
9.在TMS320LF240x指令中,立即操作数以符号#为前缀。
10.用dsp开发板循环点亮8个发光二极管的,用芯片74HC273来驱动点亮发光二极管。
二、看图回答问题当前辅助寄存器值为_AR4_,ARB为辅助寄存器指针缓冲器_;INTM为_中断模式位_,其值为1说明禁止所有可屏蔽中断_;DP为_数据存储页指针_,其值为0E1说明_当前数据页为225_。
三、读程序1.读下列程序段,写出寄存器的值。
LDP #DP_PF2LACL MCRAAND #00FFHSACL MCRALACL MCRCAND #0FBFFHSACL MCRCLACL PBDATDIROR #0FF00HSACL PBDATDIRLACL PFDATDIROR #0400HSACL PFDATDIR程序执行到这里,完成了关于哪些寄存器的设置?这样设置的目的是什么?完成了MCRA,MCRC,PBDATDIR,PFDATDIR寄存器的设置,这样设置的目的是使对应的I/O口为功能输出口。
DSP试题及答案集(附复习资料).doc

:新DSP考试试题集合外加复习资料(后)一、填空(每空1分,共30分)1.程序计数器的值可以通过复位操作、顺序执行指令、分支转移,累加器转移,块重复,子程序调用,从累加器调用子程序,中断等操作改变。
2.’C54xDSP芯片采用了6级流水线的工作方式,即一条指令分为预取指、取指、译码、寻址、读数和执行6个阶段。
3.解决MMR写操作的流水线冲突时,一般可用采用推荐指令和插入空操作指令的方法。
4.TI公司的定点DSP产品主要有TMS320C2000系列、TMS320C5000系列和TMS320C6000 系列。
5.’C54x DSP中传送执行指令所需的地址需要用到PAB 、CAB、DAB和EAB 4条地址总线。
6.在’C54x DSP寻址和指令系统中,Xmem和Ymem表示16位双寻址操作数’ Dmad为16位立即数,表示数据存储器地址,Pmad为16位立即数,表示程序存储器地址。
7.DSP的内部存储器类型可分为随机存取存储器(RAM)和只读存储器(ROM)。
其屮RAM又可以分为两种类型:单寻址RAM (SARAM)和双寻址RAM (DARAM)。
8.8.’C54x DSP的内部总存储空间为192K字,分成3个可选择的存储空间:64K 字的程序存储空间、64K字的数椐存储空问和64K字的I/O空间。
9.从功能结构上,’C54X DSP的CPU可以划分成运算部件和控制部件两大部分。
10.’C54xDSP的寻址方式有七种,分别为立即寻址、绝对寻址、累加器寻址、直接寻址、间接寻址、存储器映象寄存器寻址、堆栈寻址。
12. ’C54x DSP定时器由3个16位存储器映射寄存器组成:定时器寄存器(TIM)、定时器周期寄存器(PRD )和定时器控制寄存器(TCR )。
13.主机接口(HPI ,Host Port Interface )是TMS320C54x 系列定点芯片内部 具有的一种接口部件,主要用于DSP 与其他总线或CPU 进行通信。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
DSP技术复习题(F28335)1.F28335有__32_位浮点运算单元,主频可高达_150MHz_。
2.F28335片上存储器包括:_256Kx16位_Flash,_34Kx16位_SRAM8Kx16位BooT ROM,2K x16位OPT ROM。
3.F28335片上外设丰富,其中有18路PWM,_6_路CAP, _2x8_通道_12位ADC,_88_路GPIO。
4.CPU内核指令周期为_6.67ns_,内核电压为_1.9V_,I/O引脚电压为_3.3V_.5.F28335为_哈佛结构_的DSP,在逻辑上有_4M x 16位_的程序空间和_4M x 16位_的数据空间,物理上将程序空间和数据空间统一成一个_4M x 16位_的空间。
6.F28335中有_6_组互补对称的脉宽调制PWM,每组中包括_2_路PWM,每一组中有7个单元:_时基模块TB_,_计数比较模块CC_, _动作模块AQ_,_死区产生模块DB_,_PWM斩波模块PC_, _错误联防模块TZ_, _事件触发模块ET_。
7.F28335的外部存储器接口包括:_20位_地址线,_16(最大32)位_数据线,_3_个片选控制线及读/写控制线。
这3个片选线映射到3个存储区域:_Zone0_, _Zone6_, _Zone7_。
8.F28335的时钟源有两种:A.采用外部振荡器作为时钟源(简称外部时钟)B.采用内部振荡器作为时钟源(简称内部时钟)在_X1_与_X2_之间连接一个晶体,就可以产生时钟源。
9.外设时钟包括_快速外设_时钟和_慢速外设_时钟,分别通过_HISPCP_和_LOSPCP_寄存器进行设置。
10.请写出看门狗使能、看门狗中断信号使能和看门狗复位信号使能的代码SysCtrRegs.WDCR = 0x0028; //看门狗使能SysCtrRegs.SCSR = 0x0002; //看门狗中断信号使能SysCtrRegs.SCSR = 0x0000; //看门狗中断信号使能11.请写出看门狗喂狗程序ServiceDog ()voidServiceDog (void){EALLOWSysCtrRegs.WDKEY=0x0055;SysCtrRegs.WDKEY=0x00AA;EDIS;}12.F28335片上有256Kx16位的FLASH,34Kx16位的SRAM,8Kx16位的BOOTROM,2Kx16位的OPTROM,采用统一寻址方式。
13.F28335片内FLASH的起始地址是:0X300000,大小为256Kx16位,其中0x33FFF8~0x33FFFF共128位用来保存CSM模块密码。
保护FLASH。
14.代码安全模块(CSM)是F28335上程序安全性的主要参数。
通过一个128位来对安全区进行加密或解密。
这段密码保存在FLASA的最后 8个字中(0X33FFF8~0X33FFFF),也就是密码区(PWL)中,通过密码匹配(PMF)可以解锁器件。
15.如果密码保护区中的128位数全为1.则这个器件不受保护;16.如果密码保护区中的128位数全为0,则这个器件无法解锁。
17.用户用来解锁的寄存器为密钥寄存器。
在存储空间映射地址为0X00000AE0~0X00000AE7中18.F28335 DSP 采用增强的哈佛总线结构,能够并行访问程序和数据存储空间。
19.X1NTF的外部区域0地址范围为0X004000~0X004FFF,大小为4K×16位;X1NTF的外部区域6地址范围为0X100000~0X1FFFFF,大小为1M×16位;X1NTF的外部区域7地址范围为0X200000~0X2FFFFF,大小为1M×16位;20.X1NTF每个区域数据总线都可以单独配置成16位或32位,XA0/XWE1引脚的功能在两种总线宽度下不同。
当一个区域配置成16位的总线模式时,XA0/XWE1引脚的功能为地址的最后一位XA0,当一个区域配置成32位的总线模式时,XA0/XWE1引脚的功能为选通信号XWE1.21.F28335内部有16个中断线,其中包括2个不可屏蔽中断(RESET和NMI)与14个可屏蔽中断。
22.ADC将模拟量转化为数字量通常要经过4个步骤:采样、保持、量化和编码23.F28335的ADC模块只要特点:12位模数转换、2个采样保持器、同时或顺序采样。
模拟电压输入范围0~3V,ADC转换频率最高可配置为25MHZ,采样带宽12.5MHZ,16通道模拟输入。
16个结果寄存器存放ADC转换的结果,转换后的数字量为:数字值=4095x(输入模拟值-ADCLO)/324.级联模式下,ADCINA0, ADCINB1, ADCINA2和ADCINB5输入通道轮回顺序采样。
答:ADCINA0的控制数为0000,ADCINB1控制数为1001,ADCINA2的控制数为0010,ADCINB5控制数为1101,最高位确定了是哪个采样保持器,后3位是具体的输入引脚。
//配置ADCAdcRegs.ADCTRL1.bit.ACQ_PS=1;AdcRegs.ADCTRL3.bit.ADCCLKPS=2;AdcRegs.ADCTRL1.bit.SEQ_CASC=1;AdcRegs.ADCMAXCONV.bit.MAX_CONV1=0x3;AdcRegs.ADCCHSELSEQ1.bit.CONV00 =0x0;AdcRegs.ADCCHSELSEQ1.bit.CONV01=0x0;AdcRegs.ADCCHSELSEQ1.bit.CONV02=0x2;AdcRegs.ADCCHSELSEQ1.bit.CONV03=0xD;AdcRegs.ADCTRL2.bit.EPWM_SOCA_SEQ1=1;AdcRegs.ADCTRL2.bit.INT_ENA_SEQ1=1;转换结果:ADCINAO->AdcRegs.ADCRESULTO;ADCINA1>AdcRegs.ADCRESULT1;ADCINA2->AdcRegs.ADCRESULT2;ADCINA5->AdcRegs.ADCRESULT3;24.设系统时钟为150MHz,若要产生频率为10kHz、占空比为50%的PWM波形,则在增减计数模式下时基周期寄存器TBPRD=_7500 、计数比较寄存器CMPA =_375025.请逐句解释下面的语句:GpioCtrlRegs.GPAMUX1.bit.GPIO0 = 0;GpioCtrlRegs.GPAMUX1.bit.GPIO1 = 0;GpioCtrlRegs.GPAMUX1.bit.GPIO0 = 1;GpioCtrlRegs.GPAMUX1.bit.GPIO1 = 1;26.请写出用GPIO1交替输出高低电平的代码GpioCtrlRegs.GPAMUX1.bit.GPIO1 = 0;GpioCtrlRegs.GPADIR.bit.GPIO1 = 1;GpioDataRegs.GPASET.bit.GPIO1 = 1;DELAY_US(1000);GpioDataRegs.GPACLEAR.bit.GPIO1 = 1;DELAY_US(1000);GpioDataRegs.GPATOGGLE.bit.GPIO1 = 1;DELAY_US(1000);GpioDataRegs.GPADAT.bit.GPIO1 = 1;DELAY_US(1000);GpioDataRegs.GPADAT.bit.GPIO1 = 0;DELAY_US(1000);27.F28335有7个外部引脚中断,但88个GPIO引脚只有64个可通过软件配置成外部中断引脚,其中GPIO0~GPIO31只能配置为外部中断1和2,GPIO32~GPIO63只能配置为外部中断3、4、5、6和728.F28335一共有88个GPIO,分为3组。
其中A组GPIO可通过软件配置成外部中断1、2以及NMI功能,B组GPIO可通过软件配置成外部中断3、4、5、6和7功能29.简述将GPIO配置为外部中断功能的步骤1)将数字量I/O配置为GPIO功能2)将数字量I/O配置为输入方向3)将数字量I/O量化配置正确4)利用外部中断选择寄存器选择相应的引脚为外部中断源5)为此GPIO触发信号设置极性,上升沿、下降沿或者双边沿6)使能外部中断30.请在下面各语句后面加上注释GpioCtrlRegs.GPAMUX1.bit.GPIO12 = 0; //将GPIO12作为通用I/O口GpioCtrlRegs.GPADIR.bit.GPIO12 = 0; //将GPIO12配置为输入方向GpioCtrlRegs.GPAQSEL1.bit.GPIO12= 0; //0量化GpioIntRegs.GPIOXINT1SEL.bit.GPIOSEL = 12; //GPIO12被配置成外部中断1 XIntruptRegs.XINT1CR.bit.POLARITY= 0; //外部中断1设置为下降沿触发XIntruptRegs.XINT1CR.bit.ENABLE = 1; //使能外部中断131.请写出将GPIO12配置为外部中断1的代码GpioCtrlRegs.GPAMUX1.bit.GPIO12 = 0; //将GPIO12作为通用I/O口GpioCtrlRegs.GPADIR.bit.GPIO12 = 0; //将GPIO12配置为输入方向GpioCtrlRegs.GPAQSEL1.bit.GPIO12= 0; //0量化GpioIntRegs.GPIOXINT1SEL.bit.GPIOSEL = 12; //GPIO12被配置成外部中断1 XIntruptRegs.XINT1CR.bit.POLARITY= 0; //外部中断1设置为下降沿触发XIntruptRegs.XINT1CR.bit.ENABLE = 1; //使能外部中断132.F28335的中断采用的是3级中断机制,分别为外设级中断、PIE级中断和CPU级中断33.PIE将外设中断分成了12个组,分别对应着CPU的12个可屏蔽中断线,每1组由8个外设级中断组成。