常见LVDS屏接口定义讲解

合集下载

完整版)LVDS接口详解

完整版)LVDS接口详解

完整版)LVDS接口详解LVDS输出接口是一种数字视频信号传输方式,它利用低压差分信号技术接口,在两条PCB走线或一对平衡电缆上通过差分进行数据的传输。

相比于TTL接口,LVDS输出接口具有高速率、低噪声、远距离、高准确度等优点,因此在17in及以上液晶显示器中得到了广泛的应用。

LVDS接口电路由驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)组成。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过柔性电缆传送到液晶面板侧的LVDS接收器。

LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

在数据传输过程中,LVDS接口采用差分信号对的形式进行传输,每个数据传输通道或时钟传输通道的输出都为两个信号(正输出端和负输出端)。

这种方式不仅可以提高数据传输速率,还可以减少电磁干扰和功耗,使得LVDS输出接口更加稳定可靠。

不同种类的液晶显示器的驱动板上的LVDS发送器并不相同。

有些LVDS发送器是一片或两片独立的芯片,例如DS90C383;而有些则是集成在主控芯片中,例如主控芯片gm5221内部集成了LVDS发送器。

LVDS输出接口也分为四种类型,其中第一种是单路6位LVDS输出接口。

这种接口电路采用单路方式传输,每个基色信号(即RGB三色中的其中任何一种颜色)采用6位数据(XOUT0+、TXOUT0-,TXOUT1+、TXOUT1-,TXOUT2+、TXOUT2-),共18位RGB(6bit X 3(RGB3色))数据,因此也被称为18位或18bit LVDS接口。

第二种是双路6位LVDS输出接口。

在这种接口电路中,两个基色信号(例如红色和绿色)共用一条传输线,而蓝色信号则使用另一条传输线,每个基色信号采用6位数据,因此也被称为双路18位或18bit LVDS接口。

各种液晶屏接口定义TCON,TTL,LVDS

各种液晶屏接口定义TCON,TTL,LVDS

TTL电平TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。

TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。

TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。

这是由于可靠性和成本两面的原因。

因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响。

数字电路中,由TTL电子元器件组成电路使用的电平。

电平是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。

在室温下,一般输出高电平是3.5V,输出低电平是0.2V。

最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。

英文全称为:transistor transistor logic“TTL集成电路的全名是晶体管-晶体管逻辑集成电路(Transistor-Transistor Lo gic),主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。

标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。

S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5 V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。

lvds屏线接口定义

lvds屏线接口定义

接口定义20PIN单6定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16空17空18空19 空20空每组信号线之间电阻为(数字表120欧左右)20PIN双6定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+每组信号线之间电阻为(数字表120欧左右)20PIN单8定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:R3- 17:R3+ 每组信号线之间电阻为(数字表120欧左右)30PIN单6定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0- 9:R0+ 10:地11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地17:CLK- 18:CLK+ 19:地20:空- 21:空22:空23:空24:空25:空26:空27:空28空29空30空每组信号线之间电阻为(数字表120欧左右)30PIN单8定义:1:空2:电源3:电源4:空5:空6:空7:空8:R0- 9:R0+ 10:地11:R1- 12:R1+ 13:地14:R2- 15:R2+ 16:地17:CLK- 18:CLK+ 19:地20:R3- 21:R3+ 22:地23:空24:空25:空26:空27:空28空29空30空每组信号线之间电阻为(数字表120欧左右)30PIN双6定义:1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:地17:RS0- 18:RS0+ 19:地20:RS1- 21:RS1+ 22:地23:RS2- 24:RS2+ 25:地26:CLK2- 27:CLK2+每组信号线之间电阻为(数字表120欧左右)30PIN双8定义:1:电源2:电源3:电源4:空5:空6:空7:地8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地15:CLK- 16:CLK+ 17:地18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+每组信号线之间电阻为(数字表120欧左右)一般14PIN、20PIN、30PIN为LVDS接口。

LVDS常规接口定义

LVDS常规接口定义

常规LVDS接口液晶屏定义20PIN单6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16空 17空 18空 19 空 20空每组信号线之间电阻为(数字表120欧左右)20PIN双6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+每组信号线之间电阻为(数字表120欧左右)20PIN单8定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:R3- 17:R3+每组信号线之间电阻为(数字表120欧左右)30PIN单6定义:1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN单8定义:1:空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空 30空每组信号线之间电阻为(数字表120欧左右)30PIN双6定义:1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2- 27:CLK2+每组信号线之间电阻为(数字表120欧左右)30PIN双8定义:1:电源2:电源3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+每组信号线之间电阻为(数字表120欧左右)一般14PIN、20PIN、30PIN为LVDS接口。

常见LVDS接口液晶屏定义

常见LVDS接口液晶屏定义

常见LVDS 接口液晶屏定义20PIN 单 6 定义:1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11 :R2- 12:R2+ 13:地14 :CLK- 15 :CLK+ 16空 17 空 18 空 19 空 20 空每组信号线之间电阻为(数字表 120 欧左右)20PIN 双 6 定义:1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:R1- 8 :R1+ 9:R2- 10 :R2+ 11 : CLK- 12:CLK+ 13: RO1- 14 :RO1+ 15: RO2- 16 :RO2+ 17: RO3- 18 : RO3+19: CLK1- 20 : CLK1+每组信号线之间电阻为(数字表 120 欧左右)20PIN 单 8 定义:1:电源 2:电源 3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11 :R2- 12:R2+ 13:地14 :CLK- 15 :CLK+ 16 : R3- 17 :R3+每组信号线之间电阻为(数字表 120 欧左右)30PIN 单 6 定义:1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11 :R1- 12: R1+ 13:地14 :R2- 15 :R2+ 16:地17 :CLK- 18 :CLK+ 19:地20:空- 21 :空22:空23:空24:空25 :空 26 :空 27 :空 28 空 29 空 30 空每组信号线之间电阻为(数字表 120 欧左右)30PIN 单 8 定义:1:空 2:电源 3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11 :R1- 12: R1+ 13:地14 :R2- 15 :R2+ 16:地 17 : CLK- 18 :CLK+ 19:地 20 :R3- 21 :R3+ 22:地 23:空 24:空25 :空 26 :空 27 :空 28 空 29 空 30 空每组信号线之间电阻为(数字表 120 欧左右)30PIN 双 6 定义:1 :电源 2:电源 3:地 4 :地 5 : R0- 6: R0+ 7 :地 8 : R1- 9: R1 + 10:地 11 : R2- 12: R2+ 13:地 14: CLK- 15: CLK+ 16:地 17: RS0- 18: RS0+ 19:地 20 : RS1- 21: RS1+ 22:地 23 : RS2- 24 : RS2+ 25:地 26 : CLK2- 27 : CLK2+每组信号线之间电阻为(数字表 120 欧左右)30PIN 双 8 定义 :1:电源 2:电源 3:电源 4 :空 5 :空 6 :空 7 :地 8 : R0- 9: R0+ 10: R1- 11: R1+ 12: R2- 13: R2+ 14:地 15: CLK- 16: CLK+ 17:地 18: R3- 19: R3+ 20: RB0-21: RB0+ 22: RB1- 23: RB1+ 24:地 25 : RB2- 26: RB2+ 27: CLK2- 28: CLK2+ 29: RB3- 30: RB3+每组信号线之间电阻为(数字表 120 欧左右)一般 14PIN、20PIN、30PIN 为 LVDS接口。

显示器芯片级维修课程-LVDS 屏线以及接口(第十讲)

显示器芯片级维修课程-LVDS 屏线以及接口(第十讲)
3、看驱板型号、根据板的型号写驱动板程序。 例:R.RM3331B
4、根据屏参数选择对应的驱动程序。 例: PC-202S
指SCALER 芯片型号
例:LTM150XN07-XGA-5V-SI8L-NA-5KEY 注:尺寸、显示模式、色差对得上的程序都可以刷,没有原程序后找其他程序。
注:薄屏全部3.3V供电,厚屏全部红5V供电。 如何确定屏接口类型:
1、量供电脚和接地脚。 2、量每组差分之间值一致,在100欧或120欧左右。
点屏配板和刷写程序 1、根据屏的型号确定屏的参数:
例:LTM150XKN07-
生产厂家(三星) 屏幕大小尺寸(15寸) XGA显示模式:1280*768
2、根据客户需求配板: 接口: PC+DVI AV TV HDMI USB SD CF
1
3
5
7
11
13 15
17 时 19 色 21 23
25 27 时 29 色 31
色度差分
钟度

差 色度差分
钟度 差差
分分
分分
SI6L(四组双绞线) SI8L(五组双绞线)
D06L(八组双绞线)
D08L(十组双绞线)
LVDS屏线采用双绞差分传输,按接口类型分为: 片插:FIX 30P/SI6L 、SI8L、D06L、D08L 20P/SI6L、SI8L 针插:DF-14(最厚、孔最大):30P/D08L 20P/D06L、SI6L、SI8L DF-19(最薄、孔最小):14P/SI6L 20P/SI6L、SI8L 30P/D08L 51146:20P/SI6L、SI8L、D06L 30P/D08L LG专用 D08L东芝专用 FIS:IBM早期专用
偶数

(完整版)LVDS接口详解

(完整版)LVDS接口详解

1.LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数据信号外,还包括行同步、场同步、像素时钟等信号,其中像素时钟信号的最高频率可超过28MHz。

采用TTL接口,数据传输速率不高,传输距离较短,且抗电磁干扰(EMI)能力也比较差,会对RGB数据造成一定的影响;另外,TTL 多路数据信号采用排线的方式来传送,整个排线数量达几十路,不但连接不便,而且不适合超薄化的趋势。

采用LVDS输出接口传输数据,可以使这些问题迎刃而解,实现数据的高速率、低噪声、远距离、高准确度的传输。

那么,什么是LVDS输出接口呢?LVDS,即Low Voltage Differential Signaling,是一种低压差分信号技术接口。

它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆幅(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号传输。

采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。

目前,LVDS输出接口在17in及以上液晶显示器中得到了广泛的应用。

2.LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1所示为LVDS接口电路的组成示意图。

图1 LVDS接口电路的组成示意图在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟,都采用差分信号对的形式进行传输。

LVDS接口详解

LVDS接口详解

LVDS接口详解一:LVDS输出接口概述液晶显示器驱动板输出的数字信号中,除了包括RGB数字信号外,还包括行同步,场同步,像素时钟等信号,其中像素时钟信号的最高频率可超过28MHZ,采用TTL接口,数据传输速率不高,传输距离较短,而且电磁抗干扰能力较差,会对RGB数据造成一定的影响,另外,TTL多路数据信号采用排线的方式来传输,整个排线数量达几十路,不但连接不方便,而且不适合超薄化的趋势,采用LVDS输出接口传输数据,可以使得这些问题迎刃而解,实现数据的高速率,低噪声,远距离,高准确度的传输。

那么,什么是LVDS输出接口呢?LVDS是一种低压差分信号技术接口。

他是美国NS(美国国家半导体公司)公司为了克服以TTL电平方式传输宽带高码率数据时功耗大,电磁干扰大等缺点而研制的一种数字视频信号传输方式。

LVDS输出接口利用非常低的电压摆浮(约350mV)在两条PCB走线或一对平衡电缆上通过差分进行数据的传输,即低压差分信号输出。

采用LVDS输出接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbit/s的速率传输,由于采用低压和低电流驱动方式,因此,实现了低噪声和低功耗。

二:LVDS接口电路的组成在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出驱动电路(LVDS发送器),和液晶面板侧的LVDS输入接口电路(LVDS 接收器)。

LVDS发送器将驱动板主控芯片输出的17L电平并行RGB数据信号和控制信号转换为低压串行LVDS信号,然后通过驱动板与液晶板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。

图1为LVDS接口电路的组成示意图。

在数据传输过程中,还必须有时钟信号的参与,LVDS接口无论传输数据还是传输时钟都采用差分信号对的形式进行传输,所谓信号对,只是LVDS接口电路中,每一个数据传输通道或时钟传输通道的输出都为两个信号(正输出端和负输出端),需要说明的是,不同的液晶显示器,其驱动板上的LVDS发送器不尽相同,有些LVDS发送器为一片或两片独立的芯片(如果DS90C383),有些则集成在主控芯片中。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

 常见LVDS屏接口定义讲解 上面我们知道了屏的型号和接口了,但是我们还不知道这个是多少位的屏和多少的供电,为了让大家轻松搞会这一步,我们拿一个单6位LVDS的屏来解析一下,此款屏的型号为:LP141X3(20针插接口)屏接口定义在液晶屏的规格书里面都有这一个页面

在屏的接口定义中我们看出液晶屏的供电为3.3V供电

Pin Symol Description 1 VDD Power supply3.3 3.3V供电

2 VDD Power supply3.3 3.3V供电 3 GND Ground 地 4 GND Ground 地 5 RIN0- Receiver signal(-) 一组数据0-(1) 6 RIN0+ Receiver signal(+) 一组数据0+(2) 7 GND Ground 地 8 RIN1- Receiver signal(-) 一组数据1-(3) 9 RIN1+ Receiver signal(+) 一组数据1+(4) 10 GND Ground 地 11 RIN2- Receiver signal(-) 一组数据2-(5) 12 RIN2+ Receiver signal(+) 一组数据2+(6) 13 GND Ground 地 14 CLK CLOCK 一组时钟信号 15 CLK CLOCK 一组时钟信号 16 GND Ground 地 17 NC 空脚 18 NC 空脚 19 GND Ground 地 20 GND Ground 地 出现了RIN单组数据中有0正0负1正1负2正2负 单组6条数据线的接口 所以我们说这个就是20针单6位的屏

下面我们在以一个30片插双8位的屏接口定义让大家学习一下 (列CLAA170EA02)

Pin No. of

used con

nector symbol Function

1 RXO0- minus signal of odd channel 0(LVDS) 第一组数据1

2 RXO0+ plus signal of odd channel 0(LVDS) 第一组数据2

3 RXO1-

minus signal of odd channel 1(L

VDS) 第一组数据3

4 RXO1+ plus signal of odd channel 1(LVDS) 第一组数据4

5 RXO2-

minus signal of odd channel 2(L

VDS) 第一组数据5

6 RXO2+ plus signal of odd channel 2(LVDS) 第一组数据6

7 GND ground 地 8 RXOC-

minus signal of odd clock chann

el (LVDS) 第一组时钟信号

9 RXOC+ plus signal of odd clock channel (LVDS) 第一组时钟信号

10 RXO3-

minus signal of odd channel 3(L

VDS) 第一组数据7

11 RXO3+ plus signal of odd channel 3(LVDS) 第一组数据8

12 RXE0- minus signal of even channel 0(LVDS) 第二组数据1

13 RXE0+

plus signal of even channel 0(L

VDS) 第二组数据2

14 GND ground 地 15 RXE1-

minus signal of even channel 1

(LVDS) 第二组数据3

16 RXE1+ plus signal of even channel 1(LVDS) 第二组数据4 17 GND ground 地 18 RXE2- minus signal of even channel 2(LVDS) 第二组数据5

19 RXE2+

plus signal of even channel 2(L

VDS) 第二组数据6

20 RXEC- minus signal of even clock channel (LVDS) 第二组时钟信号

21 RXEC+

plus signal of even clock chann

el (LVDS) 第二组时钟信号

22 RXE3- minus signal of even channel 3(LVDS) 第二组数据7

23 RXE3+ plus signal of even channel 3(LVDS) 第二组数据8

24 GND ground 地

25 NC NC 空 26 NC Test pin 空

27 NC NC 空 28 VCC Power supply input voltage(5.0 V) 供电5V

29 VCC

Power supply input voltage(5.0

V) 供电5V

30 VCC Power supply input voltage(5.0 V) 供电5V

这里面出现了两组数据每组中都有一对时钟信号,这个屏我们就能看出这是一个30针双8位屏,屏的供电为5V。

常见的LVDS接口定义 20PIN单6定义: 1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16空17空18空19空20空 每组信号线之间电阻为(数字表100欧左右)指针表20-100欧左右(4组相同阻值)

20PIN双6定义: 1:电源2:电源3:地4:地5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1- 14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+ 每组信号线之间电阻为(数字表100欧左右)指针表20-100欧左右(8组相同阻值) 20PIN单8定义: 1:电源2:电源3:地4:地5:R0- 6:R0+ 7:地8:R1- 9:R1+ 10:地11:R2- 12:R2+ 13:地14:CLK- 15:CLK+ 16:R3- 17:R3+ 每组信号线之间电阻为(数字表100欧左右)指针表20-100欧左右(5组相同阻值) 30PIN双8定义: 1:电源2:电源3:电源4:空5:空6:空7:地8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地15:CLK- 16:CLK+ 17:地18:R3- 19:R3+ 20:RB0- 21:RB0+ 22:RB1- 23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2- 28:CLK2+ 29:RB3- 30:RB3+ 每组信号线之间电阻为(数字表100欧左右)指针表20-100欧左右(10组相同阻值)

一般14PIN、20PIN、30PIN为LVDS接口,15寸(含15寸)以下多为3.3V供电17(含17)以上多为5V供电。这只是常见屏是这样规律,而不是所有的都是这样。

常见TTL的屏接口定义

列:这是一个常见的41扣TTL的屏接口来看看与LVDS的屏有什么区别 (屏型号为M121-53DS 41扣单六位TTL屏)

Pin# Signal Name

1 GND 地 2 -DTCLK 时钟 3 GND 地 4 HSYNC 行信号 5 VSYNC 场信号 6 GND 地 7 GND 地 8 GND 地 9 +RED0 单组红数据1 10 +RED1 单组红数据2 11 +RED2 单组红数据3 12 GND 地 13 +RED3 单组红数据4 14 +RED4 单组红数据5 15 +RED5 单组红数据6 16 GND 地 17 GND 地 18 GND 地 19 +GREEN0 单组绿数据1 20 +GREEN1 单组绿数据2 21 +GREEN2 单组绿数据3 22 GND 地 23 +GREEN3 单组绿数据4 24 +GREEN4 单组绿数据5 25 +GREEN5 单组绿数据6 26 GND 地 27 GND 地 28 GND 地 29 +BLUE0 单组蓝数据1 30 +BLUE1 单组蓝数据2 31 +BLUE2 单组蓝数据3 32 GND 地 33 +BLUE3 单组蓝数据4 34 +BLUE4 单组蓝数据5 35 +BLUE5 单组蓝数据6 36 GND 地 37 +DSPTMG 38 Reserved 39 VDD (+3.3V) 屏供电 40 VDD (+3.3V) 屏供电 41 Reserved

相关文档
最新文档