期末数电复习资料答案

合集下载

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案题目1题目描述请简要解释什么是布尔代数。

答案布尔代数是一种数学结构和符号系统,用来分析和操作逻辑表达式和逻辑函数。

题目2题目描述请说明什么是逻辑门。

答案逻辑门是用来实现布尔代数运算的电子元件,根据输入信号的不同组合产生不同的输出信号。

题目3题目描述请列举并解释四种常见的逻辑门。

答案1. 与门 (AND Gate):输出为真仅当所有输入都为真。

2. 或门 (OR Gate):输出为真当至少有一个输入为真。

3. 非门 (NOT Gate):输出为真当输入为假,反之亦然。

4. 异或门 (XOR Gate):输出为真当输入中只有一个为真。

题目4题目描述请简述卡诺图的作用。

答案卡诺图是一种通过绘制格子状图表来简化逻辑函数的工具。

它可以帮助找到最简约的逻辑表达式,并减少数字电路的复杂性。

题目5题目描述请解释什么是时序逻辑和组合逻辑。

答案时序逻辑是一种根据输入信号的不同时间顺序产生不同输出的逻辑电路。

组合逻辑是仅根据输入信号的当前状态产生输出的逻辑电路。

题目6题目描述请说明同步电路和异步电路的区别。

答案同步电路中的各个部件在时钟信号的控制下按照一定的顺序工作。

异步电路中的各个部件则不受时钟信号的控制,可以独立工作。

题目7题目描述请列举至少三个常见的数字电路应用。

答案1. 计算机内存2. 数字时钟3. 数据传输和存储系统以上是数字电路期末考试复习题的部分内容,希望能帮助你进行复习。

聊城大学《数字电路》期末复习题及参考答案

聊城大学《数字电路》期末复习题及参考答案

《数字电路》练习题及参考答案一、逻辑函数化简1.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=ABC+ABD+CD'+AB C+A'CD'+ACDY=A+D2.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=AB,+B,C+ΛD二、简答题1.时序逻辑电路在逻辑功能和电路结构上各有什么特点?答:逻辑功能上:任意时刻的输出不仅取决于这一时刻的输入,还与电路的历史状态有关。

电路结构上:①包含存储电路和组合电路;②存储器状态和输入变量共同决定输出。

3.简述触发器电路必须具备的两个基本特点。

答:1.有两个可以自行保持的状态;2.可以根据不同的输入置成。

或1状态三、设计题1.用4选1数字选择器(74HC153/2)产生逻辑函数:Z=AβC+A t C+BC(数据选择器输出方程为Y=D0(AAi)+D i(A i A0)+D2(A i A n)+D y(A i A ii))已知输出方程为:Y=(AA)Qo+(AA)S+(AA)Qf(AA)A将给定逻辑函数化为与输出方程对应的形式为:Y=Aβ,C+A BI+ABC+ABC另数据选择器输入接成:Al=A;Ao=8;D 0=D 2=C ,;D 1=1;D 3=C2 .用3线一8线译码器74HC138和门电路产生如下多输出逻辑函数。

Y 1=ACY 2=A ,B ,C+AffC ,+BCY i =B'C+ABCY i =AC=ΛffC+ΛBC=nι5+m 7=(m 5,m 7y=(Y 5,Y 7y<Y 2≈A ,B ,C+AffC ,+BC=A'B ,C+A;BC+AB ,C+ABC≈m i +m 3+fn i +m 7≈(m,,m 3,m 4'm ιy=(Y l 'Y i ,Y 4,Y 7y X=B'C+46C=A'B'C+A&C+ABC=,/+,%+%=(/'%6')'=(可匕工)画出电路为:则:Y=Z接电路为:3¾%J %41IΛβ与。

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案 一、单项选择题(每题2分,共20分) 1. 在数字电路中,最基本的逻辑运算是( )。 A. 与运算 B. 或运算 C. 非运算 D. 异或运算

答案:C 2. 一个触发器可以存储( )位二进制信息。 A. 1 B. 2 C. 3 D. 4 答案:A 3. 以下哪个不是组合逻辑电路的特点?( ) A. 输出只依赖于当前输入 B. 输出与输入之间存在时间延迟 C. 没有记忆功能 D. 输出与输入之间不存在时间延迟

答案:B 4. 一个完整的二进制计数器至少需要( )个触发器。 A. 1 B. 2 C. 3 D. 4

答案:B 5. 一个D触发器的输出Q与输入D的关系是( )。 A. Q=D B. Q=非D C. Q=D的延迟 D. Q=非D的延迟

答案:A 6. 一个4位二进制计数器的状态数是( )。 A. 2 B. 4 C. 8 D. 16

答案:D 7. 在数字电路中,以下哪个不是基本的门电路?( ) A. 与门 B. 或门 C. 非门 D. 异或门

答案:D 8. 一个3线-8线译码器可以译码( )种不同的输入。 A. 3 B. 7 C. 8 D. 64

答案:C 9. 一个4位二进制数最大可以表示的十进制数是( )。 A. 15 B. 255 C. 1023 D. 4095 答案:B 10. 在数字电路中,以下哪个不是触发器的类型?( ) A. SR触发器 B. JK触发器 C. D触发器 D. T触发器

答案:D 二、填空题(每题2分,共20分) 1. 在数字电路中,使用最广泛的逻辑门是______门。 答案:与

2. 一个3位二进制计数器的状态数是______。 答案:8 3. 一个4线-16线译码器的输出线数是______。 答案:16

4. 在数字电路中,一个JK触发器的输出Q与输入J和K的关系是Q=______。

答案:J⊕K

5. 一个二进制数1011转换为十进制数是______。 答案:11

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案 一、单项选择题(每题2分,共20分) 1. 在数字电路中,一个触发器可以存储的二进制信息量是( )。 A. 1位 B. 2位 C. 3位 D. 4位

答案:A 2. 一个完整的触发器由两个D触发器构成,可以实现( )进制计数器。

A. 2 B. 3 C. 4 D. 5 答案:C 3. 以下哪个不是组合逻辑电路的特点?( ) A. 输出只依赖于当前的输入 B. 输出与输入之间存在时延 C. 任何时刻的输出只与该时刻的输入有关 D. 电路中没有记忆功能

答案:B 4. 一个4位二进制计数器可以计数的最大值是( )。 A. 15 B. 16 C. 255 D. 256

答案:B 5. 一个3线到8线译码器可以译码的二进制数是( )。 A. 3位 B. 4位 C. 5位 D. 6位

答案:A 6. 一个异步清零的4位二进制计数器,其清零信号需要( )个时钟脉冲才能完成清零。

A. 1 B. 2 C. 4 D. 8

答案:A 7. 在数字电路中,以下哪个不是逻辑门的类型?( ) A. 与门 B. 或门 C. 非门 D. 异或门

答案:D 8. 一个8位寄存器可以存储的二进制数的最大值是( )。 A. 255 B. 256 C. 511 D. 1024

答案:A 9. 一个JK触发器在J=0,K=1时的状态是( )。 A. 保持不变 B. 置0 C. 置1 D. 翻转

答案:D 10. 在数字电路中,以下哪个不是时序逻辑电路的特点?( ) A. 输出不仅依赖于当前的输入,还依赖于电路的历史状态 B. 电路中包含记忆功能 C. 输出与输入之间存在时延 D. 输出只依赖于当前的输入

答案:D 二、填空题(每题2分,共20分) 1. 在数字电路中,一个D触发器可以存储________位二进制信息。 答案:1 2. 一个4位二进制计数器的计数范围是从________到________。 答案:0,15

数电复习资料含答案期末考试

数电复习资料含答案期末考试

数电复习资料含答案期末考试数电第一章一、选择题1.以下代码中为无权码的为。

A、8421BCD码B、5421BCD码C、余三码D、格雷码2.以下代码中为恒权码的为。

A、8421BCD码B、5421BCD码C、余三码D、格雷码3.一位十六进制数可以用位二进制数来表示。

A、1B、2C、4D、164.十进制数25用8421BCD码表示为。

A、10 101 B、0010 0101C、100101D、101015.在一个8位的存储单元中,能够存储的最大无符号整数就是。

A、(256)10B、(127)10C、(FF)16D、(255)106.与十进制数(53、5)10等值的数或代码为。

A、(0101 0011、0101)8421BCDB、(35、8)16C、(110101、1)2D、(65、4)87.矩形脉冲信号的参数有。

A、周期B、占空比C、脉宽D、扫描期8.与八进制数(47、3)8等值的数为:A、(100111、011)2B、(27、6)16C、(27、3 )16D、(100111、11)29、常用的B C D码有。

A、奇偶校验码B、格雷码C、8421码D、余三码10.与模拟电路相比,数字电路主要的优点有。

A、容易设计B、通用性强C、保密性好D、抗干扰能力强二、判断题(正确打√,错误的打×)1、方波的占空比为0、5。

( )2、8421码1001比0001大。

( )3、数字电路中用“1”与“0”分别表示两种状态,二者无大小之分。

( )4.格雷码具有任何相邻码只有一位码元不同的特性。

( )5.八进制数(18)8比十进制数(18)10小。

( )6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间与幅度上都断续变化的信号就是数字信号,语音信号不就是数字信号。

( )8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

( )9.十进制数(9)10比十六进制数(9)16小。

数字电子技术基础期末复习资料hzrtvu

数字电子技术基础期末复习资料hzrtvu

数字电子技术基础期末复习资料hzrtvu一、填空题1、数字量取值是离散的,我们常用________和___ ____两个数字来表示输入和输出信号的状态。

2、完成下列数制转换(1) (10.125)10= ( )2 (2) (4F)16= ( )10(3) (1100100.1)2= ( )103、逻辑代数的三种差不多运确实是____ ____、___ _____和____ ____。

4、数字电路中三极管工作在截止区相当于开关__ _____ ,工作在饱和区相当于开关___ _____。

5、数字逻辑电路分为两大类,它们是__________和________ 电路。

6、双稳态触发器有两个状态,它们是__________和__________。

按触发方式分能够分为_____________、_____ ______、___________ 触发。

7、在异步三位二进制加法计数器中,当第7个CP 脉冲过后,计数器状态变为___________(设初始状态均为0)。

8、RC 积分电路能将矩形波变换成_____________,RC 微分电路能将矩形波变换成______ _____。

二、是非题1、在TTL 门电路中能够将未用的输入端悬空。

因为它并不受阻碍外界的干扰。

( )2、与逻辑是指在决定一件情况的各种条件中只要是有一个以上条件,情况就会发生。

( )3、数字电路与模拟电路相比,其抗干扰能力强,功耗低,速度快。

( )4、d d R =1 S =1是差不多RS 触发器承诺的输入信号。

( )5、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。

( )6、当选用共阳极LED 时,应配置输出 高电平有效的七段显示译码器。

( )7、4000系列是TTL 电路。

( )8、计数器能够定时。

( )9、555定时器置0端不用时一样与地相连。

( )10、时序逻辑电路在任意时刻的输出信号只取决于输入信号,与前一状态无关。

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 电路中没有存储元件D. 输出状态不随时间变化答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 8D. 7答案:B5. 在数字电路中,使用最广泛的逻辑门是()。

A. 与非门B. 或非门C. 异或门D. 非门答案:A6. 一个D触发器的输出状态取决于()。

A. 时钟信号B. 数据输入C. 复位信号D. 时钟信号和数据输入答案:D7. 在数字电路中,一个3线-8线译码器的输入线数是()。

A. 3B. 4C. 5D. 8答案:A8. 一个4位二进制计数器的计数周期是()。

A. 8B. 16C. 32D. 64答案:B9. 一个JK触发器在J=0,K=1时的输出状态是()。

A. 保持不变B. 置0C. 置1D. 翻转答案:D10. 在数字电路中,一个同步计数器与异步计数器的主要区别是()。

A. 计数速度B. 电路复杂度C. 计数方式D. 时钟信号的使用答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以产生________种不同的输出状态。

答案:82. 一个D触发器在时钟信号的上升沿到来时,其输出状态将________输入端的数据。

答案:复制3. 一个4位二进制计数器的计数范围是从________到________。

答案:0000到11114. 在数字电路中,一个与非门的输出状态与输入状态之间的关系是________。

答案:反相5. 一个JK触发器在J=1,K=0时的输出状态是________。

答案:置16. 在数字电路中,一个3线-8线译码器的输出线数是________。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1 一.数字电路复习提纲 第一章 数字电子技术概述 1. 数字信号、数字电路是什么? 2. 一个脉冲的主要参数? 3. 掌握二极管导通、截止条件, 二极管作开关用时,什么时候相当开关闭合、什么时候相当开关断开。 4. 掌握三极管截止、饱和、放大条件 , 三极管作开关用时,什么时候相当开关闭合、什么时候相当开关断开。 5. MOS管导通、截止条件,作开关什么时候相当开关闭合、断开。 6. 熟练掌握十进制数、二进制数、十六进制数相互如何转换。 7. 十进制数如何用8421BCD码、5421码、余3码表示? 8. 格雷码,奇偶校验码有什么特点?

第二章 基本逻辑门电路 1. 熟练掌握与门、或门、非门、与或非门、异或门、同或门的逻辑表达式、逻辑符号、逻辑功能。 2.了解正逻辑,负逻辑概念。

第三章 集成逻辑门电路 1.理解TTL电路主要参数,VH、VL、VON、VOFF、VNL、VNH、IIL、IIH、NO、tpd、Ron、Roff。 2. 熟练掌握OC门电路结构特点、符号、逻辑功能。使用时必须外接什么?OC门输出端并联实现线与逻辑功能。 3熟练掌握.三态门电路结构特点、符号、逻辑功能。 4.TTL门电路电源电压5±0.5V,与非门、或非门多余输入端如何处理,悬空相当输入端接1还是0。 5. 了解CMOS门电路特点、符号、逻辑功能,使用时注意事项。

第四章逻辑函数及其化简 1. 了解逻辑代数八个基本定律,4个常用公式? 2. 了解逻辑函数5种表示方法? 3. 能用代数法化简逻辑函数。 4. 熟练掌握用卡诺图法化简逻辑函数。 2

第五章组合逻辑电路 1. 熟练掌握根据逻辑图写出表达式 2. 熟练掌握组合逻辑设计(根据功能设定输入输出变量---列出真值表---写出逻辑表达式---逻辑化简---画出逻辑图) 3. 掌握全加器、译码器、编码器、数据选择器、数据比较器功能、根据集成芯片功能能正确使用。 第六章触发器 1.熟练掌握RS、D、JK、T触发器逻辑功能及触发方式、符号 2. 掌握时钟触发器的直接置位和直接复位功能 第七章 时序逻辑电路 1. 熟练掌握时序逻辑电路分析 2. 熟练掌握分别用CD4510、CD4520、74LS161构成任意进制计数器 3. 理解74LS194的功能,并且能扩展应用

二.数电复习题 (一).选择题 1. TTL门电路如图1所示。

(1)Y1=( B ),Y2=( A ),Y3 =( D ), (a)TTL门电路 图 1 3

Y4=( C ),Y5=( E )。

BAA., ABB. BABAC. ABBAD.

CDABE. 2.TTL与门、与非门多余输入端接( A、B、 D )(多选题) A (电源) , B (标准高电平) C (地) , D(与其它输入端并接)

3.TTL或门、或非门多余输入端接( B、C、D )(多选题) A (电源) , B (标准低电平) C (地) , D与其它输入端并接

4.在下列TTL电路中,输出AL的电路为( A、B、C )(多选题)

5.在图3中输出Y为( B ) A 、(AB+CD), B、(CDAB) C、((A+B)(C+D)), D、ABCD

6.在图4中输出Y为( A ) A 、(A ), B、(AB), C、(BA) , D、BA

7.将十进制数51.625转换为二进制数是( D )

(A) ( B) (C) (D) 图2

图3 图 4 4

A、(100111.001), B、(110001.001), C、(100110.101), D、(110011.101) 8.将二进制数1110111.0110101转换为十六进制数是( D ) A、(71.F1), B、(73.6E), C、(80.F1), D、(77.6A)

9. 已知某电路的真值表如下,该电路的逻辑表达式为( C ) 。 A.CY B. ABCY C.CABY D.CCBY

A B C Y A B C Y 0 0 0 0 1 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 1 1 1 1 1

10.CMOS数字集成电路与TTL数字集成电路相比突出的优点是(A、C、D )。(多选题) A.功耗低 B.高速度 C.高抗干扰能力 D.电源范围宽 11.8选一数据选择器,其地址输入至少应有( 3 )。 A.2 B. 3 C.4 D.8 12.编码器编码输出位数为4位,则最多可对( 16 )个输入信号编码。 A.4 B. 8 C.16 D.32 (二).判断题 1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表( √ ) 2.与非门的多余输入端允许接地( ⅹ ) 3.使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V( √ ) 4.正逻辑高电平为“1”则低电平为“0”, 负逻辑高电平为“0”则低电平为“1”( √ ) 5.逻辑电路中的与门和或门是相对的,即正逻辑与门就是负逻辑或门,正逻辑或门就是负逻辑与门(√ ) 6.若两函数具有相同的真值表,则两个逻辑函数必定相等( √ ) 7.若两函数具有不同形式的逻辑表达式,则两个逻辑函数必定不相等(ⅹ ) 8.逻辑函数两次求反,则为原逻辑函数(√ )

9.逻辑函数BA=AB ( √ )

10.逻辑函数BACCBA( √ ) 11.逻辑函数AA=A2,A+A=2A ( ⅹ ) 12.两输入四与非门集成块74LS00与7400逻辑功能不完全相同( ⅹ ) 13.三态门的三种工作状态,高电平,低电平,高阻抗( ⅹ ) 5

14.一般TTL门输出端可以直接并接,实现线与( ⅹ ) 15.TTL门电路输入端悬空相当于输入高电平( √ ) 16.逻辑函数CAABF,在B=C=1时,可能产生竞争冒险现象(√ )

17.逻辑函数))((BACAF,在B=C=0时,不存在竞争冒险现象( ⅹ ) 18.组合逻辑电路中具有记忆功能的逻辑部件。 ( ⅹ ) 19.译码是编码的逆过程 ( √ ) 20.共阴极数码管应选用有效输出为高电平的显示译码来驱动( √ ) 21 时序逻辑电路按其触发有否统一时钟控制可分为同步时序逻辑电路和异步 时序逻辑电路。( √ ) 22、一个触发器可以寄存二位二进制代码。( ⅹ ) 23、上升沿触发方式的触发器没有空翻现象( √ )。 24、一般CMOS电路电源电压只允许5V。( ⅹ ) 25、同步计数器的计数速度比异步计数器速度快。 (√ ) 26、十进制数(5)10比十六进制数(5)16小。 ( ⅹ ) 27、构成组合逻辑电路的基本单元是门电路,构成时序逻辑电路的基本单元是触发器。(√ ) 28、74LS283芯片的工作电压是5V。 ( √ ) 29、余3 BCD码是一种有权BCD码。 ( ⅹ ) 30、集电极开路门的英文缩写为OC门。 ( √ ) 31、十进数5的8421BCD码是1010 ( ⅹ ) 32、逻辑函数的表示方法主要有逻辑表达式、逻辑图、真值表、卡诺图、波形图。( √ )

(三)、用化简下列函数为最简与或表达式。 1.Y1=AB+ABD+AC+BC+BD 2. Y2(A,B,C,D)=∑m(2,3,6,7,10,11,)//∑(0,1,4,8,9)

解: DBABCAY1, BCAY

2 6

(四)组合逻辑电路 1. 电路如图所示: (1) 写出L1、L2、L3、L4逻辑表达式; (2) 写出L5(化为最简)、L6、L逻辑表达式; (3) 填写下表所示的逻辑真值表

解:(1)L1= A+B 。L2= BC 。L3= A 。 L4= ABC 。 (2)L5= BC 。L6=BC。 L=CABAABC 。 (3)真值表。 2).如图所示电路,74LS283为四位全加器,74LS85为四位数值比较器。拨动逻辑开关K1-K8,试分析在下列五种情况下,S4、S3、S2、S1的输出及LED1、LED2、LED3、LED4发光情况。 1.k8、k7、k6、k5=0010 k4、k3、k2、k1=0001时 , S4、S3、S2、S1的输出是 0011 ,___LED1__ _发亮。 2.k8、k7、k6、k5=1110 k4、k3、k2、k1=1111时, S4、S3、S2、S1的输出是 1101 ,_LED2、_LED4__发亮。

A B C L 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 7

3).二进制同步计数器CD4520与四位数值比较器74LS85构成电路如图所示,在如图CR及8个CP作用后,试问发光二极管那个亮?

解:LDE1亮

4).编码器、译码器、显示器综合实验原理图如下图所示, 1.当74LS147的输入91ININ101010001信号为时, 试问DCBA 信号是什么? ,数码管显示数字是什么? 2.如果CD5411的D端接错为“0”,则拨输入91ININ信号从000000000~111111111,数码管显示数字只能是那些。 74LS147 十线---四线的高位优先编码器 74LS04 六反相器 CD4511 七段显示译码\驱动器 LC5011 共阴极数码管

解:1。1000,8。0、1、、2、3、4、5、6、7

相关文档
最新文档