数字电子技术基础—试题—解答

合集下载

数字电子技术基础试卷及答案套

数字电子技术基础试卷及答案套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。

设各触发器初态为“0”。

二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。

三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5-1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。

并计算出V 01波形的周期T=?。

数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。

(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。

三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。

《数字电子技术基础》试题及参考答案_shijuan1

《数字电子技术基础》试题及参考答案_shijuan1

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。

二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。

A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。

A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。

8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

(×)2、对于MOS门电路多余端可以悬空。

(×)3、计数器的模是指对输入的计数脉冲的个数。

(×)4、JK触发器的输入端J 悬空,则相当于J = 0。

(×)5、时序电路的输出状态仅与此刻输入变量有关。

数字电子技术试题集及答案

数字电子技术试题集及答案

数字电子技术基础试卷试题答案汇总数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。

2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。

3 .下图所示电路中的最简逻辑表达式为。

AB4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。

6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。

表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 同或;F 2 与非门;F 3 或门。

二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。

A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。

A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。

A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。

数字电子技术基础题库及答案

数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。

2.在逻辑电路中,三极管通常工作在和状态。

3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。

5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。

6.单稳态触发器有两个工作状态和,其中是暂时的。

7.一般ADC的转换过程由、、和4个步骤来完成。

8.存储器的存储容量是指。

某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。

(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。

()2.寄存器属于组合逻辑电路。

()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。

( )5.PLA 的与阵列和或阵列均可编程。

( )6.八路数据分配器的地址输入(选择控制)端有8个。

( )7.关门电平U OFF 是允许的最大输入高电平。

( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。

( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。

A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。

A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。

A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。

数字电子技术基础试卷及答案

数字电子技术基础试卷及答案
二.(15分)求图示电路中 、 、 、 及 。
三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。设各触发器初始状态为“0”态。
四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。
附:
555功能表
复位端(4)
触发端(2)
阈值端(6)
放电端
(7)
输出端
(3)
0
×
×
对地短路
0
1
>1/3Vcc
>2/3Vcc
对地短路


<1/3Vcc
<2/3Vcc
对地开路
1
1
>1/3Vcc
<2/3Vcc
保持原态
保持原态
数字电子技术基础3
一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v。
七.(16分)设图示电路初始状态是“000”,要求完成以下各问:
(1)写出各触发器的驱动方程;
(2)写出各触发器的状态方程;
(3)列出状态转换表;
(4)试分析图示电路是几进制计数器。
八.(12分)下图为由555定时器构成的多谐振荡器电路。
(1)对应画出图中Vc和Vo的波形(要求标出对应电压值);
(2)设图中二极管为理想器件,计算Vo波形的周期T及占空比q(%)。
若将负反馈支路上的电阻R1改为可稳幅的热敏电阻,问R1应有怎样的温度系数?
利用相位平衡条件判断图(b)电路能否产生振荡(标出瞬时极性),如能,求振荡频率(其中C1=C2=47pF,L=1.6mH)。

数字电子技术基础—精彩试题—解答-电子技术化简与或式

数字电子技术基础—精彩试题—解答-电子技术化简与或式

三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +1、Y=A+B2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=02、用卡诺图圈0的方法可得:Y=( +D)(A+ )( + )四、分析下列电路。

(每题6分,共12分)1、写出如图4所示电路的真值表及最简逻辑表达式。

图 41、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。

2、写出如图5所示电路的最简逻辑表达式。

2、B =1,Y = A ,B =0 Y 呈高阻态。

五、判断如图 6所示电路的逻辑功能。

若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分)t图 6五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:图 10六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数。

(8分)Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)图 7 答:七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。

(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。

(10分)图 8七、接线如图 12所示:图 12全状态转换图如图 13 所示:( a )( b )图 13八、电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。

(设 Q 0 、Q 1 的初态为0。

)(12分)八、,,波形如图 14所示:三、将下列函数化简为最简与或表达式(本题 10分)1. (代数法)2、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)三、1. 2.四、分析如图 16所示电路,写出其真值表和最简表达式。

大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案一、填空题时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。

答:输入,历史状态2.含有触发器的数字电路属于逻辑电路。

答:时序3.计数器按照各触发器是否同时翻转分为式和式两种。

答:同步,异步4.某计数器状态转换图如图,该电路为________进制计数器。

答:55.某计数器的输出波形如图1所示,该计数器是进制计数器。

答:56. N个触发器可以构成最大计数长度(进制数)为的计数器。

答: 2N7.若要构成七进制计数器,最少用个触发器,它有个无效状态。

答: 3 18.若要构成十进制计数器,至少用个触发器,它有个无效状态。

答:4 69.串行传输的数据转换为并行传输数据时,可采用寄存器。

答:移位10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于计数器。

答:同步11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。

答:异步12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。

答:10013.驱动共阳极七段数码管的译码器的输出电平为()有效。

答:低二、选择题时序逻辑电路1.时序逻辑电路中一定包含。

A、触发器B、组合逻辑电路C、移位寄存器D、译码器答:A2.在同步计数器中,各触发器状态改变时刻()。

A、相同B、不相同C、与触发器有关D、与电平相同答:A3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。

A.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关答:B4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()。

A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000—0111答:A Array 5.某计数器的状态转换图如右:其计数的容量为( )A.8 B. 5C. 4D. 3答:B6.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。

数字电子技术基础试题及答案汇编

数字电子技术基础试题及答案汇编

数字电子技术基础试题及答案数字电子技术基础试题及答案有哪些内容呢?我们不妨一起来参考下范文吧!希望对您有所帮助!以下是小编为您搜集整理提供到的数字电子技术基础试题及答案内容,希望对您有所帮助!欢迎阅读参考学习!数字电子技术基础试题及答案一、单项选择题(每小题1分,共10分)1、以下描述一个逻辑函数的方法中,( )只能唯一表示。

A.表达式 &nbsp;B.逻辑图 &nbsp;C.真值表D.波形图2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。

A.接高电平B.接低电平 &nbsp;C.悬空 &nbsp;D.通过电阻接地3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。

A.11001111B.11110100C.11110010D.111100114、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。

A.A或B中有一个接“1”B.A或B中有一个接“0”C.A和B并联使用 &nbsp;D.不能实现5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( &nbsp;)。

A.16B.4C.8D.26、下列几种TTL电路中,输出端可实现线与功能的门电路是( )。

A.或非门B.与非门C.异或门D.OC门7、下列几种A/D转换器中,转换速度最快的是( )。

A.并行A/D转换器 &nbsp;B.计数型A/D转换器C.逐次渐进型A/D转换器D.双积分A/D转换器8、存储容量为8K×8位的ROM存储器,其地址线为( )条。

A.8B.12C.13D.149、4个触发器构成的8421BCD码计数器,共有( )个无效状态。

A.6B.8C.10D.1210、以下哪一条不是消除竟争冒险的措施( )。

A.接入滤波电路B.利用触发器C.加入选通脉冲D.修改逻辑设计二、填空题(每空1分,共20分)1、时序逻辑电路一般由()和( )两分组成。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术基础—试题—解答三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +1、Y=A+B2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=02、用卡诺图圈0的方法可得:Y=(+D)(A+ )(+ )四、分析下列电路。

(每题6分,共12分)1、写出如图4所示电路的真值表及最简逻辑表达式。

图 41、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。

2、写出如图5所示电路的最简逻辑表达式。

2、 B =1,Y = A ,B =0 Y 呈高阻态。

五、判断如图 6所示电路的逻辑功能。

若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分)t图 6五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:图 10六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数。

(8分)Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)图 7 答:七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。

(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。

(10分)图 8七、接线如图 12所示:三、将下列函数化简为最简与或表达式(本题 10分)1. (代数法)2、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)三、 1. 2.四、分析如图 16所示电路,写出其真值表和最简表达式。

(10分)四、 1.2. , , ,五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。

(要求写出设计步骤并画电路图)(10分)五、六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路?(10分)六、同步六进制计数器,状态转换图见图 20。

图 20七、试说明如图 18所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。

(10分)图 18 图21七、, , ,波形如图 21 所示八、如图19所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。

( 10分)图 19 TU 八、八进制计数器电路如图22所示。

三.计算题(5分)如图所示电路在V i=0.3V和V i=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。

解:(1)0.3V Vi =时,三极管截止,工作在截止区,5V Vo =;(2)5V V i =时,三极管导通,工作在饱和区,V V ce 0V (max)o ≈=四.分析题(24分)1.分析如图所示电路的逻辑功能,写出Y 1、Y 2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。

1.①D A Y +=②AC D A B Y ++=2.分析下面的电路并回答问题(1) 写出电路激励方程、状态方程、输出方程(2) 画出电路的有效状态图(3) 当X=1时,该电路具有什么逻辑功能(1)Q n+11=XQ 2 Q n+12=21Q Q Y=XQ 12Q(2)(3)当X=1时,该电路为三进制计数器五.应用题(43分)1.用卡诺图化简以下逻辑函数①D C A⋅+Y++=ABD++ABCDACCBDAC②()D CY⋅+=,给定约束条件为AB D⊕+CCABABA+CD=01.解:(1)由图可以写出表达式:AB1BCY++2=ACBC=AY⊕⊕2.有一水箱,由大、小两台水泵M L和M S 供水,如图所示。

水箱中设置了3个水位检测元件A、B、C。

水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。

现要求当水位超过C点时水泵停止工作;水位低于C点而高于B点时M S单独工作;水位低于B点而高于A点时M L单独工作;水位低于A点时M L和M S同时工作。

试用74LS138加上适当的逻辑门电路控制两台水泵的运行。

74LS138的逻辑功能表输 入 输 出S 1 32S S A 2A 1A 00Y 1Y2Y 3Y 4Y 5Y 6Y 7Y0 X XX X 1 1 1 11 1 1 1 X 1 XX X 1 1 1 11 1 1 11 0 0 0 0 0 1 1 11 1 1 11 0 0 0 1 1 0 1 11 1 1 11 0 0 1 1 1 0 10 1 1 1 11 0 0 111 1 1 01 1 1 11 0 1 01 1 1 10 1 1 11 0 1 011 1 1 11 0 1 11 0 1 11 1 1 11 1 0 11 0 1 111 1 1 11 1 1 074LS161功能表CRLDCT P CT T CP D 0 D 1 D 2 D 3Q 0 Q 1 Q 2 Q 30 × ×3. 74LS161逻辑符号及功能表如下(1)假定161当前状态Q 3 Q 2 Q 1Q 0为“0101”“D 0 D 1 D 2 D 3”为“全1”,LD =0,请画出在两个CP ↑作用下的状态转换关系?(2)请用复位法设计一个六进制记数器(可附加必要的门电路)由真值表化简整理得到:ABC C AB BC A C B A B M L+++==76327632m m m m m m m m M L •••=+++= CB A ABC C AB C B A C B A C B A M S ++++=+= 7654176541m m m m m m m m m m M S ••••=++++=(4)令A=A,B=B,C=C ,画出电路图: (1)“0101” “1111” “1111” (2)“0110”时复位4.分析右面的电路并回答问题(1)该电路为单稳态触发器还是无稳态触发器?(2)当R =1k 、C =20uF 时,请计算电路的相关参数(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)。

4、(1)单稳态 (2)20mS(2)真值表如下:A B C AB ACBCCB Y2 Y10 0 0 0 0 0 0 0 00 0 1 0 0 0 1 0 10 1 0 0 0 0 1 0 10 1 1 0 0 1 0 1 01 0 0 0 0 0 0 0 11 0 1 0 1 0 1 1 01 1 0 1 0 0 1 1 01 1 1 1 1 1 0 1 1(3)判断逻辑功能:Y2Y1表示输入‘1’的个数。

2.解:(1)输入A、B、C按题中设定,并设输出M L=1时,开小水泵M L=0时,关小水泵M S=1时,开大水泵M S=1时,关大水泵;(2)根据题意列出真值表:A B C M L M S0 0 0 0 00 0 1 0 10 1 0 ××0 1 1 1 01 0 0 ××1 0 1 ××1 1 0 ××1 1 1 1 1三、分析题(共20分)1.试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图(按Q3Q2Q1排列)。

(6分)1.(8分)①驱动方程(3分)②状态方程(3分)213212321321Q K Q K Q K Q J Q J Q J ======③状态转换图(2分)2.分析下图由74160构成的计数器为几进制计数器,画出有效状态转换图。

(4分)2、(4分)为五进制计数器(2分)Q QQ Q D D D D C C E E 741 1 R DLDC 1&23232312121213121Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q =+==+=+=状态转换图(2分)3.分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。

(6分)3、(6分)①逻辑式:(2分)BA YB A B A Y B A Y =+==321;;②真值表:(2分)③逻辑功能:(2分)RD 数值比较器4.分析如下74LS153数据选择器构成电路的输出逻辑函数式。

(4分)4、(4分)A AB B A F =+=四、设计题(共26分)1.用74LS160及少量的与非门组成能显示00~48的计数器(使用 完成)。

(8分)1、(6分)2.试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。

要求:(1)写出表达式的转换过程(6分);(2)在给定的逻辑符号图上完成最终电路图。

(6分)⎪⎩⎪⎨⎧+=++=+=CB AC B Y BC C B A C B A Y BCAC Y 321D D D D Q Q Q QE EC C LDDR74160 D D D D QQ Q Q EE C CLDDR7416FA B YD 0 D 1 D 2A 1 A2、(12分)①转换过程(6分) ②连接图(6分)3.使用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为00010111(时间顺序自左向右)。

(6分)3、(6分)五、画图题(共18分)1.用555定时器及电阻R 1、R 2和电容C 构成一个多谐振荡器电路。

画出电路,并写出脉冲周期T 的计算公式。

(8分)V C DI V C GN dR555V O T TR5403743127531m m m Y m m m m Y m m m Y ••=•••=••=1、(8分) ①(2分)2ln )2(2121C R R T TT +=+=②(6分)图2.图(a )中CP 的波形如图(b )所示。

要求:(1)写出触发器次态Q n+1的最简函数表达式和Y 1、Y 2的输出方程。

(4分) (2)在图(b )中画出Q 、Y 1和Y 2的波形(设Q n =0)(6分)2、(10分)①次态、Y 1 、Y 2方程(4分)CPQ Y QCP Y QQ n ===+211②波形(6分)图(a )图(b )例1.1利用公式法化简+F+ABCD+=()A+DBBDACBAC解:BD+F++(ABCD)=+BDAAABCCA++=B++CADBDABBA+=C+AC(C)B+B++=DABDCA=+BA(B)B++=B+DCDA=+B+B)BD(DB+=+DCD=+A(D)D例 1.2 利用卡诺图化简逻辑函数∑、、(、mYABCD、510)7=)3(6约束条件为∑8)4210(、m、、、解:函数Y 的卡诺图如下:00 01 11 1000011110AB CD111×11××××D B A Y += 例3.1 试设计一个三位多数表决电路 1、 用与非门实现2、 用译码器74LS138实现3、 用双4选1数据选择器74LS153 解:1. 逻辑定义设A 、B 、C 为三个输入变量,Y 为输出变量。

相关文档
最新文档