微机原理与接口技术期末考试复习试题

合集下载

微机原理与接口技术期末考试复习试题资料

微机原理与接口技术期末考试复习试题资料

据块传送、请求传送。3、具有存储器到存储器的传送功能 4、
具有正常时序和压缩时序两种基本时序。5、8257A 级联可
扩充任意个 DMA 通道。6、有两种优先管理方式�固定优先
级和循环优先级。7、有较高的数据传输速率。 8�可编程并行接口 8255A 具有( ① ) ① 两个 8 位(A 口、B 口) 和两个 4 位(C 口的高、低各 4 位) 并行输入输出端口。
�恢复

�形
9�8253 一个芯片上有�3�个独立的 16 位计数器通道�每
个通道有�6�种工作方式。
10�MOV AX,1234H 中源操作数所使用的寻址方式为��立
即数寻址方式��MOV ES,AX 源操作数所采用的寻址方式�
�寄存器寻址方式�。
四、简答题�每题 5 分�共计 20 分�
1. 将十进制数 123.25 分别转化成二进制、八进制、十六 进制数�并将其用 BCD 码表示出来。
1.Cache 2.中断向量 3.总线主模块 4.全双工 5.堆栈 四、简答题(共 25 分) 1.总线标准化的目的是什么�涉及哪些内容�列举 1-2 个标准系统总线。(5 分) 2.某系统中有一片 8253�其四个端口地址为 310H�312H� 314H�316H�计数脉冲频率为 1MHz、BCD 码计数�试编 写输出频率为 2KHz 方波的初始化程序。(5 分) 3.在一个 8086CPU 和单片 8259A 组成的系统中�试说明� (1)8086CPU 在响应可屏蔽中断的条件是什么� (2)8086CPU 在响应中断过程中�连续执行两个 INTA 周 期�其作用是�
5.当一个系统中包含的外设接口较多时�数据总线上需要有 ________________________ ______以增强驱动能力。

微机原理_期末考试题库与答案(含3套试卷)

微机原理_期末考试题库与答案(含3套试卷)

微型计算机原理与接口技术综合测试题一一、单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处)1.8086CPU通过(1 )控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX 指令时,该信号线为( 2 )电平。

(1) A. M/ B. C. ALE D. N/(2) A. 高 B. 低 C. ECL D. CMOS2.n+1位有符号数x的补码表示范围为()。

A. -2n < x < 2nB. -2n ≤ x ≤ 2n -1C. -2n -1 ≤ x ≤ 2n-1D. -2n < x ≤ 2n3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。

A. AND AL, 0FHB. AND AL, 0FOHC. OR AL, 0FHD. OR AL 0FOH4.下列MOV指令中,不正确的指令是()。

A. MOV AX, BXB. MOV AX, [BX]C. MOV AX, CXD. MOV AX, [CX]5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。

A. 00017HB. 00068HC. 0005CHD. 0005EH6.条件转移指令JNE的条件是()。

A. CF=0B. CF=1C. ZF=0D. ZF=17. 在8086/8088 CPU中,一个最基本的总线读写周期由(1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发(2 )信息。

⑴ A. 1个 B. 2个 C. 4个 D. 6个⑵ A. 数据 B . 地址 C. 状态 D. 其它8. 8086有两种工作模式, 最小模式的特点是(1 ),最大模式的特点是(2 )。

⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定C. 不需要8286收发器D. 需要总线控制器8288⑵ A. M/ 引脚可直接引用 B. 由编程进行模式设定C. 需要总线控制器8288D. 适用于单一处理机系统9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是( )。

微机原理与接口技术考试试题及答案

微机原理与接口技术考试试题及答案

微机原理与接⼝技术考试试题及答案《微机原理与接⼝技术》课程期末考试试卷(A卷,考试)⼀、单项选择(在备选答案中选出⼀个正确答案,并将其号码填在题⼲后的括号内。

每题2分,共30分)1 .某微机最⼤可寻址的内存空间为16MB,其CPU地址总线⾄少应有()条。

A. 32B. 16C. 20D. 242 .⽤8088CPU组成的PC机数据线是()。

A. 8条单向线B. 16条单向线C. 8条双向线D. 16条双向线3 .微处理器系统采⽤存储器映像⽅式编址时存储单元与I/O端⼝是通过()来区分的。

A. 不同的地址编码B. 不同的读控制逻辑C. 不同的写控制逻辑D. 专⽤I/O指令4 .要禁⽌8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为()。

A. 80HB. 28HC. E8HD. 01H5 .在8086环境下,对单⽚⽅式使⽤的8259A进⾏初始化时,必须放置的初始化命令字为()。

A. ICW1,ICW2,ICW3B. ICW1,ICW2,ICW4C.ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW46 .6166为2Kx8位的SRAM芯⽚,它的地址线条数为()。

A. 11B. 12C. 13D. 147 .在计算机系统中,可⽤于传送中断请求和中断相应信号的是()。

A. 地址总线B. 数据总线C. 控制总线D. 都不对8 .段寄存器装⼊2300H,该段的最⼤结束地址是()。

A. 32FFFHB. 23000HC. 33FFFHD. 33000H9 .在进⼊DMA⼯作⽅式之前,DMA控制器当作CPU总线上的⼀个()。

A. I/O设备B. I/O接⼝C. 主处理器D. 逻辑⾼10 .在8086宏汇编过程中不产⽣指令码,只⽤来指⽰汇编程序如何汇编的指令是()。

A. 汇编指令B. 宏指令C. 机器指令D. 伪指令11 .中断向量表占⽤内存地址空间为()。

A. 00000H~003FFHB. 00000H~000FFHC. 00000H~00100HD. FFF00H~FFFFFH12 .实现CPU与8259A之间信息交换是()。

北邮《微机原理与接口技术》期末复习题(含答案)

北邮《微机原理与接口技术》期末复习题(含答案)

北邮《微机原理与接口技术》期末复习题(含答案)《微机原理与接口技术》复习题一、填空习题讲解1.计算机由运算器、控制器、存储器、输入设备和输出设备五大部分组成。

2.运算器和控制器合称为中央处理器。

3.8086CPU是由总线接口部件BIU和执行部件EU两个部件组成的。

4.根据传送的信息类型,系统总线可以分为三类:数据总线、地址总线和控制总线。

5.半导体存储器按存取方式不同,分为随机存取存储器和只读存储器(ROM)。

6.8086的存储器采用段结构方式,一个段的最大长度为64K。

7.PC机中将物理地址分为两个部分:段地址和偏移地址。

8.有效地址中可有三个地址分量,分别为位移量、基址和变址。

二、选择1.十进制数123的八位二进制补码为(A)。

A.011110112.BCD码的十进制数为(C)。

C.913.堆栈操作的特点是(B)。

B.后进先出4.8086CPU的地址总线为(B)位。

B.205.通常,一个总线周期读取一个(B)的指令代码。

B.字6.IP是由(C)修改,使它总是指向下一条待取的指令。

C.BIU7.指令MOV AX,TABLE[BX][SI]的寻址方式是(B )。

B.相对基址变址寻址8.指令JMP BX的寻址方式是(B )。

B.段内间接寻址9.CPU中运算器的主要功能是(D)。

D.算术运算和逻辑运算10.8086是(B)。

B.微处理器11.8086处理器有20条地址线,可寻址访问的最大存储器空间为(D)。

D.1M12.8086处理器中通常用作数据寄存器,且隐含用法为计数寄存器的是(B)。

B.CX13.微型机的存储器地址为2000H~5FFFH,存储容量为(D)KB。

D.1614.微处理器用13条地址线寻址,其寻址范围为(C)。

C.4KB15.哪些存储器在断电(或关机)后,仍保留原有信息(C)。

C.ROM,,EPROM16.8086CPU寻址I/O端口最多使用地址线(B)条。

B.10三、请写出下列指令中源操作数的寻址方式,并计算物理地址。

微机原理与接口技术期末考试题库

微机原理与接口技术期末考试题库

编号题目答案1 补码11110110代表的十进制负数是( )。

AA:-10 B:8 C:14 D:-122 电子计算机中运算器和控制器合称为( )。

AA:CPU B:ALU C:主机 D:EMC3 CPU响应中断的时间是()。

AA:一条指令结束B:外设提出中断C:取指周期结束D:取指周期开始4 8237A用存作储器与存储器之间的传送时,从源地址中读出的数据通过( )送到的地址单元中去。

CA:CPU的通用寄存器B:8237A中的读写缓冲器C:8237A的暂存器D:8237A中的现行字节寄存器5 将十进制数35转换成二进制数是:( )。

AA:100011 B:100111 C:111001 D:1100016 在8086CPU中,对时钟周期、指令周期和总线周期的长短排序,正确的是( )。

DA:当前正在执行的指令与数据都必须存在主存储器内,否则处理器不能进行处理B:总线周期>指令周期>时钟周期C:时钟周期>指令周期>总线周期D:指令周期>总线周期>时钟周期7 完整的计算机系统应包括( )。

DA:运算器,存贮器,控制器B:外部设备和主机C:主机和实用程序D:配套的硬件设备和软件系统8 将累加器AX的内容清零的正确指令是()。

BA、AND AX,FFHB、XOR AX,AXC、SBC AX,AXD、CMP AX,AX9 已知(SP)=1310H,执行IRET指令后(SP)为( )。

A:1304HB:1314HC:1312HD:1316H10 下列哪条指令是正确的?()。

CA、MOV DX,0200HB、MOV AX,[SI][DI]C、MOV BP,AXD、MOV BYTE PTR[BX],100011 指令LEA BX,TAB执行后,其结果是()。

CA、将TAB中内容送BXB、将TAB的段基址送BXC、将TAB的偏移地址送BXD、将TAB所指的存储单元的内容送BX12 对于下列程序段可用指令()完成相同功能。

西交《微机原理与接口技术(高起专)》期末复习题

西交《微机原理与接口技术(高起专)》期末复习题

(单选题)1.PC机执行输出指令OUT时,向相应的I/O接口芯片产生的有效控制信号是()A: AENB: IORC: IOWD: ALE正确答案: C(单选题)2.32位PC机中整数的有效范围是()A: -32768―32767B: -32767―32767C: 0―65535D: -32768―32767或0―65535正确答案: D(单选题)3.对以下类型的中断,优先级最低的是( )A: 指令中断B: 非屏蔽中断C: 可屏蔽中断D: 断点中断正确答案: C(单选题)4.中断指令INT17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。

A: 00017HB: 00068HC: 0005CHD: 0005EH正确答案: C(单选题)5.微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可屏蔽中断请求线INTR上,最多可扩展为()级外部硬中断。

A: 32B: 29C: 28D: 24正确答案: B(单选题)6.传送数据时,占用CPU时间最长的传送方式是( )A: 查询B: 中断C: DMAD: IOP正确答案: A(单选题)7.CPU响应可屏蔽中断请求时,其中断向量号由( )提供A: CPU内部B: 中断指令C: 向量号固定D: 中断控制器正确答案: D(单选题)8.中断向量表是存放( )的存储区域A: 中断类型号B: 中断服务程序入口处地址C: 中断断点地址D: 程序状态字正确答案: B(单选题)9.8086微机系统的RAM存储单元中,从0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是。

()A: 0AHB: 0BHC: 0CHD: 0DH正确答案: B(单选题)10.在正常EOI方式下, 中断结束命令是清除( )中的某一位A: IRRB: ISRC: IMRD: 程序状态字正确答案: B(单选题)11.A: AB: BC: CD: D正确答案: A(单选题)12.在CMPAX,DX指令执行后,当标志位SF、OF、ZF满足下列逻辑关系(SF⊕OF)+ZF=0时,表明。

微机原理及接口技术期末试题含答案

微机原理及接口技术期末试题含答案

微机原理及接口技术期末试题一、单项选择题 (在下列每小题的四个备选答案中,选出一个正确的答案,并将号码填在括号内。

每小题1分,共10分)1、8086/8088 的时钟信号是由( C )提供。

A. 8259B. 8255C. 8284D. 82532、指令 MOV AX , 0283H[BX][SI] 中源操作数的寻址方式为( B )。

A. 寄存器间接寻址B. 基址变址相对寻址C. 基址寻址D. 变址寻址3、某存储单元的段基址为3806H,段内偏移地址为2948H,该存储单元的物理地址为( B )。

A. 4100HB. 3A9A8HC.3B008HD. 3AA08H4、某存储器芯片有地址线15根,数据线8根、该存储器芯片的存储容量为( D )。

A. 15K×8B. 32K×256C. 1K×8D. 32K×85、某存储器芯片容量为2K×4bit、若用它组成16K×8bit 存储器组,所用芯片数以及用于组内寻址的地址线为( B )。

A. 2片、11根B. 16片、14根C. 8片、16根D. 16片、8根6、 DMAC 8237具有( C ) 独立通道。

A . 八个B . 二个C . 四个D . 三个7、可编程中断控制器8259A每片具有( C ) 优先权控制。

A . 4级B . 2级C . 8级D . 6级8、若要某系统的8253的2通道输出波形为占空比1:1的方波、分频系数为1000、二进制计数,其工作方式命令字为( B )。

A. A6HB. B6HC. B4HD. C7H9、8237片内寻址的端口有( D )个。

A. 4B. 2C. 8D. 1610、8259片内寻址的端口有( B )个。

A. 4B. 2C. 8D. 16二、填空题:(每空1分,共计40分)1、指令ASSUME在程序中出现时表示:( 段寄存器与段之间的对应关系 )。

2、编语言源程序中的语句结构由4部分组成,每个部分称为项(也可称为域或埸),各项名称分别为:( 标号或变量名 )、( 操作码 )、( 操作数 )、( 注释 )。

微机原理与接口技术期末考试试题及答案.

微机原理与接口技术期末考试试题及答案.

微机原理与接口技术期末考试题库1.微机系统的硬件由哪几部分组成?答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。

2.什么是微机的总线,分为哪三组?答:是传递信息的一组公用导线。

分三组:地址总线,数据总线,控制总线。

3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什么?答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU与存储器或IO设备之间的数据传送。

执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接口部件进行算术运算。

4.8086指令队列的作用是什么?答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。

5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址。

6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗?答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。

7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址为多少?答:偏移地址为54100H。

(物理地址=段地址*16+偏移地址)8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意义各是什么?答:状态标志位有6个:ZF,SF,CF,OF,AF,PF。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

件 )、( 查询式 )、( 中断方式 )、( DMA 方式 )。
6. 8086/8088 从总的说来有�内部�、�外部�两种中断。
7�总线根据其所处的位置不同�可以分为�片内ቤተ መጻሕፍቲ ባይዱ线�、�片
总线�、�内总线�、�外总线�。
8. 中 断 处 理 要 完 成 的 操 作 有 � 关 中 断 � 保 存

�执行
据块传送、请求传送。3、具有存储器到存储器的传送功能 4、
具有正常时序和压缩时序两种基本时序。5、8257A 级联可
扩充任意个 DMA 通道。6、有两种优先管理方式�固定优先
级和循环优先级。7、有较高的数据传输速率。 8�可编程并行接口 8255A 具有( ① ) ① 两个 8 位(A 口、B 口) 和两个 4 位(C 口的高、低各 4 位) 并行输入输出端口。
校验位,1 位起始位,若传输率为 2400 位/秒,则每秒传输的最大
字符个数为( )
A.10 个 B.110 个 C.120 个 D.240 个
7.CPU 与 I/O 设备间传送的信号有( )
A.控制信息 B.状态信息 C.数据信息 D.以上
三种都有
8.若传送率为 1200�波特率因子 n=16�则收、发时钟(RxC.TxC)
为方波�则初始化时该通道的控制字应为
___________________________________。 15.用 2k×8 的 SRAM 芯片组成 16K×16 的存储器�共需 SRAM 芯片_______________片�片内地址和产生片选信号 的地址分别为___________________位。 三、名词解释(每小题 3 分�共 15 分)
① 2, 4
② 4, 2
③ 4, 3
④ 3, 4
8259A 有 3 个操作命令字 OCW1-OCW3�4 个初始化命令字 ICW1-ICW4。 10�8255A 有 3 种工作方式�能工作与工作方式 2 的口有 � ④ �。
① A 口和 B 口
②B 口和 C 口
③ B口
④A 口
二、判断题�每题 2 分�共 10 分�
MOV CX� 3[BX]
LEA BX� D
LES DI� E
LDS SI� E
2、在数据段中从 0500H 单元开始存放着 100 个带符号数 (16 位)�要求把其中的正数传送至 1000H 开始的存储 区�负数传送至 1100H 开始的存储区。
《微机原理与接口技术》试题�第二套�
一、单项选择题(每小题 1 分�共 15 分)
1.指令 MOV AX,[3070H]中源操作数的寻址方式为( )
A.寄存器间接寻址 B.立即寻址 D.变址寻址 2.Reset 信号有效后�8086CPU 的启动地址( )
A.FFFFFh B.0FFFFh C.FFFF0h
C. 直 接 寻 址 D.00000h
3.在 8086CPU 的标志寄存器中�控制标志位占( )
1、已知程序段的数据段为�
DATA SEGMENT
A
DB ‘$’�10H
B
DB ‘COMPUTER’
C
DB 1234H�0FFH
D
DB 5 DUP(?)
E
DD 1200459AH
DATA ENDS
假设数据段的起始偏移地址为 0000H,求下列程序段每
一句执行后的结果是什么�并写出最终结果。
MOV AL� A MOV DX� A XCHG DL� A MOV BX� OFFSET B
步字符传输�其原因是( )
A.字符间无间隔
B.双方通信同步
C.发生错误的概率少 D.附加位信息总量少
13.采用高速缓存的目的是( )
A.提高主存速度
B.提高总线传输率
C.使 CPU 全速运行 D.扩大可寻址空间
14.CPU 响应中断请求和响应 DMA 请求的本质区别是( )
A.程序控制 B.需要 CPU 干预
① 15K × 8
② 32K × 256
③ 8K × 8
④ 32K×8
5�某存储器芯片容量为 2K×1bit、若用它组成 16K×8bit
存储器组�所用芯片数以及用于组内寻址的地址线为( ② )。
① 32 片、11 根 ② 64 片、14 根 ③ 8 片、 14 根
④ 16 片、8 根
6�“ADD AX�[BX+8]”的源操作数在当前� ② �。
集成电路。
三、填空题�每空 2 分�共 20 分�
1�标志寄存器 FR 中下列标志位的名称以及为 0 和 1 时代表
的意义分别为�
① CF :( 进位标志位�0�无进位 1�有进位)�
② IF :(中断允许标志位�0�屏蔽外部的可屏蔽的中断请求�
1�允许接受外部的可屏蔽的中断请求)�
2�物理地址是指(存储器的实际地址�一个存储单元的物理 地址是惟一)� 3�微机中的 ROM 是( 只读存储器)。 5. CPU 与接口之间传送信息的方式一般有四种�即: ( 无条
息、状态信号的端口是( )
A.B 口 B.A 口 C.C 口 D.以上三个端口均
可以
11.8251A 的方式控制字�即模式字�的作用是( ) A.决定 8251 的数据格式 B.决定 8251 的数据格式和
传送方向
C.决定 8251 何时收发
D.以上都不对
12.在数据传输率相同的情况下�同步字符串送的速度高于异
① 寄存器寻址 ② 基址变址相对寻址 ③ 基址寻址
④ 变址寻址
3�某存储单元的段基址为 3806H�段内偏移地址为 2A48H�
该存储单元的物理地址为( ④ )。
① 4100H
② 3AA08H
③ 3B008H
④ 3AAA8H
38060+2A48=3AAA8H
4�某存储器芯片有地址线 13 根�数据线 8 根、该存储器芯 片的存储容量为( ③ )。
组成�其最大值的原码为 H�最小值的原码为 H。
3.对于 8086CPU�物理地址是由段基址和偏移地址两部分构
成 �若某 存储单 元的段 基址 为 1000H�偏 移地 址为
2345H�则该存储单元的物理地址为

4. 当 __________________________________________ 时 � CPU 便进入等待状态(Tw)。
1�数据总线是单向总线。�错 �双向总线。
2�RAM 是指只读存储器�错 �RAM 随机访问存储器。
ROM 只读存储器 3�CPU 与外界交换信息的方式有两种�同步通信和异步通 信。�对 �
4�8259A 具有 8 级优先权控制�通过级联可扩展至 64 级优
先权控制。�对�
5�CPU 的发展经历了 4 代�第三代用的是半导体管。� 错 �
A.3 位 B.9 位 C.4 位 D.16 位
4.堆栈的工作方式是( )
A.先进先出 B.随机读写 C.只能读出不能写入
D.后进先出
5.CPU 与外设间数据传送的控制方式有( ) A. 中 断 方 式 B. 程 序 控 制 方 式 C.DMA 方 式
D.以上三种都是 6.设串行异步通信的数据格式是:1 位停止位,7 位数据位,1 位
1.Cache 2.中断向量 3.总线主模块 4.全双工 5.堆栈 四、简答题(共 25 分) 1.总线标准化的目的是什么�涉及哪些内容�列举 1-2 个标准系统总线。(5 分) 2.某系统中有一片 8253�其四个端口地址为 310H�312H� 314H�316H�计数脉冲频率为 1MHz、BCD 码计数�试编 写输出频率为 2KHz 方波的初始化程序。(5 分) 3.在一个 8086CPU 和单片 8259A 组成的系统中�试说明� (1)8086CPU 在响应可屏蔽中断的条件是什么� (2)8086CPU 在响应中断过程中�连续执行两个 INTA 周 期�其作用是�
5.当一个系统中包含的外设接口较多时�数据总线上需要有 ________________________ ______以增强驱动能力。
6.Reset 信 号 到 来 后 � 8086CPU 的 特 征 是 ________________________________。
7.INTEL 8086 的中断向量表中存放的是中断向量�即中断 处理程序的 ________ 。若在 0000 ∶ 0008 开始的 4 个 字节中分别是 11H � 22H � 33H � 44H �则对应的 中断类型号为 ________ 的中断向量是 ________ 。
① 堆栈段
② 数据段
③ 代码段
④ 程序段
7� DMAC 8237 具有( ② ) 。 ① 八个独立通道 ② 四个独立通道 ③ 二个独立通
道 ④ 三个独立通道
DMAC8237A 的主要性能�1、有 4 个独立的 DMA 通道�每
个通道都充许开放或禁止 DMA 请求�都可以独立控制自动
预置方式。2、具有三种基本的传输方式�单字节传送、数
C.响应中断时 CPU 仍控制总线而响应 DMA 时�让出总
线 D.速度快
15.用三片 8259A 级数是( )
A.24 级 B.22 级 C.23 级 D.21 级
二、填空题(每空 1 分�共 20 分)
1.






______________________________________四部分组成。 2.一个 8 位二进制整数�采用补码表示�由 4 个 1 和 4 个 0
的频率为( )
A.1MHz B.19.2KHz C.20KHz D.2400Hz
9.在 DMA 方式下�外设数据输入到内存的路径是( ) A.外设→CPU→DMAC→内存 B.外设→DMAC→内
相关文档
最新文档