计算机组成原理试卷5

合集下载

计算机组成原理试题及答案全套

计算机组成原理试题及答案全套

计算机组成原理试题及答案全套第一部分:选择题1.下列关于计算机内存的说法,错误的是:A.内存是计算机的主要存储器件之一B.内存是临时存储器件,供程序运行时使用C.内存容量越大,计算机的性能越强D.内存分为主存和辅存,主存速度较快,但容量相对较小答案:C2.下列关于CPU的说法,错误的是:A.CPU是计算机的核心部件,负责执行指令和控制计算机的运行B.CPU由运算器、控制器和寄存器组成C.CPU的速度越快,计算机的运行速度越快D.CPU的主频越高,计算机的运行速度越慢答案:D3.下列关于指令周期的说法,错误的是:A.指令周期是CPU执行一条指令所需的时间B.指令周期包括取指令、译码、执行、访存四个阶段C.指令周期的长度取决于CPU的主频D.指令周期越短,CPU的执行效率越高答案:D4.下列关于存储器层次结构的说法,错误的是:A.存储器层次结构分为寄存器、高速缓存、主存和辅存B.存储器层次结构越高,存取速度越快,容量越小C.高速缓存是位于CPU和主存之间的高速存储器D.存储器层次结构的设计目标是在速度、容量和成本之间取得平衡答案:B5.下列哪项措施可以提高计算机系统的安全性?A.设置强密码B.定期更新操作系统和应用程序补丁C.安装杀毒软件和防火墙D.以上都是答案:D6.下列关于计算机硬盘的说法,错误的是:A.硬盘是一种磁存储设备,用于长期存储数据B.硬盘的读写速度相对较慢,但容量较大C.硬盘的存储介质是固态闪存芯片D.硬盘采用磁道、扇区和柱面的方式来寻址数据答案:C第二部分:填空题1.计算机系统由________、软件和人员三部分组成。

答案:硬件2.CPU的两个主要功能是执行________和控制计算机的运行。

答案:指令3.存储器层次结构的设计目标是在速度、________和成本之间取得平衡。

答案:容量4.计算机的存储器分为________和辅存两部分。

答案:主存5.操作系统的主要功能包括________管理、文件管理和用户接口等。

计算机组成原理试题及答案

计算机组成原理试题及答案

计算机组成原理试题及答案计算机组成原理试题及答案一、选择题(每题3分,共36分)1、下列数中最小的数是()。

BA (1010010)2B (00101000)BCDC (512)8D(235)162、某机字长16位,采用定点整数表示,符号位为1位,尾数为15位,则可表示的最大正整数为(),最小负整数为()。

A A +(215-1),-(215-1) B +(215-1),-(216-1)C +(214-1),-(215-1)D +(215-1), -(1-215)3、运算器虽由许多部件组成,但核心部分是() BA 数据总线B 算术逻辑运算单元C 多路开关D 累加寄存器4、在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用()来实现 CA 与非门B 或非门C 异或门D 与或非门5、立即寻址是指() BA 指令中直接给出操作数地址B 指令中直接给出操作数C 指令中间接给出操作数D 指令中间接给出操作数地址6、输入输出指令的功能是() CA 进行算术运算和逻辑运算B 进行主存与CPU之间的数据传送C 进行CPU与I/O设备之间的数据传送D 改变程序执行的顺序7、微程序控制器中,机器指令与微指令的关系是() DA 一段机器指令组成的程序可由一条微指令来执行B 一条微指令由若干条机器指令组成C 每一条机器指令由一条微指令来执行D 每一条机器指令由一段用微指令编成的微程序来解释执行8、相对指令流水线方案和多指令周期方案,单指令周期方案的资源利用率和性价比() A A 最低 B 居中 C 最高 D 都差不多9、某一RAM芯片,其容量为1024×8位,除电源端和接地端外,连同片选和读/写信号该芯片引出腿的最小数目为() BA 23B 20C 17D 1910、在主存和CPU之间增加Cache的目的是()。

CA 扩大主存的容量B 增加CPU中通用寄存器的数量C 解决CPU和主存之间的速度匹配D 代替CPU中寄存器工作11、计算机系统的输入输出接口是()之间的交接界面。

计算机组成原理期末考试试题及答案(五套)

计算机组成原理期末考试试题及答案(五套)

计算机组成原理期末考试试题及答案(五套)计算机组成原理试题(一)一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。

A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。

2.______可区分存储单元中存放的是指令还是数据。

A.存储器;B.运算器;C.控制器;D.用户。

3.所谓三总线结构的计算机是指______。

A.地址线、数据线和控制线三组传输线。

B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。

4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。

A.128K;B.64K;C.64KB;D.128KB。

5.主机与设备传送数据时,采用______,主机与设备是串行工作的。

A.程序查询方式;B.中断方式;C.DMA方式;D.通道。

6.在整数定点机中,下述第______种说法是正确的。

A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示 -1。

7.变址寻址方式中,操作数的有效地址是______。

A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。

8.向量中断是______。

A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。

9.一个节拍信号的宽度是指______。

A.指令周期;B.机器周期;C.时钟周期;D.存储周期。

10.将微程序存储在EPROM中的控制器是______控制器。

A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。

11.隐指令是指______。

计算机组成原理考试试题及参考答案

计算机组成原理考试试题及参考答案

计算机组成原理考试试题及参考答案计算机组成原理考试试题及参考答案一、选择题1、下列哪个部件不属于计算机的存储器?() A. 硬盘 B. 寄存器C. RAMD. U盘答案:B2、在计算机内部,所有数据和指令采用何种进制编码?() A. 二进制 B. 八进制 C. 十进制 D. 十六进制答案:A3、下面哪种情况下会发生CPU的分支预测错误?() A. 顺序预测B. 跳转预测C. 高速缓存D. 直接预测答案:B4、在计算机的存储器中,容量最大的部分是:() A. Cache B. RAMC. ROMD.硬盘答案:D5、下列哪种情况可能会导致计算机的内存出现故障?() A. 电源故障 B. 软件故障 C. 硬件故障 D. 网络故障答案:C二、填空题6、在计算机中,CPU主要由 ________ 、________ 、________ 三部分组成。

答案:运算器、控制器、存储器61、在计算机的存储器中,________ 存取速度最快,________ 容量最大。

答案:Cache,RAM611、CPU执行的指令最终由 ________ 输出。

答案:显示器6111、在计算机内部,数据和指令都是以二进制形式进行处理和存储的,这一原理是由 ________ 提出的。

答案:香农61111、在计算机中,________ 是用来存储运行时数据的核心部件。

答案:内存三、简答题11、请简述计算机CPU的工作流程。

答案:计算机CPU的工作流程包括取指令、解码、执行指令和写回结果四个步骤。

具体来说,CPU 从内存中获取指令,然后解码指令并执行,最后将结果写回到内存中。

这个过程会不断重复,使得计算机能够连续执行各种任务。

111、请说明指令和数据在计算机内部有何区别。

答案:在计算机内部,指令和数据没有本质区别,它们都是二进制形式存在的。

但是,为了区分它们,通常将那些访问内存、运算等产生效果的二进制称之为指令,而那些被运算的二进制则称之为数据。

计算机组成原理试卷五

计算机组成原理试卷五

计算机组成原理试题及答案一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。

)1.若十进制数据为137.5则其八进制数为()。

A、89.8B、211.4C、211.5D、1011111.1012.若x补=0.1101010,则x原=()。

A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若采用双符号位,则发生正溢的特征是:双符号位为()。

A、00B、01C、10D、114.原码乘法是()。

A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘5.为了缩短指令中某个地址段的位数,有效的方法是采取()。

A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址6.下列数中,最小的数是()。

A.(101001)2B.(52)8C.(2B)16D.457.下列数中,最大的数是()。

A.(101001)2B.(52)8C.(2B)16D.458.下列数中,最小的数是()。

A.(111111)2B.(72)8C.(2F)16D.509.已知:X=-0.0011,Y= -0.0101。

(X+Y)补= ( )。

A.1.1100B.1.1010C.1.0101D.1.100010.一个512KB的存储器,地址线和数据线的总和是()。

A.17 B.19C.27D.3611.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是()。

A.64K B.32KB C.32K D.16KB12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是()。

A.21B.17C.19D.2012.计算机内存储器可以采用()。

A.RAM和ROMB.只有ROMC.只有RAMD.RAM和SAM13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( ) 。

计算机组成原理试题库集及答案

计算机组成原理试题库集及答案

计算机组成原理试题库集及答案计算机组成原理是计算机科学与技术专业的核心课程之一,它涵盖了计算机硬件的基本组成和工作原理。

以下是一套计算机组成原理的试题库及答案,供学习和教学参考。

一、选择题1. 在计算机系统中,CPU的主要功能是()。

A. 数据存储B. 数据处理C. 数据输入D. 数据输出答案:B2. 下列哪个部件不属于冯·诺依曼计算机体系结构的主要组成部分?A. 运算器B. 控制器C. 存储器D. 打印机答案:D3. 在计算机中,字长是指()。

A. 存储器的容量B. CPU一次能处理的数据的位数C. 存储器地址的数量D. CPU的时钟频率答案:B二、填空题1. 计算机的存储系统通常由______和______组成。

答案:主存;辅存2. 在指令执行过程中,CPU首先从______中取出指令,然后进行______。

答案:存储器;指令译码三、简答题1. 简述指令周期的主要阶段。

答案:指令周期主要包括取值阶段、译码阶段、执行阶段和写回阶段。

在取值阶段,CPU从存储器中取出指令;在译码阶段,CPU对指令进行解析,确定需要执行的操作;在执行阶段,CPU执行指令中指定的操作;在写回阶段,将操作结果写回寄存器或存储器。

2. 解释什么是流水线技术,并简述其优点。

答案:流水线技术是一种将指令执行过程分解为多个阶段,并且让多个指令在不同阶段同时进行的技术。

其优点包括提高CPU的利用率,减少CPU空闲时间,从而提高计算机系统的处理速度和效率。

四、计算题1. 假设一个计算机系统有32位字长,存储器地址空间为4GB,请计算该系统最多可以有多少条指令?答案:首先,4GB的存储空间等于\(2^{32}\)字节。

由于该系统字长为32位,即4字节,所以最多可以存储的指令数为\(\frac{2^{32}}{4}\),即\(2^{30}\)条指令。

五、论述题1. 论述计算机硬件的主要组成部分及其功能。

答案:计算机硬件主要由以下几部分组成:中央处理器(CPU),负责执行程序指令和处理数据;存储器,包括主存和辅存,用于存储程序和数据;输入设备,如键盘、鼠标等,用于向计算机输入信息;输出设备,如显示器、打印机等,用于展示计算结果或打印文档;总线,用于连接各个硬件部件,实现数据传输;以及其他辅助设备,如电源、散热系统等,保证计算机系统的正常运行。

成人高等教育计算机组成原理考核试卷

成人高等教育计算机组成原理考核试卷
C.读操作
D.数据更新
10.以下哪些设备属于输出设备?()
A.显示器
B.打印机
C.鼠标
D.音箱
11.以下哪些是操作系统的功能?()
A.管理硬件资源
B.提供用户接口
C.执行应用程序
D.管理文件系统
12.以下哪些是冯·诺伊曼计算机体系结构的特点?()
A.存储程序
B.数据和处理分离
C.指令和数据共享总线
D.采用二进制系统
成人高等教育计算机组成原理考核试卷
考生姓名:__________答题日期:__________得分:__________判卷人:__________
一、单项选择题(本题共20小题,每小题1分,共20分,在每小题给出的四个选项中,只有一项是符合题目要求的)
1.计算机组成原理研究的内容不包括以下哪一项?()
1. ×
2. ×
3. ×
4. √
5. √
6. √
7. ×
8. ×
9. √
10. √
五、主观题(参考)
1.计算机组成原理主要研究计算机硬件的组成、工作原理和性能评价。它在计算机系统中的作用是为计算机的硬件设计和性能优化提供理论基础。
2.冯·诺伊曼体系结构是一种将程序指令和数据存储在同一存储器中,由中央处理器顺序执行的计算机体系结构。其主要特点是存储程序、顺序执行、以及指令和数据共享总线。
17. ABC
18. ABC
19. ABCD
20. ABC
三、填空题
1. 1KB
2. Central Processing Unit
3.数据
4.内存
5.程序计数器(PC)
6.浮点运算单元(FPU)
7.缓存(Cache)

计算机组成原理期末试卷及答案(1-6套)

计算机组成原理期末试卷及答案(1-6套)

本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。

A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。

若用定点小数表示,则最大正小数为______。

A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术/ 逻辑运算单元74181ALU可完成______。

A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指______。

A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按______进行寻址的存贮器。

A 地址方式B 堆栈方式C 容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于______。

A 基值寄存器容加上形式地址(位移量)B 堆栈指示器容加上形式地址(位移量)C 变址寄存器容加上形式地址(位移量)D 程序记数器容加上形式地址(位移量)7.以下叙述中正确描述的句子是:______。

A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作8.计算机使用总线结构的主要优点是便于实现积木化,同时______。

A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量9.带有处理器的设备一般称为______设备。

A 智能化B 交互式C 远程通信D 过程控制10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

计算机组成原理试题5
一、选择题(共5分,每题1分)
1.设寄存器内容为80H,若它对应的真值是– 127,则该机器数是
A.原码;
B.补码;
C.反码;
D.移码。

2.下列叙述中是正确的。

A.程序中断方式中有中断请求,DMA方式中没有中断请求;
B.程序中断方式和DMA方式中实现数据传送都需中断请求;
C.程序中断方式和DMA方式中都有中断请求,但目的不同;
D.DMA要等到指令周期结束时才进行周期窃取。

3.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。

A.224;
B.223;
C.222;
D.221。

4.在中断接口电路中,向量地址可通过送至CPU。

A.地址线;
B.数据线;
C.控制线;
D.状态线。

5.在程序的执行过程中,Cache与主存的地址映象是由。

A.程序员调度的;
B.操作系统管理的;
C.由程序员和操作系统共同协调完成的;
D.硬件自动完成的。

6.总线复用方式可以______。

A.提高总线的传输带宽;
B.增加总线的功能;
C.减少总线中信号线的数量;
D.提高CUP利用率。

7.下列说法中正确的是。

A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分;
B.主存储器只由易失性的随机读写存储器构成;
C.单体多字存储器主要解决访存速度的问题;
D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。

8.在采用增量计数器法的微指令中,下一条微指令的地址______。

A.在当前的微指令中;
B.在微指令地址计数器中;
C.在程序计数器;
D.在CPU中。

9.由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。

A.指令周期;
B.存取周期;
C.间址周期;
D.执行周期。

10.RISC机器______。

A.不一定采用流水技术;
B.一定采用流水技术;
C.CPU配备很少的通用寄存器;
D.CPU配备很多的通用寄存器。

11.在下列寻址方式中,寻址方式需要先计算,再访问主存。

A.立即;
B.变址;
C.间接;
D.直接。

12.在浮点机中,判断补码规格化形式的原则是______。

A.尾数的第一数位为1,数符任意;
B.尾数的符号位与第一数位相同;
C.尾数的符号位与第一数位不同;
D.阶符与数符不同。

13.I/O采用统一编址时,进行输入输出操作的指令是______。

A.控制指令;
B.访存指令;
C.输入输出指令;
D.程序指令。

14.设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是。

A.8MB;
B.2M;
C.4M;
D.16M。

15.寻址对于实现程序浮动提供了较好的支持。

A.间接寻址;
B.变址寻址;
C.相对寻址;
D.直接寻址。

16.超流水线技术是______。

A.缩短原来流水线的处理器周期;
B.在每个时钟周期内同时并发多条指令;
C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令;
D.以上都不对。

17.以下叙述中错误的是______。

A.指令周期的第一个操作是取指令;
B.为了进行取指令操作,控制器需要得到相应的指令;
C.取指令操作是控制器自动进行的;
D.指令周期的第一个操作是取数据。

18.I/O与主主机交换信息的方式中,DMA方式的特点是______。

A.CPU与设备串行工作,传送与主程序串行工作;
B.CPU与设备并行工作,传送与主程序串行工作;
C.CPU与设备并行工作,传送与主程序并行工作;
D.CPU与设备串行工作,传送与主程序并行工作。

19.若9BH表示移码(含1位符号位).其对应的十进制数是______。

A.27;
B.-27;
C.-101;
D .101。

20.在二地址指令中 是正确的。

A .指令的地址码字段存放的一定是操作数; B .指令的地址码字段存放的一定是操作数地址; C .运算结果通常存放在其中一个地址码所提供的地址中; D .指令的地址码字段存放的一定是操作码。

二、填空题(共20分,每空1分)
1.32位字长的浮点数,其中阶码8位(含1位阶符),基值为2,尾数24位(含1位数
符),则其对应的最大正数是 A ,最小的绝对值是 B ;若机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是 C ,最小负数是 D 。

(均用十进制表示)
2.CPU 从主存取出一条指令并执行该指令的时间叫 A ,它通常包含若
干个 B ,而后者又包含若干个 C 。

D 和 E 组成多级时序系统。

3.假设微指令的操作控制字段共18位,若采用直接控制,则一条微指令最多可同时启动
A 个微操作命令。

若采用字段直接编码控制,并要求一条微指令能同时启动3个微操作,则微指令的操作控制字段应分
B 段,若每个字段的微操作数相同,这样的微指令格式最多可包含
C 个微操作命令。

4.一个8体低位交叉的存储器,假设存取周期为T ,CPU 每隔 τ(T = 8τ)时间启动一个
存储体,则依次从存储器中取出16个字共需 A 存取周期。

5.I/O 与主机交换信息的控制方式中, A 方式CPU 和设备是串行工作的。

B 和 C 方式CPU 和设备是并行工作的,前者传送与主程序是并行的,后者传送和主机是串行的。

6.设n =16位(不包括符号位在内),原码两位乘需做 A 次移位,最多做
B 次加法;补码Booth 算法需做
C 次移位,最多做
D 次加法。

三、名词解释(共10分,每题2分)
1.同步控制方式 2.周期窃取 3.双重分组跳跃进位 4.直接编码 5.硬件向量法 四、计算题(5分)
设x = +1611,y = +167
,试用变形补码计算x + y 。

五、简答题(15分) 1.某机主存容量为4M×32位,且存储字长等于指令字长,若该机的指令系统具备129种操作。

操作码位数固定,且具有直接、间接、立即、相对、基址、变址六种寻址方式。

(5分)
(1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围(十进制表示); (3)一次间址的寻址范围(十进制表示); (4)相对寻址的位移量(十进制表示)。

2.能不能说机器的主频越快,机器的速度就越快,为什么?
3.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L1,L0,写出各中断源的屏蔽字。

(5分)
六、问答题(20分)
(1)画出主机框图(要求画到寄存器级); (2)若存储器容量为64K×32位,指出图中各寄存器的位数;
(3)写出组合逻辑控制器完成 LDA X (X 为主存地址)指令发出的全部微操作命令及节拍安排。

(4)若采用微程序控制,还需增加哪些微操作? 七、设计题(10分) 设CPU 共有16根地址线,8根数据线,并用MREQ 作访存控制信号(低电平有效),用WR 作读写控制信号(高电平为读,低电平为写)。

现有下列芯片及各种门电路(门电路自定),如图所示。

画出CPU 与存储器的连接图,要求:
74138译码器D n D 0RAM: 1K×4位 2K×8位 8K×8位 16K×1位 4K×4位
ROM: 2K×
8位
4K×8位 8K×8位 32K×8位
D n
D 0
2A G 2B G 7Y 0Y G 1, , 为控制端C, B, A 为变量控制端
……
为输出端
(1)存储芯片地址空间分配为:最小4K 地址空间为系统程序区,相邻的4K 地址空间为系统程序工作区,与系统程序工作区相邻的是24K 用户程序区;
(2)指出选用的存储芯片类型及数量; (3)详细画出片选逻辑。

相关文档
最新文档