计算机组成原理 试卷含答案

合集下载

计算机组成原理试题及答案

计算机组成原理试题及答案

计算机组成原理试题及答案一、选择题1. 计算机系统由以下哪几部分组成?A. 输入设备、输出设备、显示器B. CPU、存储器、I/O设备C. 光驱、硬盘、鼠标D. 键盘、内存、扩展卡答案:B2. ALU是计算机中负责什么功能的部件?A. 存储数据B. 执行运算C. 输入输出控制D. 数据传输答案:B3. 下面哪一项不属于计算机的运算单位?A. ByteB. BitC. MegahertzD. Kilobyte答案:C4. 计算机中用来存储指令和数据的部件是什么?A. CPUB. CacheC. 主存D. 寄存器答案:C5. 下面哪一种总线用于CPU与其他部件之间的传输?A. 数据总线B. 地址总线C. 控制总线D. 扩展总线答案:A二、判断题1. 冯·诺伊曼体系结构是由计算机的硬件部分和软件部分构成的。

A. 正确答案:A2. 存储器的访问速度远远快于CPU的运算速度。

A. 正确B. 错误答案:B3. 地址总线决定了计算机可以寻址的最大存储空间。

A. 正确B. 错误答案:A4. 控制单元负责执行计算机指令的操作。

A. 正确B. 错误答案:B5. 内存与外存之间的数据传输速度较外存与CPU之间的传输速度要快。

A. 正确B. 错误三、简答题1. 什么是指令周期?答:指令周期是计算机执行一条指令所需要的时间,包括取指令、译码、执行、访存和写回几个阶段。

2. 描述一下冯·诺伊曼体系结构的特点。

答:冯·诺伊曼体系结构是一种基于存储程序的计算机体系结构。

它的特点包括:程序和数据以相同的方式存储在存储器中;指令以顺序的方式执行;指令和数据都通过总线传输;计算机由CPU、存储器、输入输出设备和控制单元等几个部分组成。

3. 什么是存储器层次结构?为什么需要存储器层次结构?答:存储器层次结构指的是计算机中各个级别的存储器之间的组织关系。

存储器层次结构的存在是为了解决存储器容量和访问速度之间的矛盾。

计算机组成原理试题及答案

计算机组成原理试题及答案

计算机组成原理试题及答案一、选择题。

1. 下列哪个是计算机组成原理的基本概念?A. 数据结构。

B. 操作系统。

C. 计算机体系结构。

D. 算法。

答案,C。

2. 计算机组成原理的核心是什么?A. 中央处理器。

B. 内存。

C. 输入输出设备。

D. 总线。

答案,A。

3. 下列哪个不是计算机组成原理中的主要部件?A. 控制单元。

B. 运算器。

C. 存储器。

D. 输入设备。

答案,D。

4. 计算机组成原理中,数据和指令在内存中是以什么形式存储的?B. 十进制。

C. 八进制。

D. 十六进制。

答案,A。

5. 计算机组成原理中,控制单元的主要功能是什么?A. 控制数据传输。

B. 进行运算。

C. 存储数据。

D. 输入输出。

答案,A。

1. 计算机组成原理中,CPU的作用是进行数据处理和______。

答案,控制。

2. 内存是计算机中的______存储器。

答案,临时。

3. 计算机组成原理中,总线是连接各个部件的______。

答案,通信线路。

4. 控制单元的主要功能是______。

答案,控制数据传输和处理。

5. 计算机组成原理中,运算器负责进行______运算。

答案,算术和逻辑。

1. 简述计算机组成原理中的冯·诺依曼结构。

答,冯·诺依曼结构是一种计算机体系结构,主要包括存储器、运算器、控制器、输入设备和输出设备等五大部分。

其中存储器用于存储数据和指令,运算器用于进行算术和逻辑运算,控制器用于控制数据传输和处理,输入设备用于接收数据输入,输出设备用于显示处理结果。

2. 什么是指令周期?它与时钟周期有什么关系?答,指令周期是指计算机执行一条指令所需的时间,它包括取指令周期、执行周期和访存周期。

时钟周期是CPU中时钟脉冲的时间间隔,它决定了CPU的工作速度。

指令周期与时钟周期的关系在于,时钟周期是指令周期的基本单位,指令周期是由若干个时钟周期组成的。

四、综合题。

1. 简述计算机组成原理中的存储器层次结构。

答,计算机存储器层次结构包括寄存器、高速缓存、内存和外存等多个层次。

关于计算机组成原理试题及答案

关于计算机组成原理试题及答案

计算机组成原理试题及答案关于计算机组成原理试题及答案《计算机组成原理》系统地介绍了计算机的基本组成原理和内部工作机制。

下面是小编收集整理的计算机组成原理试题及答案,欢迎阅读参考~计算机组成原理试题及答案1一、单项选择题1.若十进制数据为137.5则其八进制数为(B)。

A、89.8B、211.4C、211.5D、1011111.1012.若x补=0.1101010,则x原=(D)。

A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若定点整数64位,含1位符号位,补码表示,则所能表示的绝对值最大负数为(C)。

A、-264B、-(264-1)C、-263D、-(263-1)5.若脂用双符号位,则发生正溢的特征是:双符号位为(B)。

A、00B、01C、10D、116.浮点加减中的对阶的(A)。

A、将较小的一个阶码调整到与较大的一个阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将加数的阶码调整到与被加数的阶码相同7.原码乘法是(A)。

A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘8.原码加减交替除法又称为不恢复余数法,因此(C)A、不存在恢复余数的操作B、当某一步运算不够减时,做恢复余数的操作C、仅当最后一步余数为负时,做恢复余数的操作D、当某一步余数为负时,做恢复余数的操作9.为了缩短指令中某个地址段的位数,有效的方法是采取(D)。

A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址10.堆栈指针SP的内容是(B)。

A、栈顶单元内容B、栈顶单元地址C、栈底单元内容D、栈底单元地址11.高速缓冲存储器Cache一般采取(A)。

A、随机存取方式B、顺序存取方式C、半顺序存取方式D、只读不写方式12.若存储周期250ns,每次读出16位,则该存储器的数据传送率为(C)。

计算机组成原理9套试卷(答案)

计算机组成原理9套试卷(答案)

计算机组成原理试题1答案一、选择题(共20分,每题1分)1.C 2.C 3.C 4.A 5.A 6.A 7.D 8.A 9.C 10.B 11.B 12.B 13.A 14.B 15.C 16.B 17.B 18.A 19.C 20.A 二、填空题(共20分,每空1分)1.A .停止 CPU 访问主存 B .周期挪用 C .DMA 和CPU 交替访问主存 2.A .8 B .8C .8D .93.A .2127(1-2-23)B .2-129C .2-128(-2-1-2-23) D .-21274.A .申请分配阶段 B .寻址阶段 C .传输阶段 D .结束阶段5.A .机器周期B .节拍6.A .指令操作码 B 时序 C .状态条件 三、名词解释(共10 每题2分)1.机器周期答:机器周期:基准,存取周期。

2.周期挪用答:周期挪用:DMA 方式中由DMA 接口向CPU 申请占用总线,占用一个存取周期。

3.双重分组跳跃进位答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产生,大组与大组间的进位串行传送。

4.水平型微指令答:水平型微指令的特点是一次能定义并执行多个并行操作的微命令。

从编码方式看,直接编码、字段直接编码、字段间接编码以及直接编码和字段直接和间接混合编码都属水平型微指令。

其中直接编码速度最快,字段编码要经过译码,故速度受影响。

5.超标量答:超标量(Super scalar )技术是指在每个时钟周期内可同时并发多条独立指令,即以并行操作方式将两条或两条以上指令编译并执行,在一个时钟周期内需要多个功能部件。

四、计算题(共5分) 答:由A = 1611-= -0.1011,B = 167- = -0.011 (1分) 得 [A]补 = 1.0101,[B]补 = 1.1001 (1分)∴ [A+B]补 = [A]补 = 1.0101 +[B]= 1.1001 (2分)两操作数符号均为1,结果的符号为0,故为溢出。

计算机组成原理试题集(含答案)

计算机组成原理试题集(含答案)

计算机组成原理试题一一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。

)1.若十进制数据为137.5则其八进制数为(B )。

A、89.8B、211.4C、211.5D、1011111.1012.若x补=0.1101010,则x原=(A )。

A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若采用双符号位,则发生正溢的特征是:双符号位为(B)。

A、00B、01C、10D、114.原码乘法是(A )。

A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。

A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址6.下列数中,最小的数是(A)。

A.(101001)2B.(52)8C.(2B)16D.457.下列数中,最大的数是(D)。

A.(101001)2B.(52)8C.(2B)16D.458.下列数中,最小的数是(D)。

A.(111111)2B.(72)8C.(2F)16D.509.已知:X=-0.0011,Y= -0.0101。

(X+Y)补= ( A)。

A.1.1100B.1.1010C.1.0101D.1.100010.一个512KB的存储器,地址线和数据线的总和是(C )。

A.17 B.19C.27D.3611.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。

A.64K B.32KB C.32K D.16KB12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。

A.21B.17C.19D.2012.计算机内存储器可以采用(A)。

A.RAM和ROMB.只有ROMC.只有RAMD.RAM和SAM13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。

计算机组成原理试题答案及解析

计算机组成原理试题答案及解析

计算机组成原理试题答案及解析一、单选题1. What is the primary function of the control unit in a computer?A. Performing arithmetic calculationsB. Managing the execution of instructionsC. Storing data for future useD. Controlling the input/output devicesAnswer: BExplanation: The control unit is responsible for managing the execution of instructions in a computer. It coordinates the activities of all the other components and ensures that instructions are executed in the correct sequence.2. Which of the following is an example of a volatile memory?A. Hard disk driveB. Solid-state driveC. Flash memoryD. Random-access memory (RAM)Answer: DExplanation: Random-access memory (RAM) is an example of volatile memory, which means that its contents are lost when the power to thecomputer is turned off. Unlike permanent storage devices like hard disk drives or solid-state drives, RAM is used for temporary data storage during program execution.3. What is the purpose of the arithmetic logic unit (ALU) in a computer?A. Storing program instructionsB. Executing arithmetic and logic operationsC. Controlling the input/output devicesD. Managing the memory hierarchyAnswer: BExplanation: The arithmetic logic unit (ALU) is responsible for performing arithmetic and logic operations in a computer. It can perform operations such as addition, subtraction, multiplication, division, and logical comparisons.4. Which of the following is not a valid addressing mode in computer architecture?A. Immediate addressingB. Direct addressingC. Indirect addressingD. Parallel addressingAnswer: DExplanation: Parallel addressing is not a valid addressing mode in computer architecture. The other three options (immediate, direct, and indirect addressing) are commonly used in programming to access memory locations or operands.5. Which of the following is not a characteristic of a reduced instruction set computer (RISC)?A. Simple instructionsB. Large instruction setC. Load/store architectureD. Fixed instruction lengthAnswer: BExplanation: A reduced instruction set computer (RISC) is characterized by its simple instructions, load/store architecture (data must be loaded into registers before operations can be performed), and fixed instruction length. The term "reduced" in RISC refers to the reduced complexity of the instructions, not the size of the instruction set.二、多选题1. Which of the following are examples of secondary storage devices? (Select all that apply)A. Hard disk drive (HDD)B. Random-access memory (RAM)C. Solid-state drive (SSD)D. Optical disc drive (ODD)Answer: A, C, DExplanation: Secondary storage devices are used for long-term storage and include hard disk drives (HDDs), solid-state drives (SSDs), and optical disc drives (ODDs). Random-access memory (RAM) is a type of primary storage, not secondary storage.2. Which of the following components are part of the von Neumann architecture? (Select all that apply)A. Central processing unit (CPU)B. Control unit (CU)C. Input/output devicesD. MemoryAnswer: A, B, DExplanation: The von Neumann architecture includes the central processing unit (CPU), control unit (CU), and memory. Input/output devices are not considered part of the von Neumann architecture.3. Which of the following are advantages of a pipelined processor? (Select all that apply)A. Increased throughputB. Decreased latencyC. Simpler designD. Reduced power consumptionAnswer: A, B, DExplanation: Pipelining allows for increased throughput (more tasks completed per unit of time), decreased latency (each task takes less time to complete), and reduced power consumption (as tasks are divided into smaller stages and can be executed concurrently).4. Which of the following statements about cache memory is true? (Select all that apply)A. It is faster than primary memory.B. It is smaller than primary memory.C. It stores frequently used data.D. It is volatile.Answer: A, B, CExplanation: Cache memory is faster than primary memory (such as RAM), smaller in size, and stores frequently used data to reduce the access time for the CPU. However, cache memory is not volatile - it retains its contents even when the power is turned off.5. Which of the following are examples of input devices? (Select all that apply)A. KeyboardB. MonitorC. MouseD. PrinterAnswer: A, CExplanation: Input devices are used to enter data or commands into a computer system. Examples of input devices include keyboards and mice, which allow users to input text or interact with software. Monitors and printers are output devices.三、解析1. Control unit: The control unit is an essential component of a computer system. Its primary function is to manage the execution of instructions and coordinate the activities of other hardware components. It ensures that instructions are fetched, decoded, and executed in the correct sequence. The control unit communicates with the arithmetic logic unit (ALU), memory, and input/output devices to carry out the instructions provided by the program.2. Volatile memory: Volatile memory, like random-access memory (RAM), is a type of computer memory that loses its contents when the power is turned off. Unlike permanent storage devices such as hard disk drives or solid-state drives, volatile memory is used for temporary data storage during program execution. RAM allows data to be quickly read from and written to, making it ideal for storing active program instructions and data.3. Arithmetic logic unit (ALU): The arithmetic logic unit (ALU) is responsible for performing arithmetic and logic operations in a computer. Itcan perform operations such as addition, subtraction, multiplication, division, and logical comparisons. The ALU receives inputs from registers within the central processing unit (CPU) and performs calculations based on these inputs. The result of the operation is then stored back in the registers for further processing or output.4. Addressing modes: Addressing modes are used in computer architecture to specify how to access memory locations or operands in an instruction. Some common addressing modes include immediate addressing (data is directly specified in the instruction), direct addressing (the operand is specified by its memory address), and indirect addressing (the memory address of the operand is stored in a register). These addressing modes allow for efficient retrieval and manipulation of data during program execution.5. Reduced instruction set computer (RISC): A reduced instruction set computer (RISC) is a type of computer architecture that emphasizes simplicity and efficiency in instruction execution. RISC processors use a small set of simple instructions, with each instruction typically performing a single operation. This simplifies the design of the processor and allows for faster instruction execution. RISC processors often employ techniques such as pipelining to further enhance performance and efficiency. The term "reduced" in RISC refers to the reduced complexity of the instructions, not the size of the instruction set.总结:本文回答了一系列与计算机组成原理相关的试题,并对每个问题进行了解析和解答。

计算机组成原理考试题+参考答案

计算机组成原理考试题+参考答案

计算机组成原理考试题+参考答案一、单选题(共90题,每题1分,共90分)1、在三种集中式总线控制方式中,()方式响应时间最快。

A、独立请求B、计数器定时查询C、串行链接D、以上都不是正确答案:A2、计算机中常采用下列几种编码表示数据,其中,± 0 编码相同的是()。

Ⅰ . 原码Ⅱ . 反码Ⅲ . 补码Ⅳ . 移码A、Ⅲ 和ⅣB、Ⅰ 和ⅣC、Ⅰ 和ⅢD、Ⅱ 和Ⅲ正确答案:A3、半导体EPROM中写入的内容,可以通过( )擦除。

A、紫外线照射B、电信号C、口令D、DOS命令正确答案:A4、浮点数加减中的对阶是指()。

A、将加数的阶码调整到与被加数的阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将较小的一个阶码调整到与较大的一个阶码相同正确答案:D5、已知小写英文字母“ a” 的 ASCII 码值为 61H ,现字母“ g” 被存放在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是()。

A、E7HB、66HC、E6HD、67H正确答案:A6、通常划分计算机发展时代是以()为标准的。

A、所用的电子器件B、运算速度C、计算机结构D、所有语言正确答案:A7、假定用若干16K×1位的存储器芯片组成一个64K×8位的存储器,芯片内各单元连续编址,则地址BFF0H所在的芯片的最小地址为()。

A、8000HB、4000HC、6000HD、A000H正确答案:A8、下面是关于计算机中存储容量单位的叙述,其中错误的是()。

A、一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍B、最小的计量单位为位(bit),表示一位“0”或“1”C、最基本的计量单位是字节(Byte),一个字节等于8bD、主存容量为1KB,其含义是主存中能存放1024个字节的二进制信息正确答案:A9、CPU取出一条指令并执行该指令的时间被称为()。

计算机组成原理试卷含答案

计算机组成原理试卷含答案

计算机组成原理试卷含答案提⽰:答案⼀律在答题纸上书写!⼀、选择题:(每题1分,共20分)1.已知Cache的容量为16KB,内存的容量为1MB,每块16B,则在直接映像⽅式下⼀个Cache块可以与个内存块对应。

A.1B. 32C. 128D. 642.下列_____是正确的。

A.为了充分利⽤存储器空间,指令的长度通常可取字节的整数倍B.⼀地址指令是固定长度的指令C.单字长指令会降低取指令的速度3.冯诺依曼结构的计算机由以下组成部分______。

A.控制器和存储器 B.运算器和控制器 C.运算器、控制器和主存 D. CPU、主存和I/O 4.下列说法中_______不正确的。

A.指令周期等于机器周期整数倍B.指令周期⼤于机器周期C.指令周期是机器周期的两倍5.在CPU的寄存器中,____对⽤户是完全透明的。

A.PC B.MAR C.PSW6.已知 100H: MOV A,#30 (双字节指令,100H为该指令的⾸地址)在取指令操作之后,PC的值是_____.A. 0FFHB.101HC. 102H7.磁盘的转速为3600转/分,则平均等待时间是秒。

A.1/60 B. 1/120 C. 60D.1208.在对W寄存器的实验中,将数据11H存储到W寄存器,则要求WEN为。

A. 1B. 09.下列叙述中是正确的A.控制器产⽣的所有控制信号称为微命令 B.组合逻辑控制器⽐微程序控制器更加灵活专业:计算机科学与技术课程名称:计算机组成原理学分:3.5 试卷编号(G)课程编号: 1311082 考试⽅式:闭卷考试时间: 100 分钟拟卷⼈(签字):拟卷⽇期: 2011-05-29 审核⼈(签字):C.微处理器的程序称微程序10.在浮点加减运算中,结果的溢出判断⽅法是______。

A.尾数运算是否产⽣溢出B.阶码运算是否产⽣溢出C.尾数最后⼀位舍去11.CPU响应中断的时间是_______。

A.⼀条指令执⾏结束 B.外设提出中断 C.取指周期结束12.在总线的独⽴请求⽅式下,若N个设备,则。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/补考/重修课程计算机组成原理考核试题出卷人:毛禄广课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D一、单选题(30分,每题2分)1. 算术逻辑单元的简称为()BA、CPU。

B、ALU。

C、CU。

D、MAR。

2. EPROM是指()DA.读写存储器B.只读存储器C.闪速存储器D.可擦除可编程只读存储器3. 异步通信的应答方式不包括()DA、不互锁B、半互锁C、全互锁D、以上都不包括4. 三种集中式总线仲裁中,______方式对电路故障最敏感。

AA、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确5. 下面说法正确的是:()BA、存储系统层次结构主要体现在缓存-主存层次上;B、缓存-主存层次主要解决CPU和主存速度不匹配的问题;C、主存和缓存之间的数据调动对程序员也是不透明的;D、主存和辅存之间的数据调动由硬件单独完成。

6. 动态RAM的刷新不包括( ) DA、集中刷新B、分散刷新C、异步刷新D、同步刷新7. 关于程序查询方式、中断方式、DMA方式说法错误的是()DA、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高;B、中断方式进一步提高了CPU的工作效率;C、三者中DMA方式中CPU的工作效率最高;D、以上都不正确。

第 1 页共5 页8. 发生中断请求的条件不包括()DA.一条指令执行结束B.一次I/O操作结束C.机器内部发生故障D.一次DMA操作结束9. DMA的数据传送过程不包括()AA、初始化B、预处理C、数据传送D、后处理10. 下列数中最大的数为()BA.(10010101)2B.(227)8C.(96)8D.(143)511. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()BA +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127C.+(2 – 223)×2+255D.2+127 -22312. 定点运算中,现代计算机都采用_______做加减法运算。

()BA、原码B、补码C、反码D、移码13._________中乘积的符号位在运算过程中自然形成。

()CA、原码一位乘B、原码两位乘C、补码一位乘D、以上都不是14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()CA、一定成立B、不一定成立C、不能成立D、以上都不正确15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。

()AA、17B、16C、15D、18二、填空题(共10分,每题1分)1.总线控制分为判优控制和________。

(通信控制)2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。

(同步通信)3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。

(缓冲存储器)4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。

(动态RAM)5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方式和I/O处理机方式。

(DMA方式)6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。

(传送指令)7.浮点数由阶码和________两部分组成。

(尾数)8.二进制数-0.1101的补码为__________。

(10011)9._______是补码一位乘中乘数符号为负时的方法。

(校正法)10.浮点数加减法的步骤为对阶、尾数求和、_________、舍入、溢出判断。

(规格化)第 2 页共5 页三、判断题(共10分,每题1分)1.CPU的核心部件为ALU和CU。

()√2. 将完成一次总线操作的时间称为总线周期。

()√3. 在网络通信中,通信双方采用的是半互锁方式。

()×4. 一般来说,存储器的速度越高,每位价格就越高。

()√5. 静态RAM比动态RAM的应用更为广泛。

()×6.通常选ROM存放系统程序、标准子程序和各类常数,RAM则是为用户编程而设计的。

()√7. 接口和端口是相同的概念。

()×8. 在大中型计算机系统中,采用I/O通道的方式进行数据交换。

()√9. 若[x]补>[y]补,则一定有x>y。

()×10..补码加减法中,符号位不参与运算。

()×四、简答题(共20分,每题5分)1.总线周期分为哪几个阶段?简述这些阶段。

答:1、申请分配阶段:由需要使用总线的主模块提出申请,经总线仲裁机构决定下一传输周期的总线使用权授于某一申请者;2、寻址阶段:取得了使用权的主模块通过总线发出本次要访问的从模块的地址及有关命令,启动参与本次传输的从模块;3、传数阶段:主模块和从模块进行数据交换,数据由源模块发出,经数据总线流入目的模块;4、结束阶段:主模块的有关信息均从系统总线上撤除,让出总线使用权。

2.简述动态RAM的三种刷新方式。

答:1、集中刷新:集中刷新是在规定的一个刷新周期内,对全部存储单元集中一段时间逐行进行刷新,此刻必须停止读/写操作;2、分散刷新:分散刷新是指对每行存储单元的刷新分散到每个存取周期内完成;3、异步刷新:异步刷新是前两种方式的结合,它既可缩短“死时间”,又充分利用最大刷新间隔为2ms的特点。

第 3 页共5 页3. DMA方式有何特点?什么样的I/O设备与主机交换信息时采用DMA方式。

答:由于主存和DMA借口之间有一条数据同路,因此主存和设备交换信息时,不通过CPU,也不需用CPU暂停现行程序为设备服务,省去了保护现场和恢复现场,因此工作效率比程序中断方式的效率高。

适合于高速I/O设备或辅存与主存之间的信息交换。

因为高速I/O设备若每次申请与主机交换信息时,都要等待CPU作出中断响应后再进行,很可能因此使数据丢失。

4.什么是多重中断?实现多重中断的必要条件是什么答:多重中断是指,当CPU执行某个中断服务程序的过程中,发生了更高级、更紧迫的事件,CPU 暂停现行中断服务程序的执行,转去处理该事件的中断,处理完返回现行中断服务程序继续执行的过程。

五、计算题(共20分,每题10分)1.假设CPU执行某段程序时共访问cache命中9400次,访问主存600次,已知cache的存取周期是30ns,主存的存取周期是150ns,求cache的命中率以及cache-主存系统的平均访问时间和效率。

解:cache命中率为:9400/(9400+600)=0.94150/30=5,所以访问主存时间是cache的5倍设访问cache的时间为t,则cache-主存系统访问效率为t/(0.94*t+0.06*5t)*100%=80.65%平均访问时间为:30ns*0.94+150ns*0.06=37.2ns2. 已知二进制数A=-0.1000,B=-0.0110,求[A+B]补,[A-B]补。

解:由题可知[A]补=1.1000,[B]补=1.1010,[-B]补=0.0110所以[A+B]补=[A]补=1.1000+[B]补=1.1010_________________11.0010结果的符号与原操作符号相同,故未溢出即[A+B]补=1.0010[A-B]补=[A]补=1.1000+[-B]补=0.0110___________________1.1110即[A-B]补=1.1110第4页 共 5 页六、设计题(共10分,每题10分)1. 设某机主存容量为8MB ,cache 容量为32KB ,每个字块有8个字,每字32位。

设计一个四路组相联映射和cache 组织。

(1) 画出主存地址字段中各段的位数;(2) 设cache 的初态为空,CPU 一次从主存第0,1,2,3,、、、89号单元读出90个字,并重复按此次序读8次,问命中率是多少?;(3) 若cache 的速度是主存的6倍,试问有cache 和无cache 相比,速度约提高多少倍?解:(1)每字块8个字,每个字32位,所以主存地址字块中字块内地址为5位(8*4=2^5) Cache 容量为32KB=2^15B字块大小为 8*(32/8)=32=2^5B所以cache 地址共15位,共有2^(15-5)=2^10块 根据四路组相联映射,cache 分为(2^10)/4=2^8组 主存容量为 8MB=2^23B 所以主存地址共23位主存字块标记为23-8-5=10位(2必须访问主存,同时将字所在的主存块调入cache 第0组中的任意一块内,接着CPU 读1~7号单元时均命中,同理,CPU 读第8、16、…..88号时均未命中,所以共有12次未命中,命中率为 (90*8-12)/(90*8)=0.984(3)设cache 存取周期为t ,则主存周期为6t ,没有cache 的访问时间为6t*8*90,有cache 的访问时间为(90*8-12)t+6t*12所以提高倍数为 [(6t*8*90)/(90*8-12)+6t*12]-1=4.54第 5 页 共 5页。

相关文档
最新文档