数字电子技术随堂练习答案
数字电子技术基础课后习题及参考答案

第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。
(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。
000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100【题1-9】将下列十进制数转换成BCD码。
数字电子技术基础课后习题及参考答案

《数字电子技术基础》课后习题及参考答案(总90页)-CAL-FENGHAI.-(YICAI)-Company One1-CAL-本页仅作为文档封面,使用请直接删除第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)21(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。
(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。
数字电子技术习题和答案

习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。
2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。
4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。
5.( 2分) C A AB Y +=,Y 的最简与或式为 。
6.( 2分) 电路如图1,电路的逻辑表达式F 。
图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。
8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。
如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。
9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。
10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。
11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。
15.请写出下图S 的表达式 。
CO 的表达式 。
二、选择题1、是8421BCD 码的是( )。
A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。
A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。
数字电子技术随堂练习答案

数字电子技术随堂练习答案第一章数制和码制当前页有10题,你已做10题,已提交10题,其中答对10题。
1.与二进制数111010100.011相应的十六进制数是()。
A.(1D4. 3)16 B.(1D4.6)16 C.(724.3)16 D.(EA0.6)16答题: A. B. C. D. (已提交)参考答案:B问题解析:2.与二进制数1101010.01相应的八进制数是()。
A.(152.2)8 B.(152.1)8 C.(6A.1)8 D.(650.2)8答题: A. B. C. D. (已提交)参考答案:A问题解析:3.与二进制数1010001100.11对应的十进制数为()。
A.(650.3)10 B.(640.75)10 C.(642.3)10 D.(652.75)10答题: A. B. C. D. (已提交)参考答案:D问题解析:4.与十六进制数2AD.E对应的十进制数为()。
A.(680.875) 10 B.(685.14) 10 C.(685.875) 10 D.(671.814) 10答题: A. B. C. D. (已提交)参考答案:C问题解析:5.与十进制数79相应的二进制数是()。
A.(1001111)2 B.(1001110)2 C.(1001101)2 D.(1001011)2答题: A. B. C. D. (已提交)参考答案:A问题解析:6.与十进制数101相应的二进制数是()。
A.(1100001) 2 B.(1100100) 2 C.(1100101) 2 D.(1100111) 2 答题: A. B. C. D. (已提交)参考答案:C问题解析:7. (-1011)2的原码、反码、补码分别是()。
A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101答题: A. B. C. D. (已提交)参考答案:B问题解析:8.采用二进制补码运算,(-1011-1001)的运算结果,其补码、原码分别为()。
《数字电子技术》习题及答案

第1章 数制和码制 一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。
2.数制转换:(35)10 =( )2 =( )8 =( )16。
3.数制转换:(251)8 =( )2 =( )16 =( )10。
4.数制转换:(4B )16 =( )2 =( )8 =( )10。
5.数制转换:(69)10 =( )2 =( )16 =( )8。
6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。
7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。
一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。
第2章 逻辑代数基础 一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。
2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。
3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。
4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。
5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。
6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。
7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。
一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。
大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
数字电子技术课后习题答案(全部)

第一章数制与编码1.1自测练习1.1.1、模拟量数字量1.1.2、(b)1.1.3、(c)1.1.4、(a)是数字量,(b)(c)(d)是模拟量1.2 自测练习1.2.1. 21.2.2.比特bit1.2.3.101.2.4.二进制1.2.5.十进制1.2.6.(a)1.2.7.(b)1.2.8.(c)1.2.9.(b)1.2.10.(b)1.2.11.(b)1.2.12.(a)1.2.13.(c)1.2.14.(c)1.2.15.(c)1.2.16.1.2.17.111.2.18.1.2.19.11011.2.20.8进制1.2.21.(a)1.2.22.0,1,2,3,4,5,6,71.2.23.十六进制1.2.24.0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F 1.2.25.(b)1.3自测练习1.3.1.1221.3.2.675.521.3.3..011.3.4.521.3.5.1BD.A81.3.6..11101.3.7.38551.3.8.28.3751.3.9..111.3.10.135.6251.3.11.570.11.3.12.120.51.3.13.2659.A1.4自测练习1.4.1.BCD Binary coded decimal 二—十进制码1.4.2.(a)1.4.3.(b)1.4.4.8421BCD码,4221BCD码,5421BCD1.4.5.(a)1.4.6. 1.10001.4.7.1.4.8.1.4.9.1.4.10.61.051.4.11..1.4.12.余3码1.4.13.XS31.4.14.XS31.4.15.1000.10111.4.16. 11.4.17.521.4.18.110101.4.19.1.4.20.(b)1.4.21.ASCII1.4.22.(a)1.4.23.ASCII American Standard Code for Information Interchange美国信息交换标准码EBCDIC Extended Binary Coded Decimal Interchange Code 扩展二-十进制交换吗1.4.24.1.4.25.ASCII1.4.26.(b)1.4.27.(b)1.4.28.1.4.29.-1131.4.30.+231.4.31.-231.4.32.-861.5 自测练习 1.5.1 略 1.5.2 1.5.31.5.4 补码形式 1.5.51.5.6 补码形式 1.5.7 补码形式 习题1.1 (a )(d )是数字量,(b )(c )是模拟量,用数字表时(e )是数字量,用模拟表时(e )是模拟量1.2 (a )7, (b )31, (c )127, (d )511, (e )40951.3 (a )22104108⨯+⨯+, (b )26108108⨯+⨯+,(c )321102105100⨯+⨯+⨯+(d )322104109105⨯+⨯+⨯+1.4 (a )212121⨯+⨯+, (b )4311212121⨯+⨯+⨯+, (c )64212+12+12+12+1⨯⨯⨯⨯(d )9843212+12+12+12+12⨯⨯⨯⨯⨯ 1.5 2201210327.15310210710110510--=⨯+⨯+⨯+⨯+⨯,3210-1-221011.0112+02+12+12+02+12=⨯⨯⨯⨯⨯⨯, 210-18437.448+38+78+48=⨯⨯⨯⨯, 10-1-2163A.1C 316+A 16+116+C 16=⨯⨯⨯⨯1.6 (a )11110, (b ),(c ), (d )1011 1.7 (a )00, (b )1.8 = 2610, 1011.0112 = 11.37510, 57.6438 = 71., 76.EB 16 = 118. 1.9 12 = 65118 = D4916,0. = 0.468 = 0.9816,. = 137.328 = 5F.6816 1.10 168 = 1410,1728 = 12210,61.538 = 49., 126.748 = 86.1.11 2A 16 = 4210 = = 528, B2F 16 = = 12 = 54578, D3.E 16 = 211.87510 = .11102 =323.78, 1C3.F916 = 451. = . = 703.7628 1.12 (a )E, (b )2E, (c )1B3, (d )349 1.13 (a )22, (b )110, (c )1053, (d )2063 1.14 (a )4094, (b )1386, (c )49282 1.15 (a )23, (b )440, (c )27771.16 = 2 = BCD , 67.31110 = . = .18421BCD , 1. = 1. = 0001.BCD , 0. = 0. =0000.BCD1.17 1310 = 1BCD = XS3 = 1011Gray , 6.2510 = 0110.1BCD = 1001. XS3 = 0101.01Gray ,0.12510 = 0000.18421BCD = 0011.0XS3 = 0.001 Gray 1.18 = 11101 Gray , = Gray1.19 = 18421BCD , 45610 = 08421BCD , 1748 =08421BCD , 2DA 16 = 08421BCD , 1BCD=,XS3 = 1BCD1BCD1.20 0.0000原= 0.0000反= 0.0000补,0.1001原= 0.1001反= 0.1001补,11001原= 10110反= 10111补1.21 原= 补,原= 补,原= 补,原= 补1.22 1310 = 补,11010 = 补,-2510 = 补,-90 = 补1.23 补= 11210,补= 3110,补= -3910,补= -56101.241.251.26 BEN SMITH1.271.28第二章逻辑门1.1 自测练习2.1.1. (b)2.1.2. 162.1.3. 32, 62.1.4. 与2.1.5. (b)2.1.6. 162.1.7. 32, 62.1.8. 或2.1.9. 非2.1.10. 12.2 自测练习2.2.1. F A B=⋅2.2.2. (b)2.2.3. 高2.2.4. 322.2.5. 16,52.2.6. 12.2.7. 串联2.2.8. (b)2.2.9. 不相同2.2.10. 高2.2.11. 相同2.2.12. (a)2.2.13. (c)2.2.14. 奇2.3 自测练习2.3.1. OC,上拉电阻2.3.2. 0,1,高阻2.3.3. (b)2.3.4. (c)2.3.5. F A B=⋅, 高阻2.3.6. 不能2.4 自测练习1.29 TTL,CMOS1.30 Transisitor Transistor Logic1.31 Complementary Metal Oxide Semicoductor1.32 高级肖特基TTL,低功耗和高级低功耗肖特基TTL1.33 高,强,小1.34 (c)1.35 (b)1.36 (c)1.37 大1.38 强1.39 (a)1.40 (a)1.41 (b)1.42 高级肖特基TTL1.43 (c)习题2.1 与,或,与2.2 与门,或门,与门2.3 (a)F=A+B, F=AB (b)F=A+B+C, F=ABC (c)F=A+B+C+D, F=ABCD 2.4 (a)0 (b)1 (c)0 (d)02.5 (a)0 (b)0 (c)1 (d)02.6 (a)1 (b)1 (c)1 (d)12.7 (a)4 (b)8 (c)16 (d)322.8 (a)3 (b)4 (c)5 (d)6A B C F0 0 0 00 0 1 10 1 0 10 1 1 01 0 0 12.9 (a )(b ) A B C D F 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 0 1 11112.10 Y AB AC =+2.11A B C Y 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 11111 0 1 0 1 1 0 0 11 1 12.122.13F1 = A(B+C), F2=A+BCA B C F1F20 0 0 0 00 0 1 0 00 1 0 0 00 1 1 0 11 0 1 1 11 0 0 0 11 1 0 1 11 1 1 1 12.142.15 (a)0 (b)1 (c)1 (d)02.16 (a)1 (b)0 (c)0 (d)12.17 (a)0 (b)02.182.19 Y AB BC DE F=⋅⋅⋅2.20 Y AB CD EF=⋅⋅2.21 102.22 402.23 当TTL反相器的输出为3V,输出是高电平,红灯亮。
数字电子技术课后习题答案

1.12 写出下图所示各逻辑图的输出函数表达式,列 出它们的真值表。
F1 F4
F2
F3
解: F1 AB F2 A B F3 BC
F 4 F1 F 2 F3
Z CF 4 C AB A B BC
C AB A B BC
C AB AB BC C AB AB B ABC
电路的驱动方程、状态方程和输出方程,画出电路
的状态表、状态图和时序图,说明电路能否自启动。
设各触发器的初始状态为0。
❖ 解:
驱动方程为: ❖
D1 Q1n ; D2 X Q1n Q2n
输出方程为: ❖
Y XQ1nQ2n XQ1nQ2n XQ1nQ2n XQ1nQ2n
❖ 状态方程为:Q1n1 D1 Q1n
输入 SD、RD 的波形图如下,试画出输出Q,
Q 对应的波形图。设触发器的初始状态为 Q=0, Q. 1
❖ 解:波形图如下图
不定
❖ 4.6主从JK触发器,已知CP、J、K的波形如下 所示,试画出Q对应的波形图。触发器的初始 状态为Q=0。
❖ 解:
CP为1时 输入端2 次变化,
❖ 4.7维持—阻塞边沿D触发器中,已知 CP, RD , SD , D
/0
/0
000
001
010
/1
/0
100
011
/0
❖ 2.卡诺图为
Q1nQ0n
Q2n
00 01
0 001/0 010/0
1 000/1 xxx/x
11
100/0 xxx/x
10
011/0 xxx/x
❖ 由卡诺图得电路的状态方程与输出方程为
❖
Qn1 0
Q2n Q0n
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术随堂练习答案1.与二进制数111010100.011相应的十六进制数是()。
A.(1D4. 3)16 B.(1D4.6)16 C.(724.3)16 D.(EA0.6)16答题: A. B. C. D. (已提交)2.与二进制数1101010.01相应的八进制数是()。
A.(152.2)8 B.(152.1)8 C.(6A.1)8 D.(650.2)8答题: A. B. C. D. (已提交)3.与二进制数1010001100.11对应的十进制数为()。
A.(650.3)10 B.(640.75)10 C.(642.3)10 D.(652.75)10答题: A. B. C. D. (已提交)4.与十六进制数2AD.E对应的十进制数为()。
A.(680.875) 10 B.(685.14) 10 C.(685.875) 10 D.(671.814) 10答题: A. B. C. D. (已提交)5.与十进制数79相应的二进制数是()。
A.(1001111)2 B.(1001110)2 C.(1001101)2 D.(1001011)2答题: A. B. C. D. (已提交)6.与十进制数101相应的二进制数是()。
A.(1100001) 2 B.(1100100) 2 C.(1100101) 2 D.(1100111) 2答题: A. B. C. D. (已提交)7.(-1011)2的原码、反码、补码分别是()。
A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101答题: A. B. C. D. (已提交)8.采用二进制补码运算,(-1011-1001)的运算结果,其补码、原码分别为()。
A.101100 010100 B.001100 110100C.001100 0110100 D.101100 110100答题: A. B. C. D. (已提交)9.5421BCD码中表示十进制数9的编码为()。
A.1010 B.1001 C.1100 D.1101答题: A. B. C. D. (已提交)10.8421BCD码中表示十进制数9的编码为()。
A.1010 B.1001 C.1100 D.1101答题: A. B. C. D. (已提交)1. 函数式Y=AB´+A´BD+CD´的对偶式为()A. B.C. D.答题: A. B. C. D. (已提交)2. 运用反演定理写出函数Y=A´D´+A´B´C+AC´D+CD´的反函数Y´为()。
A.B.C.D.答题: A. B. C. D. (已提交)3. 函数Y(A,B,C)=A´BC+AC´+B´的最小项之和的形式为()。
A.C.D.答题: A. B. C. D. (已提交)4. 函数转换成与非-与非式为()。
A.B.C.D.答题: A. B. C. D. (已提交)1. 图3-1(a)、(b)、(c)、(d)中74系列TTL门电路的输出状态为低电平的是()。
A.Y1 B.Y2 C.Y3 D.Y4(a)(b)(c)(d)图3-1答题: A. B. C. D. (已提交)2. 图3-2(a)、(b)、(c)、(d)中74HC系列CMOS门电路的输出状态为低电平的是()。
A.Y1 B.Y2 C.Y3 D.Y4(a)(b)(c)(d)图3-2答题: A. B. C. D. (已提交)3. TTL或非门多余的输入端在使用时()。
A.应该接高电平1 B.应该接低电平0C.可以接高电平1也可以接低电平0 D.可以与其它有用端并联也可以悬空答题: A. B. C. D. (已提交)4. CMOS与非门多余的输入端在使用时()。
A.应该接高电平1 B.可以接低电平0也可以接高电平1C.应该接低电平0 D.可以与其它有用端并联也可以通过一个51W的电阻接地答题: A. B. C. D. (已提交)5. 和CMOS电路相比,TTL电路最突出的优势在于()。
A.可靠性高B.抗干扰能力强C.速度快D.功耗低答题: A. B. C. D. (已提交)6. 和TTL电路相比,CMOS电路最突出的优势在于()。
A.可靠性高B.抗干扰能力强C.速度快D.功耗低答题: A. B. C. D. (已提交)7. 在TTL门电路中,能实现“线与”逻辑功能的门为()。
A.三态门B.OC门C.与非门D.异或门答题: A. B. C. D. (已提交)8. 在CMOS门电路中,三态输出门、OD门、与非门、异或门和非门中,能实现“线与”逻辑功能的门为()。
A.OD门B.三态门C.或非门D.异或门答题: A. B. C. D. (已提交)9. 门电路中,能实现总线连接方式的门为()。
A.OD门B.OC门C.或非门D.三态门答题: A. B. C. D. (已提交)10. 欲使漏极开路的CMOS 门电路实现“线与”,则其输出端应该()。
A.并联B.并联且外接上拉电阻和电源C.外接上拉电阻和电源但不需并联D.无需并联也无需外接上拉电阻和电源答题: A. B. C. D. (已提交)11. 三态输出的门电路其输出端()。
A.可以并联且实现“线与”B.不能并联也不能实现“线与”C.可以并联但不能实现“线与”D.无需并联但可以实现“线与”答题: A. B. C. D. (已提交)12. 图3-3中由74系列TTL与非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为()。
已知与非门的输入电流为IIL= -1.6mA,IIH=40uA。
图3-3A.3IIH、3IIL B.3IIH、6IIL C.6IIH、3IIL D.6IIH、6IIL答题: A. B. C. D. (已提交)13. 图3-4中由74系列TTL或非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为()。
已知或非门的输入电流为IIL= -1.6mA,IIH=40uA。
图3-4A.3IIH、3IIL B.6IIH、6IIL C.3IIH、6IIL D.6IIH、3IIL答题: A. B. C. D. (已提交)14. 某集成电路芯片,查手册知其最大输出低电平VOL(max)=0.5V,最大输入低电平VIL(max)=0.8V,最小输出高电平VOH(min)=2.7V,最小输入高电平VIH(min)=2.0V,则其低电平噪声容限VNL等于()。
A.0.4V B.0.6V C.0.3V D.1.2V答题: A. B. C. D. (已提交)1.图4-1中Y的逻辑函数式为()。
A.B.C.D.图4-1答题: A. B. C. D. (已提交)2.用3线-8线译码器74HC138设计的逻辑电路如图4-2所示,74HC138的功能表如图4-3所示。
、则输出Y3、Y2、Y1、Y0的函数式分别为()。
A.、、、B.、、、C.、、、D.、、、图4-2 图4-3答题: A. B. C. D. (已提交)3.用8选1数据选择器74LS152设计的逻辑电路如图4-4所示,74LS152的功能表如图4-5所示。
则其输出F的函数式为()。
A.B.C.D.图4-4 图4-5答题: A. B. C. D. (已提交)1.触发器输出的状态取决于()。
A. 输入信号B.电路的初始状态C. 时钟信号D.输入信号和电路的原始状态答题: A. B. C. D. (已提交)2.假设JK触发器的现态Q=0,要求次态Q*=0,则应使()。
A.J=×,K=0 B.J=0,K=×C.J=1,K=×D.J=K=1答题: A. B. C. D. (已提交)3.T触发器的功能是()。
A.翻转、置“0”B.保持、置“1”C.置“1”、置“0”D.翻转、保持答题: A. B. C. D. (已提交)4.在时钟脉冲作用下,图5-1所示电路的功能是()。
图5-1A. B. C. D.答题: A. B. C. D. (已提交)5.逻辑电路如图5-2所示,A=“1”时,脉冲来到后D触发器()。
Q¢图5-2A.具有计数器功能B.置“0” C.置“1” D.保持原状态答题: A. B. C. D. (已提交)6.逻辑电路如图5-3所示,当A=“0”,B=“1”时,CLK脉冲来到后D触发器()。
图5-3A.具有计数功能B.保持原状态C.置“0” D.置“1”答题: A. B. C. D. (已提交)7.设图5-4所示电路的初态Q1Q2 =00,试问加入3个时钟正脉冲后,电路的状态将变为()。
图5-4A. 0 0B. 0 1C. 1 0D. 1 1答题: A. B. C. D. (已提交)1.逻辑电路如图6-1所示,该电路的功能为()。
A.不能自启动同步五进制加法计数器B.可自启动异步五进制加法计数器C.不能自启动异步五进制减法计数器D.可自启动同步五进制减法计数器图6-1答题: A. B. C. D. (已提交)2.由同步十进制计数器74LS160和门电路组成的计数器电路如图6-2所示。
74LS160的功能表如图6-3所示。
该电路的功能为()。
A.8进制减法计数器B.8进制加法计数器C.9进制减法计数器D.9进制加法计数器图6-2 图6-3答题: A. B. C. D. (已提交)3.由同步十六进制计数器74LS161和门电路组成的计数器电路如图6-4所示。
74LS161的功能表如图6-5所示。
该电路的功能为()。
A.11进制加法计数器B.11进制减法计数器C.10进制加法计数器D.10进制减法计数器图6-4 图6-5答题: A. B. C. D. (已提交)1.数据通过()存储在存储器中。
A.读操作B.启动操作C.写操作D.寻址操作答题: A. B. C. D. (已提交)2.下列说法不正确的是()。
A.半导体存储器的基本结构都是由地址译码器、存储矩阵和读写控制电路三大部分构成B.ROM的主要特点是在工作电源下可以随机地写入或读出数据C.静态RAM存储单元的主体是由一对具有互为反馈的倒相器组成的双稳态电路D.动态RAM存储单元的结构比静态RAM存储单元的结构简单答题: A. B. C. D. (已提交)3.若存储器容量为512K×8位,则地址代码应取()位。
A. 17B. 18C. 19D. 20答题: A. B. C. D. (已提交)4.一片256K×4的ROM,它的存储单元数和数据线数分别为()。
A. 个,4条B. 个,18条C. 个,4条D. 个,18条答题: A. B. C. D. (已提交)5.快闪存储器属于()器件。