数字电子技术试卷及答案

合集下载

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

数字电子技术测试试卷与答案精选全文完整版

数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。

2、将160个字符用二进制编码,至少需要( )位二进制码。

3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。

(直接用对偶规则和反演规则)。

4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。

5、连续异或1999个“1”的结果是( )。

6、如图D.1所示电路的输出函数F 为( )。

(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。

图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。

一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。

9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。

10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。

二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。

A、-29B、+13C、-13D、-32、下列说法正确的是()。

A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。

大学数字电子技术试题答案

大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。

答案:触发器2. 二进制数1011转换为十进制数是__________。

答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。

答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。

答案:卡诺图5. 一个3线到8线译码器的输出是__________。

答案:8三、简答题1. 请简述数字电路与模拟电路的区别。

答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。

数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。

2. 什么是组合逻辑和时序逻辑?请举例说明。

答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。

时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。

3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。

数字电子技术试卷和答案

数字电子技术试卷和答案

数字电⼦技术试卷和答案数字电⼦技术试卷(1)⼀.填空(16)1.⼗进制数123的⼆进制数是 1111011 ;⼗六进制数是 7B 。

2.100001100001是8421BCD 码,其⼗进制为 861 。

3.逻辑代数的三种基本运算是与,或和⾮。

4.三态门的⼯作状态是 0 , 1 ,⾼阻。

5.描述触发器逻辑功能的⽅法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。

6.施密特触发器的主要应⽤是波形的整形。

7.设4位D/A 转换器的满度输出电压位30伏,则输⼊数字量为1010时的输出模拟电压为。

8.实现A/D 转换的主要⽅法有,,。

⼆.判断题(10)1.BCD 码即8421码(错)2.⼋位⼆进制数可以表⽰256种不同状态。

(对)3.TTL 与⾮门与CMOS 与⾮门的逻辑功能不⼀样。

()4.多个三态门的输出端相连于⼀总线上,使⽤时须只让⼀个三态门传送信号,其他门处于⾼阻状态。

(对)5.计数器可作分频器。

(对)三.化简逻辑函数(14)1.⽤公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.⽤卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所⽰,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所⽰,⑴写出触发器的次态⽅程;⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试⽤触发器和门电路设计⼀个同步的五进制计数器。

(15)七.⽤集成电路定时器555所构成的⾃激多谐振荡器电路如图3所⽰,试画出V O ,V C 的⼯作波形,并求出振荡频率。

(15)数字电⼦技术试卷(2)三.填空(16)1.⼗进制数35.85的⼆进制数是;⼗六进制数是。

数字电子技术试卷及答案打印版.doc

数字电子技术试卷及答案打印版.doc

)oAE F!O 0 1 10 1 1 00 1 1 00 11011 101 1 1 1 1 11 1 111 1 1 1 1 10 1 1 io|_ 1 1(10 分)A. P=AB+CF=A B+CC・F= AB +C(A) ABCD (B)AB(C+D) (C) A +B+C+ D (D)A+B+C+D3、 Y=*= + C+Z) + C 的反函数为 ((A) m^B 顼万. C (B) P=4l^g)CD-C (C) Y = (A + B^CDC (D) Y = (A + B)CDC4、 卡诺图③、④表示的逻辑函数最简式分别为 ( )和( (1) L(A,B,C) = B + ABC + AC +AB(2)UA, B, C, D) = Z 贞(0,1,4,6,9,13) + 二 d(2,3,5,7,l 1,15)三、分析设计题。

(共70分) 1、分析图1 所示时序 逻辑电路 的逻辑功 能,并写出 输出和输 入的逻辑 表达式。

A. F=B +DB. F=B+DC. F=BD+西D. F=BD+ ~BD 5、逻辑电路如图⑤,函数式为(D. F=A+B C6、 2048X 8位RAM 芯片,其数据线的个数是:()O(A)ll (B)8 (C)14(D)2U7、 下列逻辑函数表达式中与F=AB+JB 功能相 同的是( )oA. A ㊉8B.万㊉8C. A®BD.8、下列逻辑电路中是时序逻辑电路的 是()。

A.变量译码器 B.加法器3、试用74HC138 (其逻辑框图如下图2所示) 和适当的逻辑门实现函数 L(A, B,C) = 了万亍 +ABC + ABC + ABC (15 分)一、选择题。

(每空2分,共20分) 1、 十进制数25用8421 BCD 码表示为( A.10 101 B.0010 0101 C.100101 D.101012、 下列各式中的四变量A 、B 、C 、D 的最小项 是:(C.数码寄存器D.数据选择器)o)o9. ROM 属于(A.组合逻辑电路 二、化简下列逻辑表达式。

(完整版)数电试题及标准答案(五套)。

(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。

6、一个四选一数据选择器,其地址输入端有个。

二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

数字电子技术试卷及答案五套

数字电子技术试卷及答案五套

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 B 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

DC B AD C A B ++一、填空题(每空 分,共 分)∙有一数码 ,作为自然二进制数时,它相当于十进制数( ),作为 码时,它相当于十进制数( )。

三态门电路的输出有高电平、低电平和(高阻) 种状态。

.❆❆☹与非门多余的输入端应接(高电平或悬空)。

.❆❆☹集成☺ 触发器正常工作时,其d R 和d S 端应接(高)电平。

 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F 如果对键盘上 个符号进行二进制编码,则至少要( )位二进制数码。

 典型的❆❆☹与非门电路使用的电路为电源电压为( )✞,其输出高电平为( )✞,输出低电平为( )✞, 电路的电源电压为( ) ✞ 。

. ☹是 线— 线译码器,译码为输出低电平有效,若输入为✌ ✌ ✌ 时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

.将一个包含有 个基本存储单元的存储电路设计 位为一个字节的 。

该 有( )根地址线,有( )根数据读出线。

 两片中规模集成电路 进制计数器串联后,最大计数容量为( )位。

 下图所示电路中, ✡ =(✌);✡ =(✌✌);✡ =(✌)。

 某计数器的输出波形如图 所示,该计数器是( )进制计数器。

.驱动共阳极七段数码管的译码器的输出电平为(低)有效。

.逻辑函数有四种表示方法,它们分别是(真值表、)、(逻辑图式)、(逻辑表达 )和(卡诺图)。

.将 个❽❾异或起来得到的结果是( )。

.由 定时器构成的三种电路中,(施密特触发器和单稳态触发器)是脉冲的整形电路。

.❆❆☹器件输入脚悬空相当于输入(高)电平。

.基本逻辑运算有 (与 、或 、非)运算。

.采用四位比较器对两个四位数比较时,先比较(最高)位。

.触发器按动作特点可分为基本型、(同步型 、主从型)和边沿型; .如果要把一宽脉冲变换为窄脉冲应采用 (积分型单稳态) 触发器.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(❆❆☹)电路和( )电路。

.施密特触发器有(两)个稳定状态 ,多谐振荡器有( )个稳定状态。

.数字系统按组成方式可分为功能扩展电路、功能综合电路两种; .两二进制数相加时,不考虑低位的进位信号是 (半) 加器。

.不仅考虑两个本位(低位)相加,而且还考虑来自低位进位相加的运算电路,称为全加器。

.时序逻辑电路的输出不仅和该时刻输入变量的取值有关,而且还与该时刻电路所处的状态有关。

.计数器按 脉冲的输入方式可分为同步计数器和异步计数器。

.触发器根据逻辑功能的不同,可分为 触发器 ,❆触发器 ,☺ 触发器 ,❆✌✡✡触发器, 触发器等。

.根据不同需要,在集成计数器芯片的基础上,通过采用反馈归零法,预置数法,进位输出置最小数法等方法可以实现任意进制的技术器。

.  一个 ☺ 触发器有两个稳态,它可存储一位二进制数。

.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。

. 把☺ 触发器改成❆触发器的方法是☺ ❆ 。

.☠个触发器组成的计数器最多可以组成 ⏹ 进制的计数器。

.基本 触发器的约束条件是 。

.对于☺ 触发器,若K J =,则可完成 ❆ 触发器的逻辑功能;若K J =,则可完成 触发器的逻辑功能。

二、单项选择题(本大题共 小题,每小题 分,共 分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)∙函数☞☎✌✆✌✌的最小项表达式为☎ ✆ 。

✌.☞☎✌✆∑❍( , , )  ☎✌✆∑❍( , , , ).☞☎✌✆∑❍( , , , )  ☞☎✌✆∑❍( , , , ). 线— 线优先编码器的输入为✋ —✋ ,当优先级别最高的✋ 有效时,其输出012Y Y Y ••的值是( )。

✌.       .十六路数据选择器的地址输入(选择控制)端有( )个。

✌.      有一个左移移位寄存器,当预先置入 后,其串行输入固定接 ,在 个移位脉冲 作用下,四位数据的移位过程是( )。

✌       .已知 ☹译码器的输入三个使能端(☜ , ☜ ✌ ☜  )时,地址码✌ ✌ ✌ ,则输出 ✡ ~✡ 是☎ ✆ 。

✌       一只四输入端或非门,使其输出为 的输入变量取值组合有☎ ✆种。

✌. ∙∙∙∙∙∙∙∙∙. . ∙∙∙∙∙∙∙∙∙. 随机存取存储器具有☎ ✆功能。

✌读 写 无读 写 只读 只写.☠个触发器可以构成最大计数长度(进制数)为☎ ✆的计数器。

.某计数器的状态转换图如下, 其计数的容量为☎ ✆✌. 八 五  四  三.已知某触发的特性表如下(✌、 为触发器的输入)其输出信号的逻辑表达式为☎ ✆。

✌. ✈⏹ =✌  n n 1n Q A Q A Q +=+  n n 1n Q B Q A Q +=+  ✈⏹ = . 有一个 位的 ✌转换器,设它的满刻度输出电压为 ✞,当输入数字量为 时,输出电压为( )。

✌. ✞ ✞  ✞  ✞.函数☞✌,使☞的输入✌组合为☎∙ ∙∙∙ ✆✌.✌∙∙∙∙∙∙∙∙.✌ .✌∙∙∙∙∙∙∙∙ .✌.已知某电路的真值表如下,该电路的逻辑表达式为☎ ✆。

✌.C Y =  AB C Y = .C AB Y += .C C B Y +=✌ ✡ ✌ ✡.四个触发器组成的环行计数器最多有☎ ✆个有效状态。

✌      ♌三、判断说明题(本大题共 小题,每小题 分,共 分)(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。

) 、逻辑变量的取值,1比0大。

(✠)、 ✌转换器的位数越多,能够分辨的最小输出电压变化量就越小( )。

.八路数据分配器的地址输入(选择控制)端有 个。

( ✠ )、因为逻辑表达式✌✌✌成立,所以✌成立。

(✠ )、利用反馈归零法获得☠进制计数器时,若为异步置零方式,则状态 ☠只是短暂的过渡状态,不能稳定而是立刻变为 状态。

( ).在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

( )约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作 ,也可当作 。

( ) .时序电路不含有记忆功能的器件。

(✠ ).计数器除了能对输入脉冲进行计数,还能作为分频器用。

( ) .优先编码器只对同时输入的信号中的优先级别最高的一个信号编码 ( )四、综合题(共 分).对下列☪函数要求:( )列出真值表;( )用卡诺图化简;( )画出化简后的逻辑图。

( 分)☪C B A C B A B A ••+••+ (1)真值表 ( 分) ☎✆卡诺图化简( 分)☎✆ 表达式( 分) 逻辑图( 分) ☪C B A B A ++ ✌⊕( 分)解:☪(✌、 、 )AC A (7 6 3 1( 分). ☹是同步 位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。

( 分)☹逻辑功能表☪.当 ☹从 开始顺序计数到 时,与非门输出“ ”,清零信号到来,异步清零。

( 分).该电路构成同步十进制加法计数器。

( 分).状态图( 分).触发器电路如下图所示,试根据 及输入波形画出输出端✈ 、✈ 的波形。

设各触发器的初始状态均为“ ”( 分)。

二.数制转换( 分):、(11.001)2=( )16=( )10、(8F.FF)16=( )2=( )10、(25.7)10=( )2=( )16、(+1011B)原码=( )反码 ☎ ✆补码、(-101010B)原码=( )反码 ☎ ✆补码三.函数化简题:( 分)、 化简等式Y ABC ABC ABC=++CBACBAY++=DCACBABADCY++⊕=)(,给定约束条件为:AB+CD=0解: 利用摩根定律证明公式反演律(摩根定律): 用卡诺图化简函数为最简单的与或式(画图)。

(0,2,8,10)Y m=∑化简得 Y AC AD=+四.画图题:( 分).试画出下列触发器的输出波形 ☎设触发器的初态为 ✆。

☎分✆ ✌✈ ✈  :⇦↘⇦↙↗✌✌✌✌ABCD00 01 11 1000 m0m4m12m801 m1m5m13m911 m3m7m15m1110 m2m6m14m104变量卡诺图.已知输入信号✠,✡,☪的波形如图 所示,试画出Z Y X YZ X Z Y X XYZ F ⋅++⋅+=的波形。

图 波形图 五.分析题( 分)、分析如图所示组合逻辑电路的功能。

解: 、写出表达式、画出真值表、当输入✌、 、 中有 个或 个为 时,输出✡为 ,否则输出✡为 。

所以这个电路实际上是一种 人表决用的组合电路:只要有 票或 票同意,表决就通过。

.试分析如图 所示的组合逻辑电路。

☎分✆ ) 写出输出逻辑表达式; ) 化为最简与或式;CY && & &AB Y =1BC Y =2CAY =3CBC AB Y ++=A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 10 0 0 1 0 1 1 1✆ 列出真值表;✆ 说明逻辑功能。

全加器。

( )逻辑表达式CB A YC B A AB Y ⊕⊕=⊕+=21)(( )最简与或式:ABC C B A C B A C B A Y BCAC AB Y +++=++=21。

相关文档
最新文档