第五章微机原理课后习题参考答案

合集下载

微机原理课后题答案(5-7章)分析

微机原理课后题答案(5-7章)分析
2.下图为SRAM6116芯片与8088系统总线的连接图。
(1)写出6116芯片的存储容量;
(2)分析每片6116所占的内存地址范围。
答:
(1)6116芯片的存储容量是2k*8bit
(2)第一片6116的内存地址范围是F1000H~F17FFH
第二片6116的内存地址范围是F1800H~F1FFFH
7.在多级存储体系结构中,Cache-主存结构主要用于解决(D)的问题。
A.主存容量不足B.主存与辅存速度不匹配
C.辅存与CPU速度不匹配D.主存与CPU速度不匹配
8.动态RAM的特点之一是(BD)。
A.能永久保存存入的信息B.需要刷新电路
C.不需要刷新电路D.存取速度高于静态RAM
二、填空题
1.在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是Cache存储器,它是由DRAM类型的芯片构成,而主存储器则是由SRAM类型的芯片构成。

一、单项选择题
1.8086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到(A)上。
A.地址总线B.数据总线C.存储器D.寄存器
2.在CPU与外设进行数据传送时,下列(C)方式可提高系统的工作效率。
A.无条件传送B.查询传送C.中断传送D.前三项均可
3.外部设备的端口包括(ABC)。
A.数据端口B.状态端口C.控制端口D.写保护口

一、选择题
1.下列(B)不是半导体存储器芯片的性能指标。
A.存储容量B.存储结构C.集成度D.最大存储时间
2.高速缓存由(B)构成。
A. SRAMB. DRAMC. EPROMD.硬磁盘
3.由2K×1bit的芯片组成容量为4K×8bit的存储器需要(D)个存储芯片。

微机原理与接口技术张颖超叶彦斐第5章习题答案.doc

微机原理与接口技术张颖超叶彦斐第5章习题答案.doc

5.1 RAM和ROM的主要特点和区别是什么?【解答:】ROM (只读性存储器)的特点足在一般情况下,ROM屮的信息只能读出不能写入,ROM 屮的内客是非易失性的,掉电后信息也不会丢失。

RAM (随机存储器)的特点是K•内容在工作时既可以读出也可以随时写入,但是其中的内容是易失性的,棹电后信息会丢失。

5.2术语“非易失性存储器”足什么意思?PROM和EPROM分别代表什么意思?【解答:】“非易失性存储器”是指掉电后信息不会丢失。

PROM是可编程ROM, EPROM可擦除可编程ROM。

5.3何谓静态RAM?何谓动态RAM?他们的特点各足什么?【解答:】以双稳态电路作力基本存储申.元來保存信息的RAM称力静态RAM (SRAM),其特点是:只要不断电,信息不会丢失;访问速度快,但集成度较低,一般用于Cache采用SRAM。

以晶体管栅极电界的充放电来存储二进制信息的RAM称为动态RAM,其特点足:电界上的电荷会随吋间而泄露,因此DRAM需耍定吋刷新;DRAM集成度较高,因此行列地址线复用,一般闪存采用DRAM构成。

5.4较大容量的RAM为什么总是采用矩阵形式?【解答:】这种形式便于采用双译码结构,地址线分为行、列W部分,分开译码,可以极大的减少地址译码器的输出线,简化电路。

5.5下列RAM芯片各需要多少个地址引脚?(1)16Kxlb (2) lKx4b (3) 2Kx8b【解答:】分別是log216K = 14,log2lK 二10,log22K = ll 根5.6设有一个具有14位地址和8位字长的存储器,fuj:(1)该存储器能存储多少字节的信息?(2)如果存储器由IKxlb静态RAM芯片组成,需多少芯片?(3)需要多少位地址作芯片选择?(4)改用4Kx4b的芯八,试凼出与总线连接框图。

【解答:】(1)注意问的是:能存储多少字节已知存储器具冇14位地址,且8位字长,所以是214字节,即16K字节(16KB)。

第5章 微机原理习题答案

第5章 微机原理习题答案

MOV CX,100
CLD
; 从首址开始传送,应使 DF=0
REP MOVSW
; 应传送的是 100 个字而非字节
RET
; 程序结束,返回 DOS
MAIN ENDP
CODE ENDS END MAIN
该程序完成的功能是:将 INBUF 表内的 10 个字数据复制到以 OUTPUT 开始的连续的内存 单元中。 10.程序空处可填 CNT,字节变量 RS 的最后结果是 04H。该程序实现的功能是:统计数据段 中以 BUF 为首址的带符号字节数据表中负数的个数,CNT 为表中所有数据的个数,即表的长 度。需要注意的是:十进制数据“145”在以二进制带符号字节数据形式存放时相当于“- 111”。 11.指令 MOV NUM2,NUM1 的源操作数使用立即数寻址,目的操作数使用直接寻址。指令执 行后 NUM2+1 单元的内容是 0。 12.执行结果为 CS=3322H,IP=1100H,SS=5000H,SP=3254H,栈顶的两个字即断点地址, 为 2000H:3254H。 13.:> (显示输入字符串) (再次显示输入字符串) 14. 0108H,1500H,010CH 15.堆栈指令,子程序调用,中断 16.XOR BX,BX
22.段属性、偏移地址属性、距离属性
23.
6000:0006 35H
6000:0007 62H
6000:0008 00H
6000:0009 60H
SP=0006H
24.
25. DW 12H,………(可用数值,共 16 个,若 DW 不对则不得分);
MOV AX, DATA;
MOV DS,AX ;
PUSH CX;
五.综合题
1. xt236.asm 简化段定义格式

自动化所考研-微机原理课后习题答案PPT课件

自动化所考研-微机原理课后习题答案PPT课件
• 答:DRAM的地址线分为行地址和列地址两 部分,因此,在对存储器进行访问时,总 是先由行地址选通信号-RAS把行地址送入 内部设置的行地址锁存器,再由列地址选 通信号-CAS把列地址送入列地址锁存器, 并由读/写信号控制数据的读出或写入。
精品课件
2
• 6、为什么要保持Cache内容与主存储器内 容的一致性?为了保持Cache与主存储器内 容的一致性应采取什么方法?
精品课件
6
• 分析:此题主要涉及CPU与存储器的连接,比较 有代表性。包括两部分的内容。
• 一、存储器的地址选择
由于一个存储器系统主要有许多存储器芯片组成, 因此对存储器的寻址必须有两个部分:片内寻址 和片间寻址。
通常是将低位地址线连到所有的存储器芯片,实现 片内寻址;将高位地址线通过译码器或线性组合 后输出作为芯片的片选信号,实现片间寻址。
当然反过来的做法也可以。
精品课件
7
• 二、存储器的数据线及控制线的连接
ALE:地址锁存信号,为1时表明输出到8282 的是地址(由于AD15~AD0地址/数据复用 线)。
-BHE:为0选中奇地址存储体,它的数据线 连到数据总线高8位D15~D8。
精品课件
8
• 解:地址分配如下: 1#芯片:00000~03FFFH 2#芯片:04000~07FFFH 3#芯片:08000~0BFFFH 4#芯片:0C000~0FFFFH
精品课件
17
精品课件
12
一般的接口电路中都要设置数据端口、状态 端口和命令端口。
I/O端口的编址方法有两种:存储器映像寻址 和I/O指令寻址方式。
在8086CPU中,用地址线的低16位来寻址I/O 端口,最多可以访问216=65536个输入或输 出端口。用M/-IO控制信号来区分是I/O寻址 还是存储器寻址。

微机原理与接口技术第五章习题解答

微机原理与接口技术第五章习题解答

微机原理与接口技术(楼顺天第二版)习题解答第5章总线及其形成5.1 微处理器的外部结构表现为数量有限的输入输出引脚,它们构成了微处理器级总线。

5.2 微处理器级总线经过形成电路之后形成了系统级总线。

5.3 答:总线是计算机系统中模块(或子系统)之间传输数据、地址与控制信号的公共通道,它是一组公用导线,是计算机系统的重要组成部分。

采用标准化总线的优点是:①简化软、硬件设计。

②简化系统结构。

③易于系统扩展。

④便于系统更新。

⑤便于调试与维修。

5.4 答:在微型计算机应用系统中,按功能层次可以把总线分成:片内总线、元件级总线、系统总线与通信总线。

5.5 答:RESET为系统复位信号,高电平有效,其有效信号至少要保持四个时钟周期,且复位信号上升沿要与CLK下降沿同步。

系统复位后的启动地址为0FFFF0H。

即:(CS)=0FFFFH,(IP)=0000H。

5.6 8086CPU复用的引脚有AD15~AD0、A16/S3、A17/S4、A18/S5、A19/S6、BHE/S7。

8088CPU复用的引脚有AD7~AD0、A16/S3、A17/S4、A18/S5、A19/S6、BHE/S7。

5.7 答:设置引脚复用主要是可以减少引脚数量。

CPU通过分时复用解决地址线与数据线的复用问题。

ALE为地址锁存使能信号在总线周期的T1周期有效,BHE为高8位数据线允许,在T1周期有效,需要锁存器锁存,在需要使用高8位数据线时使用。

5.8 答:高阻态可做开路理解。

可以把它看作输出(输入)电阻非常大。

5.9 答:RESET(Reset):复位信号,输入,高电平有效。

CPU 收到复位信号后,停止现行操作,并初始化段寄存器DS、SS、ES,标志寄存器PSW,指令指针IP与指令队列,而使CS=FFFFH。

RESET信号至少保持4个时钟周期以上的高电平,当它变成低电平时,CPU执行重启动过程,8086/8088将从地址FFFF0H开始执行指令。

微机原理与接口技术 第5章课后作业答案

微机原理与接口技术 第5章课后作业答案

4
D0~ D7 8088系统 BUS
D0~ D7 · · · A0 SRAM 6116
A0 A 10
MEMW
A 10
R/W OE D0~ D7 CS
MEMR
D0~ D7 A0 · · ·
A0 A 10 R/W OE CS
A 10
MEMW MEMR & A 18 A 17 A 19 A 16 A 15 A 14 A 13 A 12 A 11
5.10 74LS138译码器的接线图如教材第245页的图5-47所示,试判断其输出端Y0#、Y3#、Y5#和 Y7#所决定的内存地址范围。
解:因为是部分地址译码(A17不参加译码),故每个译码输出对应2个地址范围: Y0#:00000H ~ 01FFFH 和 20000H ~ 21FFFH Y3#:06000H ~ 07FFFH 和 26000H ~ 27FFFH
5.2 为什么动态RAM需要定时刷新?
解:DRAM的存储元以电容来存储信息,由于存在漏电现象,电容中存储的电荷会逐渐泄漏,从而使信息丢失或出 现错误。因此需要对这些电容定时进行“刷新”。 5.3 CPU寻址内存的能力最基本的因素取决于___________。 解:地址总线的宽度。 5.4 试利用全地址译码将6264芯片接到8088系统总线上,使其所占地址范围为32000H~33FFFH。 解:将地址范围展开成二进制形式如下图所示。 0011 0010 0000 0000 0000 0011 0011 1111 1111 1111
解:
(1)特点是:它结合了RAM和ROM的优点,读写速度接近于RAM,断电后信息又不会丢失。 (2)28F040的编程过程详见教材第222~223页。 5.14 什么是Cache?它能够极大地提高计算机的处理能力是基于什么原理? 解: (1)Cache 是位于CPU与主存之间的高速小容量存储器。 (2)它能够极大地提高计算机的处理能力,是基于程序和数据访问的局部性原理。 5.15 若主存DRAM的的存取周期为70ns,Cache的存取周期为5ns,有它们构成的存储器的平 均存取周期是多少? 解:平均存取周期约为 70×0.1ns + 5×0.9ns =11.5ns。

微机原理习题5及答案解析

微机原理习题5及答案解析

微机原理习题5及答案解析7.4 中断标志IF的作⽤是什么?解:IF中断标志位,IF=1表⽰允许CPU响应可屏蔽中断。

7.5 什么是中断向量? 中断向量表?解:中断向量是中断服务程序的⼈⼝地址,包括段地址和偏移地址两部分。

中断向量表是将各个中断服务程序的⼊⼝地址有次序地存放在内存⼀⽚连续区域中,所形成的地址表被称为中断向量表,也称为中断服务程序的⼊⼝地址表。

7.6 中断类型码为50H,则其对应的中断向量存放在哪⼏个存储单元?解:存放在0000段,偏移地址分别为 140H、141H、142H、143H四个单元内。

7.7 设78H号中断的中断向量为1000:2340H,写出该中断向量在内存中的具体存放情况。

解:0000:8.1 什么是I/O端⼝?8086CPU最多可以访问多少个I/O端⼝?访问时⽤什么指令?解:I/O接⼝是位于系统与外设间、⽤来协助完成数据传送和控制任务的逻辑电路,I/O接⼝中可以由CPU进⾏读或写的寄存器被称为I/O端⼝。

64K个8位端⼝,或者32K个16位端⼝。

输⼊输出指令。

8.6 通常I/O接⼝内有哪三类寄存器?它们各⾃的作⽤是什么?解:⽤于存取数据的寄存器,存取命令信息的寄存器以及存取外设所处状态的寄存器,习惯上把这些寄存器称为端⼝: 1、数据端⼝;2、命令端⼝;3、状态端⼝。

1数据端⼝:⽤于传送数据信息。

⼀种情况是CPU通过数据总线,将待传送给外设的数据先传送到数据端⼝的锁存器,然后由I/O设备通过与接⼝电路相连接的数据线取得该数据;另⼀种情况是I/O设备⾸先将输⼊数据锁存于数据端⼝,然后,CPU通过数据端⼝将该数据读⼊CPU中。

2命令端⼝:⽤于传送对I/O设备的命令信息。

CPU将命令信息通过数据总线写⼊I/O接⼝电路的命令寄存器中,然后传送到I/O设备,以便控制外设的操作。

3状态端⼝:⽤于传送外设所处的状态信息。

状态端⼝是输⼊端⼝,CPU通过读取状态端⼝的数据,以此了解外设当前所处的⼯作状态。

微机原理课后习题答案第五章习题答案

微机原理课后习题答案第五章习题答案

5.10为什么输人接口的数据缓冲寄存器必须有三态输出功能,而输出接口却不需要?解:输人接口的数据缓冲寄存器的谕出端是直接接在数据总线上的,如果数据寄存器没有三态输出功能,则无论数据寄存器被寻中还是未被寻中,其数据都会被送上数据总线,若此时总线上真正要传送的数据与该输人缓存器的内容不一致时,就会发生总线冲突。

所以输人接口的数据缓冲寄存器必须有三态输出功能,以便接口未被寻中时,其输出端处于高阻态而与总线隔离。

对于输出接口来说,其输人端与数据总线相连,而输出端与外设相连,因此其输出不影响总线状态;并且外设一般只与一个输出数据缓存器相连,所以输出接口的数据缓存器无需三态输出功能。

5.11已知PC 机系统中某接口板的I/O 端口译码电路如图5.4所示,试分析出各I/O 端 口和I/O 芯片的端口地址或地址范围。

解:74LS138使能信号12B G G 、的逻辑表达式为:19G A =27654B G A A A A = 即仅当9754A A A A = 11111时,使能信号1G = 1, 2B G = 0有效。

此时,若328A A A = 000, 0Y =0; 328A A A =001, 1Y =0; 328A A A =111, 7Y = 0;所以,各I/O 芯片的地址范围为: I/O 芯片1:1111110000B —11111100113B 即3F0H 一3F3H;I/O 芯片2: l011110100B--1011110111.即2F4H 一2F7H;I/O 芯片3:1111111100B 一11111111113,即3FCH 一3FFH0Y 译出的地址范围2F0H~2F3H 再经一级74LS139译码器对1A 和0A 进行二次译码。

分 别得到4个读端口和4个写端口。

各I/O 端口的地址为:输出口1和输人口1为2F0H ;输出口2和输入口2为2F1H;输出门3和输入口3为2F2H;输出口4和输入口4为2F3H5.12已知PC.机系统中某接口板的板地址译码电路如图5.5所示。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

习题五一. 思考题⒈半导体存储器主要分为哪几类?简述它们的用途和区别。

答:按照存取方式分,半导体存储器主要分为随机存取存储器RAM(包括静态RAM和动态RAM)和只读存储器ROM(包括掩膜只读存储器,可编程只读存储器,可擦除只读存储器和电可擦除只读存储器)。

RAM在程序执行过程中,能够通过指令随机地对其中每个存储单元进行读\写操作。

一般来说,RAM中存储的信息在断电后会丢失,是一种易失性存储器;但目前也有一些RAM 芯片,由于内部带有电池,断电后信息不会丢失,具有非易失性。

RAM的用途主要是用来存放原始数据,中间结果或程序,与CPU或外部设备交换信息。

而ROM在微机系统运行过程中,只能对其进行读操作,不能随机地进行写操作。

断电后ROM中的信息不会消失,具有非易失性。

ROM通常用来存放相对固定不变的程序、汉字字型库、字符及图形符号等。

根据制造工艺的不同,随机读写存储器RAM主要有双极型和MOS型两类。

双极型存储器具有存取速度快、集成度较低、功耗较大、成本较高等特点,适用于对速度要求较高的高速缓冲存储器;MOS型存储器具有集成度高、功耗低、价格便宜等特点,适用于内存储器。

⒉存储芯片结构由哪几部分组成?简述各部分的主要功能。

答:存储芯片通常由存储体、地址寄存器、地址译码器、数据寄存器、读\写驱动电路及控制电路等部分组成。

存储体是存储器芯片的核心,它由多个基本存储单元组成,每个基本存储单元可存储一位二进制信息,具有0和1两种状态。

每个存储单元有一个唯一的地址,供CPU访问。

地址寄存器用来存放CPU访问的存储单元地址,该地址经地址译码器译码后选中芯片内某个指定的存储单元。

通常在微机中,访问地址由地址锁存器提供,存储单元地址由地址锁存器输出后,经地址总线送到存储器芯片内直接进行译码。

地址译码器的作用就是用来接收CPU送来的地址信号并对它进行存储芯片内部的“译码”,选择与此地址相对应的存储单元,以便对该单元进行读\写操作。

读\写控制电路产生并提供片选和读\写控制逻辑信号,用来完成对被选中单元中各数据位的读\写操作。

数据寄存器用于暂时存放从存储单元读出的数据,或暂时存放从CPU送来的要写入存储器的数据。

暂存的目的是为了协调CPU和存储器之间在速度上的差异。

⒊简述SRAM和DRAM的应用特点。

答:SRAM具有鲜明的应用特点:a、由电路结构的特点,可以保证存储的数据信息只要不断电,就不会丢失;不需要定时刷新,简化了外部电路。

b、相对动态RAM,存取速度更快。

c、内部电路结构复杂,集成度较低;制造价格成本较高。

d、双稳态触发电路总有一个处于导通状态,使得静态RAM的电功耗较大。

e、一般用作高速缓冲存储器(cache)。

DRAM的应用特点主要有:a、集成度高、功耗小,制作成本低,适合制作大规模和超大规模集成电路,微机内存储器几乎都是由DRAM组成。

b、由于电容存在漏电现象,存储的数据不能长久保存,因此需要专门的动态刷新电路,定期给电容补充电荷,以避免存储数据的丢失或歧变。

⒋8086/8088CPU与存储器连接时,三总线应如何实现连接?答:1)、存储器与CPU数据总线的连接CPU的数据总线和存储器的数据线直接连接。

当需要进行位扩充时,各芯片的数据线分别连接到数据总线的不同位线上,CPU需一次选中多片并从多片芯片上读\写一个字节的数据。

当需要进行字扩充时,各存储芯片的数据线均连接到数据总线上,CPU只能选中其中的一个芯片,并从该片中读\写一个字节数据。

2)、存储器与CPU控制总线的连接存储器与CPU控制总线的连接的控制信号主要有:地址锁存允许信号、读\写对象选择信号、读写选通信号、准备就绪信号等。

存储器的控制信号将与CPU上述的对应信号线连接。

3)、存储器与CPU地址总线的连接存储器与CPU地址总线的连接涉及译码和寻址问题。

通过全译码或部分译码,可以规划设计微机系统中存储器的地址空间分配,将整个地址空间合理地分配到ROM和RAM等不同类型的存储器上。

将构成存储器的各个存储芯片的地址信号线与CPU地址总线中低位相连接;CPU地址总线的高位地址线连接译码器,产生并送出片选信号,连接到对应芯片的片选信号引脚;或将高位地址线直接连接到芯片的选引脚。

⒌简述线选、部分译码和全译码的应用特点。

答:线选的应用特点是不需要地址译码设备,线路简单,适用于连接存储芯片数量较少的场合;部分译码方式由于一定有一些未参与实际译码的地址线,他们的取值具有“无关性”,既可以为1,也可以为0,因此采用部分译码法虽然可以简化译码电路,但每个存储单元必将对应多个地址,出现“地址重叠”的现象,一部分地址空间将被浪费。

因此在系统存储容量要求不大的情况下,适合采用该译码方式;在全译码译码方式下,全部20位地址总线信号都参加译码,存储器芯片上的每一个单元在整个内存空间中具有唯一的一个地址,不会出现“地址重叠”的问题。

⒍ 简述存储器芯片中存储单元数量、存储位数与所连接的总线数量的对应关系。

答:存储单元数=2M ;(M 为地址线数量);数据线数=存储单元的存储位数。

⒎ 简述CPU 与Cache 、主存、外(辅)存之间的关系。

答:CPU 可直接用指令对内存储器进行读/写访问。

为了解决和协调容量、速度、价格之间的矛盾,在主存和CPU 之间增加速度更高、但容量较小的高速缓冲存储器(cache )来提高CPU 的存取速度。

外存的容量最大,每单位存储容量的相对价格最低,但访问速度也是较慢的。

⒏ 简述存储芯片的位扩充和字扩充的意义。

答:位扩充指的是对存储单元的位数不足8位的芯片,通过多片“并联”的连接方式,扩充为8位的存储位数。

字扩充是对存储器容量的扩充,或称对存储单元数量的扩充。

二. 综合题⒈ 已知一个SRAM 芯片的容量为16K×4位,该芯片的地址线为多少条?数据线为多少条?答:芯片容量为213B=8KB ,所以该芯片的地址线为14条,数据线为4条。

⒉ 巳知一个DRAM 芯片外部引脚信号中有4条数据线,7条地址线,计算其存储容量。

答:7421284⨯=⨯位。

3.某存储芯片上有1024个存储单元,每个存储单元可存放4位二进制数值,则该存储芯片的存储容量是多少字节。

答:512B 。

4. 某 RAM 芯片的存储容量为 1024×8 位,该芯片的外部引脚最少应有几条?其中几条地址线?几条数据线?若已知某 RAM 芯片引脚中有 13 条地址线,8 条数据线,那么该芯片的存储容量是多少?(本题表述的不够清楚)答:该芯片外部引脚最少应有18条;其中10条地址线,8条数据线。

芯片的存储容量是8KB。

5. 在部分译码电路中,若CPU的地址线A15、A14和A13未参加译码,则存储单元的重复地址有多少个。

个。

答:3286. 假设选用一片6264芯片(8K*8位)和一片2764芯片(8K*8位)构成内存储系统。

采用线选法控制片选端,至少需要多少条片选地址线?若采用部分译码法控制片选端,至少需要多少条片选地址线?采用全部译码法控制片选端,则需要多少条的片选地址线?答:用线选法控制片选端,至少需要 1 条片选地址线;若采用部分译码法控制片选端,至少需要1条片选地址线;采用全部译码法控制片选端,则需要全部的高位片选地(对于该题为7条)址线。

7.设某微型机的内存RAM区的容量为128KB,若用2164(64K*1位) 芯片构成这样的存储器,需多少片2164?至少需多少根地址线?其中多少根用于片内寻址?多少根用于片选译码?答:需16片2164;至少需17根地址线;其中16根用于片内寻址;1根用于片选译码。

8. 设有一个存储器系统,由2个8KB的6264SRAM芯片构成。

其中1#芯片的地址范围为0A6000H~0A7FFFH,2#芯片的地址范围为0AA000H~0ABFFFH,下图画出了74LS138译码器、存储器与8088CPU的连接图,但只画出了连线图的一部分,请将电路连接图补充完整。

答:9. 选用8088CPU设计一个微处理器系统,要求存储器的容量为8KB的EPROM,采用2764芯片(8K×8位);RAM的容量为16KB,采用6264芯片(8K×8位)。

连接电路如下图所示。

假设工作在最小模式下。

试计算确定各个存储芯片的地址空间。

答:2764的存储地址为8E000H~8FFFFH;1#6264的存储地址为82000H~83FFFH;2#6264的存储地址为80000H~81FFF H.10.在第8题的基础上,若仍选用1片2764增加8KB的ROM,选用1片6264增加8KB的RAM。

试画出电路连接示意图,并确定扩充芯片的地址空间。

答:2#2764地址空间为8C000H~8D FFF H,3#6264地址空间为84000H~85FFF H。

第9题808CPU最小方式系统8KBROM、16KBRAM存储器电路连接图A12~AD7~DCE OE2764A12~AD7~DCE WE OE1# 6264A12~AD7~DIO/MMRRD≥1≥1A19A18A17A16MEMRMEMWG1G2AG2BCBAYY1Y2Y3Y4Y5Y6Y774LS138&A15A14A13CE WE OE2# 6264A12~AD7~D应该是一个或门。

相关文档
最新文档