微机原理与接口技术考试试卷考卷及
微机原理与接口技术考试试题与答案

《微机原理与接口技术》课程期末考试试卷(A卷,考试)一、单项选择(在备选答案中选出一个正确答案,并将其填在题干后的括号。
每题 2 分,共30分)1 .某微机最大可寻址的存空间为16MB其CPU地址总线至少应有( )条。
A. 32B. 16C. 20D. 242 .用8088CPU组成的PC机数据线是( )。
A. 8 条单向线B. 16 条单向线C. 8 条双向线D. 16 条双向线3 . 微处理器系统采用存储器映像方式编址时存储单元与I/O 端口是通过( )来区分的。
A. 不同的地址编码B. 不同的读控制逻辑C. 不同的写控制逻辑D. 专用I/O 指令4 .要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW应为( )。
A. 80HB. 28HC. E8HD. 01H5 . 在8086 环境下,对单片方式使用的8259A 进行初始化时,必须放置的初始化命令字为( )。
A. ICW1,ICW2,ICW3B. ICW1,ICW2,ICW4C.ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW46.6166为2Kx8位的SRAM芯片,它的地址线条数为 ( )。
A. 11B. 12C. 13D. 147 . 在计算机系统中,可用于传送中断请求和中断相应信号的是( )。
A. 地址总线B. 数据总线C. 控制总线D. 都不对8 .段寄存器装入2300H,该段的最大结束地址是(A. 32FFFHB. 23000HC. 33FFFHD. 33000H9 .在进入DMA工作方式之前,DM/控制器当作CPU总线上的一个()。
A I/O设备B. I/O接口C.主处理器D.逻辑高10 .在8086宏汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是()OA.汇编指令B .宏指令C.机器指令D .伪指令11.中断向量表占用存地址空间为()。
A. 00000H〜003FFHB. 00000H〜000FFHC. 00000H〜00100HD. FFF00H H FFFFFH12 .实现CPU与8259A之间信息交换是()。
《微机原理与接口技术》考试试卷考卷及答案 可编辑

利用索引字段可以从拥有210个段描述符的段描述符表中选出任何一个段描述符。
Cache的命中率是指命中Cache的次数与访问Cache的次数之比。
当程序有高度的顺序性时,Cache更为有效。
Pentium处理机是32位微处理机,因此其内部数据总线是32位的。
1.Pentium微处理机的段寄存器(也称段选择符)是———位的寄存器,用它可选择
----------------个段的逻辑地址。
(1)32位(2)16位(3)8位(4)64位
(5)16KB(6)64TB(7)4GB(8)3.2GB
2.. Pentium微处理机实现的是———和———两级存储管理。
(1)主存储器(2)磁盘(3)分段管理(4)Cache
(5)分页管理(6)二级Cache
3.在保护方式下,Pentium微处理机可以访问———字节虚拟存储器地址空间和
———————字节实地址存储器空间。
(1)256KB(2)512KB(3)1MB(4)512MB(5)1GB
(6)4GB(7)21GB(8)32GB(9) 1TB(10) 32TB
(11) 64TB(12) 16TB注:GB =千兆TB =兆兆
6.(4)7.(1)8.(3)9 .3) 10 .1)
11 .(1)12.2) 13.2) 14.1) 15.2)
4.Pentium微处理机段的转换过程是,由系统给出的地址以及程序给出的地址都是————,它是
由————和————组成。
(1)实地址(2)逻辑地址(3)一个32位的基地址(4)一个16位的
段选择符(5)一个只能在段内使用的32位的偏移量(6)20位的段的界限
微机原理与接口技术考试试题及答案

微机原理与接口技术考试试题及答案共 8 页,第 3 页学生答题注意:勿超黑线两端;注意字迹工整。
共 8 页,第 4 页共 8 页,第 5 页学生答题注意:勿超黑线两端;注意字迹工整。
共 8 页,第 6 页A. 汇编指令B. 宏指令C. 机器指令D. 伪指令11 .中断向量表占用内存地址空间为()。
A. 00000H~003FFHB. 00000H~000FFHC. 00000H~00100HD. FFF00H~FFFFFH12 .实现CPU与8259A之间信息交换是()。
A. 数据总线缓冲器B. 级联缓冲/比较器C. 读写控制电路D. 数据总线缓冲器与读写控制电路13 .Intel 8253的最大输入时钟频率是()。
A. 5MHzB. 2MHzC. 1MHzD. 4MHz14 .完成两数相加后是否溢出的运算,用()标志位判别。
A. ZFB. IF共 8 页,第 7 页学生答题注意:勿超黑线两端;注意字迹工整。
共 8 页,第 8 页的数据线和地址线是以_____________求,完成_____________与 _____________或____________的数据传送。
中的BIU由_____________个_____________位段寄存器、一个_____________位指令指针、_____________字节指令队列、_____________位地址加法器和控制电路构成的微机中,每个主存单元对应两种地址:_________和__________。
端呈现_____________时,则表应的中断类型码为_____________。
在存储器的层次结构中,越远离的存储器,其存取速度_____________,存储容量_____________,价格_____________。
8 . 存储器的存取速度可用_____________和_____________两个时间参数来衡量,其总是排在_____________。
微机原理及接口技术试题及答案精选全文完整版

《微机原理及接口技术》试卷(A )适用专业(计算机科学与技术) 使用班级()一、选择题(每题 1 分,共 15 分) 1. 微机中控制总线传送的是 ( )。
A.存储器和I/O 接口的地址码B.微处理器向内存储器和I/O 的命令信号C.存储器和I/O 设备向微处理器传送的状态信号D.B 和C2. 8253可编程定时/计数器,在初始化时写入的最大计数初值是 ( )。
A.0000HB.7FFFHC.65535D.FFFFH3. 在异步串行通信中引入了"波特率因子"的概念,波特率因子为16,64时,接收时钟的频率为波特率的16,64倍,引入波特率因子的目的是 ( )。
A.识别正确的起始位 B.提高接收速度 C.提高采样精度 D.三者都是4. 8086 CPU 标志寄存器共有( )位,其中使用7位,未使用其它位均作为CPU 指令运行后的状态信息和控制标志信息。
A. 8 B. 10 C. 16 D. 205. 8086微处理器CLK 引脚输入时钟信号是由( )提供。
A.8284 B.8288C.8287 D.82896. 最基本的读操作包含4个状态,即T 1 、T 2、T 3和T 4 ,当存储器或 I/O 设备的速度慢于CPU 速度时,在( )状态之间插入1个或几个等待状态T W 。
A. T 3和T 4 B. T 1和T 2 C. T 2和T 3 D. T 1和T 37. 在计算机与外设之间数据的传送方式分为串行传送方式和( )传送方式两类。
A.并行传送方式 B. 同步传送方式 C. 异步传送方式 D. 串/并传送方式8. 8253的( )是软件触发选通方式。
A.方式OB.方式1C.方式2D.方式4 9.串行异步通信协议中一个字符正式发送前,先发送( )低电平有效。
A.两个起始位 B .3个起始位 C. 1.5个起始位 D .1个起始位 10.对8255A 的C 口执行按位置位/复位操作时,写入的端口地址是( )。
微机原理与接口技术期末试卷与答案

微机原理与接口技术期末试卷与答案一、填空:(每空1分,共20分)1、设字长为八位,有x= -1,y=124,则有:[x+y]补=_________,[x-y]补=__________;2、数制转换:247.86= H =______________BCD;3、在8086CPU中,由于BIU和EU分开,所以_____和_____ 可以重叠操作,提高了CPU的利用率;4、8086的中断向量表位于内存的_______区域,它可以容纳____个中断向量,每一个向量占____ 个字节;5、8086系统中,地址FFFF0H是___________________ 地址;6、8086CPU的MN/MX引脚的作用是____________________;7、8251芯片中设立了_____、_____ 和______三种出错标志;8、8086CPU中典型总线周期由____个时钟周期组成,其中T1期间,CPU输出______信息;如有必要时,可以在__________两个时钟周期之间插入1个或多个T W等待周期。
9、8259A共有___个可编程的寄存器,它们分别用于接受CPU送来的______命令字和________命令字二、简答题:(20分)1、什么是信号的调制与解调?为什么要进行调制和解调?试举出一种调制的方式。
(5分)2、已有AX=E896H,BX=3976H,若执行ADD BX,AX指令,则结果BX,AX,标志位CF,OF,ZF各为何值?(5分)3、有变量定义的伪指令如下:NUMS DW 18 DUP(4 DUP(5),23)V AR DB 'HOW ARE YOU !', 0DH, 0AH试问:NUMS、V AR变量各分配了多少存储字节?(5分)4、已有MOV AL,INF[BP+SI]与MOV AL,ES:INF[BP+SI]两条指令,试问:其源操作数采用何种寻址方式?是字或是字节操作?两条指令有何区别?(5分)三、读图(10分)下图中,AB7~AB0为8086CPU低八位地址总线试问:1、8259A占用______个端口地址,分别为____________,其中ICW1的设置地址为_________________;2、8255A占用_____个端口地址,分别为__________________,其中控制寄存器的地址为_______。
微机原理与接口技术期末试题ABC三卷及答案

《微机接口技术》课程试题A卷一、填空题(每空格1 分共 28 分)1.接口的基本功能是()和()。
2.数据输入/输出的三种方式是()、()和()。
3.在查询输入/输出方式下,外设必须至少有两个端口,一个是()端口,另一个是()端口。
4.总线传输方式通常有三种()、()和()。
5.在总线上完成一次数据传输一般要经历如下阶段()阶段、()阶段、()阶段、()阶段。
6.按总线在微机结构中所处的位置,总线可分为()总线、()总线、()总线、()总线。
7.8255A具有()工作方式:()选通、()选通和()。
8.串行通信方式分为()和()。
9.RS-232-C是()与()间的标准。
10.调制解调器是()和()的组合器件。
二、判断题(每小题3分共24)11.8086CPU 在读/写总线周期的 T3 状态结束对 READY 线采样,如果 READY 为低电平,则在 T3 与 T4 状态之间插入等待状态 TW。
()12.在 8253 的方式控制字中,有一项计数锁存操作,其作用是暂停计数器的计数。
()13.8250 的溢出错误指示 CPU 还未取走前一个数据,接收移位寄存器又将接收到的一个新数据送至输入缓冲器。
()14.在 8088 系统(最小组态)中,执行指令”MOV [2000H],AX”需 1 个总线周期。
()15.DMA 控制器 8237A 现行字节数寄存器的值减到 0 时,终止计数。
()16.8086/8088CPU 的复位后开始执行的第一条指令的地址为FFFFH。
()17.若各中断源的优先级是一样的,则可用自动循环优先级来实现。
()18.最小模式下 8086/8088 读总线操作时序和写总线操作时序中的 DT / R 信号波形基本相同。
()三、单项选择题:(每小题 3分,共 30 分)19.8086CPU工作在总线请求方式时,会让出()。
A.地址总线 B.数据总线C.地址和数据总线 D.地址、数据和控制总线20.8086CPU的I/O地址空间为()字节。
《微机原理与接口技术》试卷含答案免费

《微机原理与接口技术》试卷(A)一、填空。
(30分 1分/空)1.符号数-8192的补码用十六进制数表示为 H。
2.8位补码数CBH的真值用十进制表示为。
3.十进制数1025所对应的十六进制数为;所对应的压缩BCD数为;所对应的ASCII码为。
4.将8为无符号数A2H扩展为16位形式,则应为 H;将8为补码数F3H扩展为16位形式,则应为 H。
5.在8086/8088的通用寄存器AX、BX、CX、DX中,用作存储器间址的寄存器为;用作I/O端口间址的寄存器为;用作循环控制指令(LOOP)的寄存器为。
6.8086/8088有段寄存器。
其中用来存放数据段段首地址的段寄存器为;用来存放代码段段首地址的段寄存器为;用来存放堆栈段段首地址的段寄存器为。
7.若DS=095FH时,物理地址是11820H。
当DS=2F5FH时,物理地址为。
8.8086/8088微处理器堆栈的伸展方向是。
堆栈的操作是以为单位进行的。
9.AX中有一个负数,欲求其绝对值,若该数为补码,则用指令;若该数为原码,则用指令。
在循环程序设计中,对于控制循环的DEC CX和JNZ AGAIN两条语句可合并用一条语句代替。
10.写出执行下列程序段的中间结果:MOV AX, 0809HMOV DL, 10XCHG AH, DLMUL AH ;AX=AAM ;AX=ADD AL, DL ;AX=11.现要用6116(2K×8位)静态RAM芯片构成8K×32位的存储器,共需此种芯片片。
12.8086/8088微处理器对I/O设备的管理是利用和指令来实现的。
13.已知中断向量表中,001C4H中存放2200H,001C6H中存放3040H,则其中断类型码是H,中断服务程序的入口地址的逻辑地址和物理地址分别为: H和 H。
)A.有、39B.有、27C.无、39D.无、272.CPU执行算术运算指令不会影响的标志位是()A.溢出标志B.符号标志C.零标志D.方向标志3.已知AL,BL中为无符号数, 若使AL≤BL时转到标号AGAIN, 哪个程序段不能实现此功能 ( )A. CMP AL, BLB. CMP AL, BLJC AGAIN JBE AGAINC. CMP BL, ALD. CMP AL, BLJNC AGAIN JNB AGAIN4.下列指令中不会改变指令指示器IP的是( )A.MOVB.JMPC.CALLD.RET5.使用移位指令,把寄存器的最高位移入CF,并在最低位补为0时使用( )A.ROLB.SARC.SHRD.SAL6.已知下列程序段DATA DW 04H,05H,06H::::LEA BX,DATAMOV AX,3ADD BX,AXMOV AX,[BX]::当程序执行完MOV AX,[BX]指令后,AX=( )A.0400HB.0500HC.0600HD.8000H7.某存贮器的容量为4K字节,则CPU至少应提供( )根地址线才能对所有存贮单元进行寻址。
(完整word版)微机原理与接口技术期末试卷及答案

机原理与接口技术■期末考试试题及答案一、填空题(20*1)1、微机系统由(硬件系统〉和(软件系统)两部分组成。
2、80X6冇(20 )位地址线,存储器容量为(1M )B。
3、8086CPU内部组成结构从功能上讲,可分为(BIU )和(EU )两部分.4> 8086/8088 的四个段寄存器为(DS )、(ES )、(SS )、(CS )5、用来存放CPU状态信息的寄存器是(FLAGS )。
6、用來存放指令地址的寄存器是(IP)«7、X0X6的16位标志寄存器FLAGS屮OF=1表示运算结果(溢出).ZF=1表示运算结果为雯。
PF=()表示运算结果的低8位中I的个数为(奇数).8、8086的16位标志寄存器FLAGS中IF=1表示CPU (允许)中断,TF=I表示CPU进入(单步)工作方式。
9、地址4000H:0300H,其物理地址是(4O3OOH).段地址是(4000H ),偏移地址是(0300H1()、X0X6存储器管理采用(分段管理)技术。
IK I/O端口的寻址方式有两种,分别是(丸接寻址),(间接寻址).12、指令J() NEXT农示()F=(I )时转移。
13、将I/O设备端口内容读入AL中的指令助记符是(IN )。
14、8086CPU的1/()捋令采用间接寻址时,使用的间接寄存器是(DX)°15、设置DF=1的指令为(STD ).16、衲除CF标志的指令为(CLC )o17、一对操作堆栈的指令为(POP )和(PUSH )。
18、LOOPNZ的循环条件为(CXH0 HZF=0九19、实现无符巧数乘2的指令的助记符是(SHL ),实现冇符号数除2的抬令的助记符是(SAR )o20、变量/标号的三个属性是(段属性),(偏移属性).(类舉属性)o21、DEBUG命令中,反汇编命令的英文字母为(U ),显示内存命令的英文字母为(D ), 跟踪执行命令的英文字母为(T ),显示和修改寄存器的命令(R ).汇编命令是(A)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
3) 段描述符 4) 偏移地址
32.下面是关于PCI总线的叙述,其中错误的是
1) PCI支持即插即用功能
2) PCI的地址线与数据线是复用的
3) PCI总线是一个16位宽的总线
4) PCI是一种独立于处理器的总线标准,可以支持多种处理器
33.Pentium微处理器在实施分页存储管理时,其最小页面的大小是
1) 2 2) 3 3) 4 4) 5
10.属于系统级寄存器的是________。
1) 系统地址寄存器和控制寄存器2) 通用寄存器和系统地址寄存器
3) 通用寄存器和控制寄存器4) 系统地址寄存器和段寄存器
11. 下面是关于CPU与 Cache 之间关系的描述,其中正确的一条描述是:
1)Cache中存放的是主存储器中一部分信息的映像
2)用户可以直接访问Cache
3)片内Cache要比二级Cache的容量大得多
4)二级Cache要比片内Cache的速度快得多
12. 在保护方式下,段寄存器内存放的是_________。
1) 段基址 2) 段选择符 3) 段描述符 4) 段描述符表基址
13. 通常,人们把用符号表示计算机指令的语言称为——————。
16.Pentium用来作为堆栈指针的寄存器是:
1)EIP寄存器 2)EBP 寄存器 3)ESP寄存器 4)EDI寄存器
17.Pentium微处理机可访问的物理存储器的范围是__________。
1) 4GB 2) 64TB 3) 4MB 4) 16GB
18.存储管理是由分段存储管理和__________组成。
Pentium处理机是32位微处理机,因此其内部数据总线是32位的。
RISC类微处理机采用大量通用寄存器,从根本上提高了CPU的运算速度,尤其适于在多任务处理的环境。
系统地址寄存器只能在保护方式下使用,所以又称其为保护方式寄存器。
异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种。
2)Pentium微处理器内部含有多条指令流水线和多个执行部件
3)数据传输速度很快,每个总线周期最高能传送4个64位数据
4)微处理器芯片内部集成的晶体管数超过100万个,功耗很大
6.在任何时刻,存储器中会有一个程序是现役的,每一个现役程序最多可以使用___________
①3个段②4个段③5个段④6个段
1) 机器语言 2) 汇编语言 3) 模拟语言 4) 仿真语言
14. Pentium系统之所以为超标量计算机是因为采用了___________。
1) 并行流水线结构 2) 数据与指令分离的Cache结构
3) 转移预测技术 4 ) 提高了时钟频率
15.Pentium系统内约定,一个字的宽度是___。
1) 1字节 2) 2字节 3) 4字节 4) 8字节
28.下面关于微处理器的叙述中,错误的是
1)微处理器是用单片超大规模集成电路制成的具有运算和控制功能的处理器
2)一台计算机的CPU可能由1个、2个或多个微处理器组成
3)日常使用的PC机只有一个微处理器,它就是中央处理器
4)目前巨型计算机的CPU也由微处理器组成
29.Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是:
7.Pentium微处理机配备了5个控制寄存器。其中没有定义,而供将来使用的是__________
1)CR1 2) CR2 3)CR3 4)CR4
8.Pentium地址总线是32位的,它的内部数据总线的宽度是:
1)16位 2)32位 3)64位 4)36位
9.Pentium的寄存器可分为浮点寄存器、系统级寄存器等___大类。
3. .按诺依曼结构理论,下面哪个不是计算机组成部分:
1) 运算器2)控制器3)打印机4)复印机
4.程序设计人员不能直接使用的寄存器是__________
1) 通用寄存器2)指令指针寄存器3)标志寄存器4)段寄存器
5. Pentium微处理器的结构之所以称为超标量结构,是因为下面哪一种原因?
1)Pentium微处理器不仅能进行32位运算,也能进行64位运算
6.Pentium 微处理机浮点部件寄存器堆栈是由————个、————位的寄存器构成。
(1) 16个(2)32个(3)8个(4)3个(5)16位
(6)32位(7)64位(8)80位
7.Pentium 微处理机浮点部件的状态字寄存器内容反映的是————。
(1)浮点部件的全部状态和环境(2)浮点部件的数值(3)浮点部件的总
26.Pentium标志寄存器上各标志位信息反映的是———。
1)寄存器堆栈中每一寄存器中的内容。
2)Pentium微处理机的状态信息。
3)Cache操作信息。
4)存储器状态信息。
27.当前,在Pentium机中,常用来在系统中的各部件之间进行高速数据传输操作的系统总线是:
1)ISA 2)EISA 3)PCI 4)VESA
MOV AX, BX;(AX)=__________
ADD AX, BX;(AX)=__________
8.总线操作周期的4个操作阶段分别是————,————,——————,————。
四 . 判断题(对:√;错:×)(每题1分)
Pentium系统属于RISC类微处理机。
RISC类的微处理机,为了减少访问内存的次数而增加寄存器的数目。
1) 主存储器, Cache,寄存器,辅存 2)快存,主存储器,寄存器,辅存
3) 寄存器, Cache,主存储器,辅存 4)寄存器,主存储器,Cache,辅存
30.用MB(兆字节)作为PC机主存容量的计量单位,这里1MB等于多少字节?
1) 210 2) 220 3) 230 4) 240
31.Pentium 微处理器在保护模式下对存储器进行访问时,段寄存器提供的是
2.Pentium的指令指针寄存器EIP中存放的是____________________。
3.运算器中进行的各种算术运算操作归结为__________两种最基本的操作。
4.Pentium微处理机规定了4个寄存器用于控制分段存储器管理中的数据结构位置。其中GDTR和IDTR称为___寄存器,LDTR和TR称为__________寄存器。
1) 256B 2) 4KB 3) 1MB 4) 4MB
34.下面关于总线的叙述中,错误的是
1) 总线的位宽指的是总线能同时传送的数据位数
2)总线标准是指总线传送信息时应遵守的一些协议与规范
3) Pentium机中的PCI总线不支持成组传送方式
4) 总线的宽带是指每秒钟总线上可传送的数据量
二.选择填空(每空1分)
5.中断包括__________INTR和__________NMI。
6. 指出下列指令语句中源操作数是__________;目的操作数是__________。
MOV AX,0CFH
7.假设BX寄存器上的内容为0100H,下列指令执行后AX寄存器的内容分别是什么?
MOV Байду номын сангаасX, 1200H;(AX)=________
Pentium数据寄存器可以存放8、16、32位二进制数据。
Pentium系统的段寄存器为32位寄存器。
Pentium的V流水线和U流水线都可执行任何指令。
对一个段进行访问,必须将这个段的描述符装入到段寄存器中。
Pentium段描述符是由8个字节共64个二进制位组成。
Pentium分段用于程序保护,分页用于把程序映射到大小固定的虚拟页上。
(11) 64TB(12) 16TB 注:GB = 千兆TB = 兆兆
4.Pentium 微处理机段的转换过程是,由系统给出的地址以及程序给出的地址都是————,它是
由————和————组成。
(1)实地址(2)逻辑地址(3)一个32位的基地址(4)一个16位的
段选择符(5)一个只能在段内使用的32位的偏移量(6)20位的段的界限
1)分段部件 2)分页部件 3)分页存储管理 4)虚拟管理
19. Pentium微处理机的分页存储管理系统把页的大小定义成__________。
1) 16KB 2) 4MB 3)4KB 4) 4GB
20.经分段存储管理部件分段之后生成的线性地址由__________与12位偏移量组成。
1) 段地址寄存器和10位页目录索引 2) 段描述符表和10位页表索引
1.Pentium微处理机的段寄存器(也称段选择符)是———位的寄存器,用它可选择
----------------个段的逻辑地址。
(1)32位(2)16位(3)8位(4)64位
(5)16KB(6)64TB(7)4GB (8)3.2GB
2.. Pentium 微处理机实现的是———和———两级存储管理。
Pentium在进行分页转换中,页目录项的高20位页框地址是与物理存储器中的物理页是相对应的。
线性地址是同一标准的不分段的地址空间内的32位地址。
利用索引字段可以从拥有210个段描述符的段描述符表中选出任何一个段描述符。
Cache的命中率是指命中Cache的次数与访问Cache的次数之比。
当程序有高度的顺序性时,Cache更为有效。
(1)主存储器(2)磁盘(3)分段管理(4)Cache
(5)分页管理(6)二级Cache
3. 在保护方式下,Pentium微处理机可以访问———字节虚拟存储器地址空间和
———————字节实地址存储器空间。
(1)256KB(2)512KB(3)1MB(4)512MB(5)1GB
(6)4GB(7)21GB(8)32GB(9) 1TB(10) 32TB
3) 10位页目录索引和10位页表索引 4) 10位页表索引和虚拟地址