各大公司笔试题-数电

合集下载

数电模电笔试题及答案

数电模电笔试题及答案

数电模电笔试题及答案# 数字电子技术基础题及答案## 一、选择题1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器的输出状态取决于:A. 当前输入B. 过去输入C. 外部控制信号D. 电源电压答案:B3. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度慢D. 逻辑功能明确答案:C## 二、填空题1. 在数字电路中,高电平通常表示为______,低电平表示为______。

答案:1,02. 一个4位二进制计数器可以计数的数值范围是______到______。

答案:0000,11113. 一个8位的寄存器可以存储的最大十进制数是______。

答案:255## 三、简答题1. 简述D触发器的功能。

答案:D触发器是一种具有两个稳定状态的双稳态电路,它的输出状态取决于时钟信号的上升沿或下降沿。

在时钟脉冲的控制下,D触发器能够将输入端的数据锁存并输出。

2. 什么是模数转换器(ADC)?答案:模数转换器是一种将模拟信号转换为数字信号的设备。

它通过量化和编码模拟信号的幅度来实现转换,广泛应用于各种电子系统中,如音频处理、图像处理等。

## 四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',求当A=0,B=1时,Y的值。

答案:当A=0,B=1时,A'=1,B'=0,代入表达式得Y = 1*1 + 0*0 = 1。

2. 一个3位二进制计数器的当前状态为010,下一个状态是什么?答案:下一个状态是011。

## 五、分析题1. 分析一个简单的数字电路设计,该电路由一个与门、一个或门和一个非门组成,输入信号为A和B。

请描述电路的逻辑功能。

答案:该电路的逻辑功能是输出信号C,其中C = (A AND B) OR (NOT A)。

这意味着当A和B都为高电平时,输出为高电平;当A为低电平时,无论B的状态如何,输出也为高电平。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。

答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。

答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。

答案:154. 一个5进制计数器的计数范围是______。

答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。

答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。

异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。

2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。

在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。

3. 解释什么是寄存器,并说明它在计算机系统中的作用。

答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。

在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。

四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。

数字电路笔试题

数字电路笔试题

数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

電路設計可分類為同步電路和非同步電路設計。

同步電路利用時鐘脈衝使其子系統同步運作,而非同步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。

由於非同步電路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性--因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用非同步電路設計。

异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。

同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。

这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。

3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。

在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。

(线或则是下拉电阻)4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的定义和在时钟信号延迟时的变化。

(未知)7、解释setup和hold time violation,画图说明,并说明解决办法。

(威盛VIA2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。

建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。

答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。

答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。

答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。

答案:85. 触发器的两个稳定状态是______和______。

答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。

7. 一个4位二进制计数器可以计数的最大数值是________。

8. 一个D触发器的两个主要输入端是________和________。

9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。

10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。

三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。

12. 解释什么是时钟信号,并说明它在数字电路中的作用。

四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。

14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。

答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。

答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。

答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。

答案:14. 一个4线到16线译码器的输出线数量是______。

答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。

电路工程师招聘笔试题与参考答案(某大型集团公司)2025年

2025年招聘电路工程师笔试题与参考答案(某大型集团公司)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、在数字电路中,下列哪种逻辑门可以实现“异或”运算?(A)A. XOR门B. AND门C. OR门D. NOT门2、在CMOS集成电路中,当输入端悬空(即未接任何电平)时,为了防止不必要的电流消耗和逻辑状态不确定,通常建议的做法是?(C)A. 将输入端直接接地B. 将输入端接高电平C. 使用外部上拉或下拉电阻将输入端固定至已知电平D. 无需特别处理,CMOS会自动处理悬空状态3、在RC串联电路中,如果电源频率增加,则该电路中的容抗将会:A. 增加B. 减小C. 不变D. 先增加后减小4、在放大器电路中,若要提高电压增益,通常可以采取以下哪种措施?A. 增大负载电阻B. 减小负载电阻C. 增大输入信号幅度D. 减小输入信号幅度5、在数字电路中,下列哪种电路可以用来实现信号的延时?A、触发器B、计数器C、译码器D、加法器6、在CMOS电路中,以下哪个说法是正确的?A、PMOS和NMOS都可以作为负载B、PMOS和NMOS都可以作为输入端C、PMOS和NMOS都可以作为输出端D、PMOS只能作为负载,NMOS只能作为输入端7、在模拟电路中,如果一个电阻两端的电压为10V,通过它的电流为2A,则该电阻的阻值为:A. 2ΩB. 5ΩC. 10ΩD. 20Ω8、在数字逻辑电路中,一个具有4个输入端的或非门(NOR gate),当所有输入均为低电平(0)时,其输出为:A. 高电平(1)B. 低电平(0)C. 不确定D. 依电路设计而定9、在RC电路中,如果电容C不变,电阻R增大,则该电路的时间常数τ将如何变化?A. 增大B. 减小C. 不变D. 先增大后减小 10、一个理想运算放大器组成的反相放大器,其输入电压为+2V,增益设置为-5,那么输出电压是多少?A. -10VB. +10VC. -7VD. +7V二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些是电路设计中的模拟电路?()A. 运算放大器B. 晶体管放大电路C. 数字电路D. 电源电路2、在电路设计中,以下哪些元件属于被动元件?()A. 电阻B. 电容C. 电感D. 微处理器3、以下关于电路中的电流和电压的说法,正确的是:A、电流是电荷的定向移动形成的B、电压是电路中形成电流的原因C、电路中有电压就一定有电流D、电流的大小与导体两端的电压和导体的电阻都有关4、在数字电路中,关于逻辑门电路的说法,正确的是:A、与门(AND gate)的逻辑功能是“全1出1,有0出0”B、或门(OR gate)的逻辑功能是“全0出0,有1出1”C、非门(NOT gate)的逻辑功能是“输入0输出1,输入1输出0”D、异或门(XOR gate)的逻辑功能是“相同出0,不同出1”5、在交流电路中,关于电感元件的性质描述正确的是:A. 电感元件对直流电流呈现开路特性B. 频率越高,电感元件的阻抗越大C. 电感元件能够储存磁场能量D. 在理想情况下,电感元件消耗的功率为零6、下列哪些是构成模拟电路的基本元器件?A. 电阻器B. 电容器C. 二极管D. 场效应晶体管(FET)7、以下哪些元器件属于模拟电路中的基本元件?()A. 电阻B. 电容C. 电感D. 二极管E. 晶体管8、以下哪些电路属于线性电路?()A. RC低通滤波器B. 运算放大器电路C. 二极管整流电路D. 晶体管放大电路E. 谐振电路9、在设计一个放大器时,以下哪些因素会影响其增益稳定性?A. 晶体管的β值变化B. 温度变化C. 电源电压波动D. 负载阻抗的变化E. 输入信号频率的变化 10、在反馈放大器中,引入负反馈可以实现以下哪些效果?A. 提高增益稳定性B. 减小非线性失真C. 增加带宽D. 改变输入和输出阻抗E. 提高放大器噪声性能三、判断题(本大题有10小题,每小题2分,共20分)1、电路工程师在设计和分析电路时,必须始终遵循基尔霍夫电压定律(KVL)和基尔霍夫电流定律(KCL)。

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。

A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。

A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。

A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。

模电数电笔试题及答案

模电数电笔试题及答案一、选择题(每题2分,共20分)1. 在模拟电路中,运算放大器的输入端通常使用:A. 差分放大器B. 共射放大器C. 共基放大器D. 共集电极放大器答案:A2. 数字电路中,与门的逻辑表达式是:A. A + BB. A * BC. A - BD. A / B答案:B3. 以下哪个元件不是模拟电路中的元件?A. 电阻B. 电容C. 二极管D. 逻辑门答案:D4. 在数字电路中,一个触发器的输出Q与输入D的关系是:A. Q = DB. Q = ¬ DC. Q = D'D. Q = D + D5. 模拟电路中,放大器的增益通常用以下哪个参数表示?A. 电阻值B. 电容值C. 电压增益D. 电流增益答案:C6. 在数字电路中,一个D触发器的时钟输入端的信号是:A. 正脉冲B. 负脉冲C. 正弦波D. 锯齿波答案:A7. 模拟电路中,滤波器的作用是:A. 放大信号B. 衰减信号C. 过滤噪声D. 产生振荡答案:C8. 在数字电路中,一个计数器的输出Q0、Q1、Q2、Q3表示的是:A. 十进制数B. 二进制数C. 八进制数D. 十六进制数答案:B9. 模拟电路中,理想运算放大器的输入阻抗是:B. 无穷大C. 零D. 负值答案:B10. 数字电路中,一个寄存器的输出Q与输入D的关系是:A. Q = DB. Q = ¬ DC. Q = D'D. Q = D + D答案:A二、填空题(每题2分,共20分)1. 在模拟电路中,理想运算放大器的输出阻抗是______。

答案:零2. 数字电路中的逻辑门电路包括与门、或门、非门、______。

答案:异或门3. 在模拟电路中,电压跟随器的电压增益是______。

答案:14. 数字电路中,一个D触发器的时钟输入端的信号是______。

答案:正脉冲5. 模拟电路中,滤波器的截止频率是指______。

答案:通过频率6. 数字电路中,一个计数器的输出Q0、Q1、Q2、Q3表示的是______进制数。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。

在硬件上,要用oc门来实现,由于不用oc 门可能使灌电流过大,而烧坏逻辑门。

同时在输出端口应加一个上拉电阻。

4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的定义和在时钟信号延迟时的变化。

(未知)7、解释setup和hold time violation,画图说明,并说明解决办法。

(威盛VIA2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。

建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。

输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。

如果hold time 不够,数据同样不能被打入触发器。

建立时间(Setup Time)和保持时间(Hold time)。

建立时间是指在时钟边沿前,数据信号需要保持不变的时间。

保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。

如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。

如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。

(仕兰微电子)9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。

产生毛刺叫冒险。

如果布尔式中有相反的信号则可能产生竞争和冒险现象。

解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。

10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V 之间,而CMOS则是有在12V的有在5V的。

CMOS输出接到TTL是可以直接互连。

TTL 接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。

11、如何解决亚稳态。

(飞利浦-大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。

当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。

在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。

12、IC设计中同步复位与异步复位的区别。

(南山之桥)13、MOORE 与MEELEY状态机的特征。

(南山之桥)14、多时域设计中,如何处理信号跨时域。

(南山之桥)15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。

(飞利浦-大唐笔试)Delay < period - setup – hold16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。

组合逻辑电路最大延迟为T2max,最小为T2min。

问,触发器D2的建立时间T3和保持时间应满足什么条件。

(华为)17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式。

(威盛VIA 2003.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点。

(威盛VIA 2003.11.06 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。

(威盛VIA2003.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。

(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。

(未知)22、卡诺图写出逻辑表达使。

(威盛VIA 2003.11.06 上海笔试试题)23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。

(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (V out-Vin) And also explain theoperation region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please definethe ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)27、用mos管搭出一个二输入与非门。

(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate andexplain which input has faster response for output rising edge.(less delaytime)。

(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。

(Infineon笔试)30、画出CMOS的图,画出tow-to-one mux gate。

(威盛VIA 2003.11.06 上海笔试试题)31、用一个二选一mux和一个inv实现异或。

(飞利浦-大唐笔试)32、画出Y=A*B+C的cmos电路图。

(科广试题)33、用逻辑们和cmos电路实现ab+cd。

(飞利浦-大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。

(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’。

(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简)。

37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。

(Infineon笔试)38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器。

(华为)40、给出两个门电路让你分析异同。

(华为)41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。

(未知)43、用波形表示D触发器的功能。

(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器。

(扬智电子笔试)45、用逻辑们画出D触发器。

(威盛VIA 2003.11.06 上海笔试试题)46、画出DFF的结构图,用verilog实现之。

(威盛)47、画出一种CMOS的D锁存器的电路图和版图。

(未知)48、D触发器和D锁存器的区别。

(新太硬件面试)49、简述latch和filp-flop的异同。

(未知)50、LATCH和DFF的概念和区别。

(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。

(南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图。

(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage. (未知)57、用D触发器做个4进制的计数。

(华为)58、实现N位Johnson Counter,N=5。

(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器。

(未知)61、BLOCKING NONBLOCKING 赋值的区别。

(南山之桥)62、写异步D触发器的verilog module。

(扬智电子笔试)module dff8(clk , reset, d, q);input clk;input reset;input [7:0] d;output [7:0] q;reg [7:0] q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用D触发器实现2倍分频的Verilog描述?(汉王笔试)module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些?b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。

相关文档
最新文档