微机原理题库答案终极版

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《微机原理》题库1.x终极版

一、判断改错题

第1章

1.一个字节能表示的无符号数的范围是0~255。√

2.一个字节的补码能表示的数的范围是-128~+127。√

3.数字8的ASCII码是38D。×

4.字符“B”的ASCII码是42H。√

5.有符号数的最高位作符号位:"0"表示"+"号,"1"表示"一"号。√

第2章

6.8086CPU的最大存储空间是64KB。×

7.ZF标志=0表示最近一次运算的结果是0。×

8.指令执行时间,基本上能反映微处理器速度指标。√

9.基本指令执行时间愈短,表示微处理器工作速度愈高。√

10.SP为堆栈指针,用于堆栈操作时,确定堆栈在内存中的位置,由它给出栈顶的偏移量。×

11.堆栈操作遵循先进后出的原则。√

12.只有当存储器或外设的存取速度低于CPU时才需要使用READY插入Tw。√

13.8086微处理器的最大模式和最小模式的区别是使用不同的工作电压。×

14.8086微处理器既有16位操作指令,也有8位操作指令。√

15.8086微处理器的WR引脚和RD引脚不会同时处于低电平状态。√

16.8086微处理器的WR引脚和RD引脚不会同时处于高电平状态。√

17.在8086CPU和存储器组成的系统中,地址总是由CPU输出。×

18.在8086CPU和存储器组成的系统中,地址由CPU和存储器中的任意一个输出。×

19.ALE的作用是将CPU输出的地址锁存到地址锁存器中。√

20.8086微处理器的INTR引脚是可屏蔽外部中断的入口。√

21.8086CPU在进行写操作时,数据是由存储器或外设提供的。×

22.AX寄存器可以存放16位十进制数。×

23.进位或者借位的记载是在标志寄存器中。√

24.一个总线周期只能有4个状态组成。×

第3章

25.变址寄存器SI和DI是用来存放当前数据段的偏移地址的。√

26.CX只能当计数器使用。×

27.SP只能当堆栈指针。√

28.一个字长度等两个字节。√

29.双字是32位。√

30.在8086系统中,当存放的数为一个字时,则将字的高位字节放在高地址中,将低位字节存放在

低地址中。√

31.对存放的字,其低位字节可以在奇数地址中(即从奇数地址开始存放),也可以在偶数地址中(即

从偶数地址开始存放)。√

32.在8086系统中,若一个字是规则存放,则对它的存取可在一个总线周期完成,而非规则字的存

取则需二个总线周期。√

33.段基址和偏移地址都用无符号的20位二进制数。×

34.8086汇编语言中的立即数可以是8位,也可以是16位。√

35.采用寄存器寻址方式的指令在执行时,不需要执行总线周期。√

36.指令MOV BX,AX执行后AX被清0。×

37.传送指令的源操作数和目的操作数位数可以不相等。×

38.8086的堆栈是向上生长的(向地址低的方向生长)。√

39.8086堆栈操作都是字操作。√

40.在子程序中,PUSH 和 POP一般是成对使用的。√

41.CMP指令和SUB指令类似,也是执行两操作数相减,但和SUB指令不同的是,不送回相减结果,

只是使结果影响标志位OF,SF,ZF,PF和CF。×

42.用AND指令可对指定的一些位进行屏蔽(清零)。√

43.用AND指令可对指定的一些位进行置 1。×

44.用OR指令不可对一些指定位屏蔽(清零)。√

45.用OR指令不可对一些指定位置 1。×

第4章

46.用汇编语言编写的程序比用其它高级语言编写的程序运行起来慢。×

47.任何语言最终都要转换成机器码才能运行。√

48.机器最终运行的是汇编语言。×

49.汇编语言指令只有转换成机器码才能被CPU识别和执行。√

50.使用软中断INT n指令可以调用DOS系统功能。√

第6章

51.ROM是可读不可写的存储器。√

52.在对存储器进行读操作时,RD应当是低电平,WR可以是任意。×

53.用2K×4的存储器组成2K×8的存储器组时,存储器芯片的地址线是对应并联的。√

54.用2K×4的存储器组成2K×8的存储器组时,存储器芯片的数据线是对应并联的。×

55.用2K×8的存储器组成16K×8的存储器组时,存储器芯片的数据线是对应并联的。√

56.用2K×8的存储器组成16K×8的存储器组时,存储器芯片的地址线是对应并联的。√

57.FLASH是既可以读也可以写的存储器,所以它也可以作为随机存取存储器使用。×

第7章

58.一个中断源的中断请求被响应后,中断优先级别更低或相同的中断请求就不会被响应。√

59.一个中断源的中断请求被响应后,还可以响应其他任何中断请求。×

60.8086CPU在响应中断后获得的是中断类型号,而不是中断入口地址。√

61.8086CPU在响应中断后获得中断类型号,就是中断入口地址。×

62.8086CPU所有的中断入口地址都存在中断向量表中。√

63.对于CPU,除了软件中断外(INT n),其他中断的产生都是不可预知的。√

64.中断响应时保护现场是为了在中断返回后的工作环境不发生改变。√

65.中断响应操作中包含2个总线周期。√

66.使用一片8259A最多可以管理16个中断输入。×

67.使用多片8259A级联最多可以管理64个中断输入。√

第8章

68.8086CPU的I/O端口只能使用统一编址方式。×

69.8086CPU的I/O端口可以使用独立编址方式。√

70.无条件传送方式要求外设总是处于准备好状态。√

71.条件(查询)传送方式的缺点是对CPU的占用过多。√

72.中断传送方式具有很好的实时性,而且对CPU的占用很少。√

第9章

73.接口芯片8255的作用是建立CPU与外设之间的并行I/O通道。√

74.接口芯片8255只有一个控制字寄存器。√

75.接口芯片8255的A组和B组都有3种工作方式。×

76.接口芯片8255使用方式1时,C口的一部分或全部从属于A口或B口。×

77.接口芯片8255的方式1是无条件传送。×

78.串行通信适用于长距离数据传输。√

79.异步通信中双方必须使用共同的时钟信号。×

第10章

80.计数器/定时器8253的计数器是8位的。×

81.计数器/定时器8253有3个控制字寄存器。×

82.计数器/定时器8253只能使用二进制方式计数。×

83.计数器/定时器8253的输出OUT可以作为中断请求信号。√

84.D/A转换器是一种输出设备。×

85.A/D转换器是一种输出设备。×

相关文档
最新文档