无线抢答器设计完整版

合集下载

抢答器设计实验报告

抢答器设计实验报告

抢答器设计实验报告抢答器设计实验报告一、引言在现代教育中,互动性和参与度是学生学习的重要因素。

为了提高课堂的活跃程度和学生的参与度,我们设计了一种抢答器。

本实验报告将介绍抢答器的设计原理、实验过程和结果分析。

二、设计原理抢答器的设计基于无线电频率识别技术。

抢答器由两部分组成:主机和抢答器设备。

主机通过无线电频率识别技术与抢答器设备进行通信,实现答题者的抢答功能。

三、实验过程1. 材料准备我们准备了一台电脑、一块Arduino开发板、一块无线电频率识别模块、若干个按钮开关和一些导线。

2. 硬件连接我们将Arduino开发板与无线电频率识别模块通过导线连接,并将按钮开关分别连接到Arduino开发板上。

3. 软件编程我们使用Arduino开发环境编写了控制程序。

程序主要实现了无线电频率识别模块的初始化、按钮开关的状态检测和与主机的通信功能。

4. 抢答器设备制作我们将按钮开关固定在一个小盒子上,连接好导线,并将无线电频率识别模块放置在盒子内。

5. 实验验证我们进行了一系列实验来验证抢答器的功能。

首先,我们将主机与抢答器设备进行配对。

然后,我们进行了多次抢答实验,记录了每个学生的抢答时间和正确率。

四、结果分析通过实验,我们发现抢答器在提高课堂互动性和学生参与度方面有着显著的效果。

抢答器能够快速准确地记录学生的抢答时间,并通过主机进行统计分析。

我们还发现,学生在使用抢答器后更加积极主动地参与课堂讨论,提高了他们的学习兴趣和主动性。

然而,我们也发现了一些问题。

由于抢答器设备的制作过程较为复杂,需要一定的技术支持和时间投入。

此外,抢答器的使用也需要一定的操作技巧,对于一些不熟悉技术的教师和学生来说可能存在一定的学习成本。

五、结论抢答器作为一种课堂互动工具,能够有效提高学生的参与度和学习效果。

然而,在推广和应用抢答器时,需要考虑到设备制作和操作技巧等方面的问题。

未来,我们可以进一步改进抢答器的设计,使其更加简单易用,以满足更广泛的教育需求。

第四组 8路无线智能数字抢答器

第四组  8路无线智能数字抢答器

8路智能数字抢答器的设计作者:任灵金巧咪王舜摘要数字抢答器它由主体电路和扩展电路两部分组成。

主体电路完成基本的抢答功能,即:开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。

扩展电路完成定时抢答的功能。

抢答器还可以分为抢答电路模块,定时电路模块,报警电路模块,时序控制电路模块几个部分。

其中,抢答电路模块主要选用优先编码器74LS148和RS锁存器74LS279等实现抢答功能;定时电路模块的组成主要有十进制同步加减计数器 74LS192 , 7448 七段显示译码器,555 定时器等;报警电路模块由555 定时器和三极管构成;时序控制电路模块分抢答与定时电路的时序控制电路和报警电路的时序控制电路,其中抢答与定时电路的时序控制电路(图a)由逻辑门构成。

U2和U3控制时序信号CP的放行与禁止,U4控制74LS148的输入使能端/ST。

报警电路的时序控制电路(图b)由单稳态触发器74121构成,74121用于控制报警电路及发声的时间。

抢答器的特色是抢答电路模块中的红外发射、红外接收电路和无线发射专用的编解码电路。

红外发射电路由放大电路和红外发射管组成;红外接收电路由CX20106和红外接收管组成;编码电路由集成电路MC145026组成,可以将并行数据转换为串行数据;解码电路由与MC145026相匹配的集成电路MC145027构成,将串行数据转换为并行数据。

目录一、系统设计部分 (4)1.设计要求: (4)2.总体框图: (4)二、方案论证 (5)1. 总体设计方案论证 (5)2. 单元电路设计方案论证 (6)2.1定时电路 (6)2.2无线电路 (6)三、单元电路的设计 (7)1. 抢答电路的设计 (7)2. 定时电路的设计 (9)3. 报警电路的设计 (11)4. 时序控制电路的设计 (12)5. 红外发射电路的设计 (14)6. 红外接收电路的设计 (14)四、系统测试 (15)1.测试仪表 (15)2.测试方法 (15)3.测试结果及分析 (15)五、总结 (16)六、附录:(主要芯片引脚及其功能) (16)七、参考文献 (19)一、系统设计部分1.设计要求:数字抢答器的功能要求如下:(a)智能数字抢答器可同时供8 名选手参加比赛;(b)有一个主控开关,发出抢答开始指令,用以控制系统的清零(显示回答问题的选手号码的数码管熄灭)和本轮抢答的开始;(c)抢答器具有数据锁存功能。

无线抢答器的设计

无线抢答器的设计

目录一.前言....................................................................................... 错误!未定义书签。

二.设计任务与要求 ............................................................... 错误!未定义书签。

1.设计任务.................................................................................. 错误!未定义书签。

2.设计要求.................................................................................. 错误!未定义书签。

三.八人智力竞赛抢答器系统原理及硬件设计............ 错误!未定义书签。

1.设计思路.................................................................................. 错误!未定义书签。

2.系统框图 (4)3.单元电路设计........................................................................... 错误!未定义书签。

(1)显示电路.................................................................... 错误!未定义书签。

(2)控制电路.................................................................... 错误!未定义书签。

(3)倒计时电路 ................................................................ 错误!未定义书签。

巧妙制作十路数显无线抢答器

巧妙制作十路数显无线抢答器

巧妙制作十路数显无线抢答器该无线数显抢答器采用PT2262和PT2272编码电路为核心元件,设计巧妙,结构简单,制作容易,体积小巧。

由于按钮与显示主机没有电线连接,使用和收藏都非常方便。

一、电路的结构原理下图是抢答发射器电路原理图,由无线发射模块FS和编码IC PT2262等元件组成,电路中,S0为4位编码开关,与PT2262的数据端DO~D3连接,当其置ON位时,将编码电路的数据端接高电位,不同的发射器,开关的位置状态都不同,由此决定发射机的分组号码。

同时,这里把编码电路PT2262的地址端A7、A8接高电平,其余悬空处理。

按下发射器的按钮开关后,发射器发射模块和编码电路接通电源,向外发射编码信号。

下图是数显接收电路的原理图,由无线接收模块JS和解码IC PT2272、BCD译码驱动电路CD4511、LED数码管、音乐IC等组成。

电路中,CD4511是一只有锁存功能的7段BCD译码驱动电路,可直接驱动LED数码发光二极管发光显示。

A、B、C、D是它的BCD 编码输入端,当4个输出端都为低电平0000时,显示为0,当输出为0001时,显示为1,由于它们直接与解码电路PT2272的DO~D3连接,就可通过对抢答发射器的数据端进行BCD编码,接收电路解码后就会从DO~D3端输出对应的BCD码,由CD4511译码驱动LED数码管,实现从0-9十个组别的号码显示,当BCD码超过1001后,CD4511七段显示熄灭。

电路中将解码IC PT2272的地址编码端A7、A8通过4只二极管D1、D2、D3、D4 分别与数据端的DO~D3连接,这样,当DO~D3输出为高电平时,解码lCPT2272的地址码与抢答器发射机的地址码一致,地址端A7、A8为高电平,其余端悬空,只要有抢答发射器按钮按下,数显接收电路就可接收到发出来的编码信号,由于发射机数据编码是本组的组号编码,四个输出端总有一个为低电位,接收电路的解码器在接收信号后会输出相同的。

基于单片机(MCS51)的无线抢答器毕业设计

基于单片机(MCS51)的无线抢答器毕业设计

本科毕业设计(论文)题目基于MCS51的无线抢答器设计学生姓名专业班级学号院(系)计算机与通信工程学院指导教师(职称)完成时间郑州轻工业学院毕业设计(论文)任务书题目基于MCS51的无线抢答器设计专业通信工程学号姓名主要内容:1、了解AT89C2051芯片结构和使用;2、.掌握PT2262/PT2272编解码芯片的设计方法;3、掌握无线发射接受芯片F05A/J05B的设计方法;4、基本电路的设计。

基本要求:1、掌握AT89C2051、PT2262/PT2272、F05A/J05B等主要芯片的功能和参数;2、掌握Protel99SE和WAVE6000等软件的使用方法;3、能够运用所学知识进行基本电路的设计。

主要参考资料等:1、原始资料:[1] 张毅刚,《新编MCS51单片机应用设计(第二版)》,哈尔滨工业大学出版社。

[2] 唐俊翟,《单片机原理与应用》,冶金工业出版社。

[3] 张义和,《例说8051》,人民邮电出版社。

[4] 黄智伟,《无线数字收发电路设计》,电子工业出版社。

2、技术条件:硬件配备:计算机一台,软件配置:WAVE6000G软件,Protel99SE 软件完成期限:20年月日指导教师签章:专业负责人签章:年月日目录摘要 (I)ABSTRACT (II)1 绪论 (1)1.1 单片机控制系统概述 (1)1.2 单片机控制系统的优势 (3)2 8路无线抢答器系统设计 (4)2.1系统组成 (4)2.1.1 发射单元 (4)2.1.2 接收单元 (7)2.2编解码芯片PT2262/PT2272 (8)2.2.1编码器PT2262 (8)2.2.2解码器PT2272 (10)2.2.3 PT2262/PT2272工作原理 (12)2.3 无线发射接收模块 (14)2.3.1 射频发射模块F05P (14)2.3.2 射频接受模块J04V (16)2.4单片机AT89C2051 (18)2.4.1 AT89C2051 (18)2.4.2 AT89C2051的开发与应用 (19)2.5 74LS595 (20)2.5.1 器件特性 (20)2.5.2 引脚功能 (20)2.5.3 工作原理 (21)2.6 LED数码管 (21)2.7 硬件电路 (23)2.7.1硬件设计 (23)2.7.2 烧写程序 (24)2.7.3 硬件电路调试 (27)3 程序设计 (29)3.1 程序流程图 (29)3.2程序清单 (30)结论 (34)致谢 (35)参考文献 (36)基于MCS51的无线抢答器设计摘要本文介绍的是8路无线抢答器。

毕业设计169无线智能抢答器

毕业设计169无线智能抢答器

二○○七届学生毕业论文(设计)存档编号:毕业论文(设计)论文题目无线智能八路抢答器设计学院高等职业技术学院专业电子信息工程姓名胡义杰学号20043050018指导教师秦工年月日1无线智能八路抢答器的设计摘要:介绍的无线抢答计分器,具有8 路无线抢答判断功能,无须布线,具有移动方便灵活等优点。

无线抢答部份选用专用的编解码芯片PT2262/ 2272 构成数据加解密,用FM调制电路构成无线发射器,用FM解调芯片MC3362 构成无线数据接收器,构成了无线编解码抢答电路,使得系统在使用时更可靠,性能价格比方面的指标也得到了加强。

控制部份采用74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。

该抢答器除具有基本的抢答功能外,还具有定时、计时和报警功能。

主持人通过时间预设开关预设供抢答的时间,系统将完成自动倒计时。

若在规定的时间内有人抢答,则计时将自动停止;若在规定的时间内无人抢答,则系统中的蜂鸣器将发响,提示主持人本轮抢答无效,实现报警功能。

关键词:八路抢答器,,无线发射接收,编码、声光控制2Topic:The wireless intelligent Chinese red army soldier snatches theanswering designStudent: hu yijieJianghan University School of Higher professionaltechnical instituteGuide Teacher: qin gongJianghan University School of Physics& InformationEngineeringAbstract:In this paper, Introduces the wireless machine of grabbing for replying and displaying theresult , which has the functionof judgment with 8 channels of grabbing for replying. It does need to distribute the electrical wire , so it is movedexpediently. Chooses the familiar coding - decoding chip PT2262/ 2272 that forms the data coding2decoding circuit . Thewireless emitter is composed of the FM modulate circuit , and the wireless receiver is composed of the FM demodulationchip MC3362. The electric circuit and designing thought of an answering racer based on the common-used series of 74 IC with 8-wire is introduced, and its function is also described. The answering race’s function includes timing, counting, and alarming, besides the basic function of an answering racer. The host sets the provided time for the answering race through the time-setting switch, after this the system will count down the time automatically. If anybody answer the question on time, the counting of time will stop; If nobody answer the question on time, the alarm will give out some sound, helping the host know the race in this turn is of no use, so the function of alarming is achieved.Keywords:The Chinese red army soldier snatches answering, Wireless launch receive,Code,Acousto-optic control3目录1 绪论 (5)2任务说明 (5)2.1基本功能 (5)2.2扩展功能 (5)3 实现原理与电路 (5)3.1.无线数字抢答器总体方框图 (5)3.2.单元电路设计 (5)3.2.1抢答无线发射器电路 (5)3.2.1.1电池电压监控电路 (5)3.2.1.2抢答按钮单稳电路 (5)3.2.1.3编码器原理及组号设置 (5)3.2.1.4晶振稳频FM无线调节器制器 (6)3.2.2无线接收优先编码 (6)3.2.2.1无线接收器 (6)3.2.2.2编码部份 (7)3.2.3定时电路 (8)3.2.4报警电路 (10)3.2.5时序控制电路 (12)4设计过程中的问题与改进 (14)5 组装与调试 (15)6所用元器件 (17)7 心得体会 (18)致谢 (18)参考文献 (19)4一、绪论工厂、学校和电视台等单位常举办各种智力竞赛, 抢答记分器是必要设备。

(完整word版)抢答器设计(word文档良心出品)

(完整word版)抢答器设计(word文档良心出品)

5.抢答器电路设计一.设计目的1.进一步熟悉和掌握数字电子电路的设计方法和步骤2.进一步将理论和实践相结合3.熟悉和掌握仿真软件的应用二、设计任务(内容)(1)可容纳八组参赛的数字式抢答器。

(2)电路具有第一抢答信号的鉴别与保持功能。

(3抢答优先者声光提示。

(4)回答计时与计分。

三、设计要求1.完成全电路的理论设计2.参数的计算和有关器件的选择3.对电路进行仿真4.撰写设计报告书一份;A3 图纸至少1张。

报告书要求写明以下主要内容(1)总体方案的选择和设计(2)各个单元电路的选择和设计(3)仿真的过程的实现参考资料[1]彭介华.电子技术课程设计指导[M].北京:高等教育出版社[2]孙梅生,李美莺,徐振英. 电子技术基础课程设计[M]. 北京:高等教育出版社[3]梁宗善. 电子技术基础课程设计[M]. 武汉:华中理工大学出版社[4]张玉璞,李庆常. 电子技术课程设计[M]. 北京:北京理工大学出版社[5]谢自美.电子线路设计·实验·测试(第二版)[M].武汉:华中科技大学出版社目录一、设计任务和要求 (1)二、设计方案 (3)三、电路设计计算与分析 (5)1.抢答电路设计 (5)2.限时电路设计 (10)3.报警电路设计 (14)4.时序控制电路设计 (15)5.计分电路设计 (15)6.整体电路的仿真与调试 (17)7.仿真时的问题与解决 (20)四、设计总结与心得 (21)五、设计元件清单 (22)六、参考文献 (22)一、设计任务和要求在智力竞赛时,常常需要选手反应快,限时抢答。

本次设计利用中小规模数字集成电路,设计多路抢答器,实现限时和计分功能。

多路优先抢答器功能要求:基本功能:1.涉及一个八路竞赛抢答器,可同时供8名参赛选手抢答用,他们的编号分别是1、2、3、4、5、6、7、8,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是J1、J2、J3、J4、J5、J6、j7、j8.2.给节目主持人设置一个控制开关,用来控制系统的清零(编码显示数码管灭灯)和开始。

基于单片机无线抢答器的程序设计流程

基于单片机无线抢答器的程序设计流程

基于单片机无线抢答器的程序设计流程下载提示:该文档是本店铺精心编制而成的,希望大家下载后,能够帮助大家解决实际问题。

文档下载后可定制修改,请根据实际需要进行调整和使用,谢谢!本店铺为大家提供各种类型的实用资料,如教育随笔、日记赏析、句子摘抄、古诗大全、经典美文、话题作文、工作总结、词语解析、文案摘录、其他资料等等,想了解不同资料格式和写法,敬请关注!Download tips: This document is carefully compiled by this editor. I hope that after you download it, it can help you solve practical problems. The document can be customized and modified after downloading, please adjust and use it according to actual needs, thank you! In addition, this shop provides you with various types of practical materials, such as educational essays, diary appreciation, sentence excerpts, ancient poems, classic articles, topic composition, work summary, word parsing, copy excerpts, other materials and so on, want to know different data formats and writing methods, please pay attention!基于单片机无线抢答器的程序设计流程一、概述在本文中,我们将介绍基于单片机的无线抢答器的程序设计流程。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

引言为完成竞赛抢答任务,该系统分为两大部分:选手电路、主持人控制电路,选手电路和主持人控制电路部分之间的联系,采用无线通信。

主持人控制电路采用交流供电,选手电路采用蓄电池供电,基本做到自由移动无线通行。

各部分都采用单片机作为控制核心;采用无线收发模块,作为无线通信器件,具有电路简洁可靠的优点。

数据的传输,采用帧结构对要传输的数据进行打包。

帧结构的起始位采用特殊实用的结构,既可包含发送对象的地址信息,又具有很强的抗干扰能力,使已传送的数据显示十分稳定可靠。

抢答显示部分的倒计时,可根据情况从0——99秒任意设定。

第一章系统方案与论证1.1 基本要求(1)系统容量:为满足竞赛抢答的要求,系统容量定位8路。

(2)系统能完成:倒计时指令发送与接收;抢答对别信息发送与接收;(3)抢答倒计时可在0-99秒内根据需要任意调整。

(4)所有信息交换都采用无线通信。

(5)抢答指令发出和抢答成功要有提示音。

1.2 系统方案选择1.2.1 系统基本结构框图1-1 基本系统结构框图系统工作流程:主持人电路通电后,2位数码管不断加1,以示电路可以正常工作。

主持人按下控制开关后,电路进入倒计时预设状态,设置好后再按一下控制开关,则完成预设,数码管显示预设数。

当主持人按下开始按钮后,选手可以抢答,同时数码管显示倒计时读秒,如有选手按下抢答键,数码管显示该选手的序号,同时封锁其他的抢答信号,蜂鸣器鸣叫10s,以示有人抢答成功。

如读秒归零时还无人抢答,则蜂鸣器鸣叫10s,数码管显示为不断闪亮的“00”,以示抢答时间到。

当抢答的选手回答完毕或读秒归零后,主持人按一下开始按钮,电路即可恢复到开始抢答,倒计时读秒状态1.2.2 通信方案论证与选择要实现无线通信,可选用频分复用和时分复用两种形式。

频分复用各信道独立,不考虑信号在时间上的重叠。

但是在整个系统最少也需要8个信道,电路复杂,制作成本高,故不取。

对实际问题进行分析,发现系统通信中,除抢答信号外,其他信号的传送都具有明显的分时性(即各信号的传送都不可能同时出现)。

再对抢答信号进行深入研究,发现:(1)人对抢答信号的反应在毫秒级是很不灵敏的,人的反应速度是在0.2s-0.8s 内随即出现。

(2)在比赛现场,抢答题目一般在几十秒内。

能做出回答决定的人也只在40%左右,坚决做出回答决定的占20%左右。

根据系统满容量算20x20%=4,只有4个左右的人数进入0.2—0.8s反应比赛中。

(3)按键反应速度也是有差异的,大概在20ms左右。

根据以上三点分析,可以定性的得出抢答信号在一定的时间区间内具有随机分时的特性。

另一方面,抢答信号信息量不大(只有对别信息),可以做到在极短的时间内传完,因此,若保证每一个抢答信号传送时间<2.1ms,那么在0.2s-0.8s的时间内任意两个对别信号在传送时间上重叠的概率就很小,因此可以实现抢答信号时分传送。

又因时分复用只用一个信道,电路简单可靠性高,制作成本低,综合考虑选用时分复用方案。

第二章系统硬件设计为了满足系统功能和系统的灵活性,本系统各部分均采用单片机作为核心器件。

为了使电路结构简单,性能可靠,无线部分均采用性能良好的收发模块(315MHZ 高频接收发送模块FST-3和CZS-3)。

硬件系统是一个数、模、单片机混合电路。

2.1 89C51单片机单片机为本系统的核心器件。

这里我们选用89C51单片机,89C51具有低功耗、高性能的特点,且与80C51兼容,特别是其内部增加的闪速可电改写的存储器FlashROM给单片机的开发及应用带来了很大的方便,且芯片的价格非常便宜,因此近年来得到了及其广泛的应用。

2.1.1 功能特性描述89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM—Falsh Programmable and Erasable Read Only Memory)的低功耗、高性能CMOS8位微处理器,俗称单片机。

使用ATMEL公司高密度非易失性存储器技术制造,与工业80C51 产品指令和引脚完全兼容。

片上Flash允许程序存储器在系统可编程,亦适于常规编程器。

在单芯片上,拥有灵巧的8 位CPU 和在系统可编程Flash,使得AT89C51为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。

主要性能:⑴与MCS-51单片机产品兼容⑵ 8K字节在系统可编程Flash存储器⑶ 1000次擦写周期⑷全静态操作:0Hz~33Hz⑸三级加密程序存储器⑹ 32个可编程I/O口线⑺三个16位定时器/计数器⑻八个中断源⑼全双工UART串行通道⑽低功耗空闲和掉电模式⑾掉电后中断可唤醒⑿看门狗定时器⒀双数据指针⒁掉电标识符2.1.2 引脚结构图2-1 89C51引脚图2.1.3 管脚说明VCC : 电源GND : 地P0 口:P0口是一个8位漏极开路的双向I/O口。

作为输出口,每位能驱动8个TTL 逻辑电平。

对P0端口写“1”时,引脚用作高阻抗输入。

当访问外部程序和数据存储器时,P0口也被作为低8位地址/数据复用。

在这种模式下,P0具有内部上拉电阻。

在flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。

程序校验时,需要外部上拉电阻。

P1 口:P1 口是一个具有内部上拉电阻的8 位双向I/O 口,P1 输出缓冲器能驱动4个TTL 逻辑电平。

对P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。

作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流。

此外,P1.0和P1.2分别作定时器/计数器2的外部计数输入(P1.0/T2)和定时器/计数器2的触发输入(P1.1/T2EX),具体如表2-1所示。

在flash编程和校验时,P1口接收低8位地址字节。

P2 口:P2 口是一个具有内部上拉电阻的8 位双向I/O 口,P2 输出缓冲器能驱动4个TTL 逻辑电平。

对P2 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。

作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流。

在访问外部程序存储器或用16位地址读取外部数据存储器(例如执行MOVX@DPTR,A)时,P2 口送出高八位地址。

在这种应用中,P2 口使用很强的内部上拉发送1。

在使用8位地址(如MOVX @Ri,A)访问外部数据存储器时,P2口输出P2锁存器的内容。

在flash编程和校验时,P2口也接收高8位地址字节和一些控制信号。

表2-1 P1口引脚及功能表P3 口:P3 口是一个具有内部上拉电阻的8 位双向I/O 口,P2 输出缓冲器能驱动4个TTL 逻辑电平。

对P3 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。

作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流。

P3口亦作为AT89C51特殊功能(第二功能)使用,如表2-2所示。

在flash 编程和校验时,P3口也接收一些控制信号。

表2-2 P3口引脚及功能表RST: 复位输入。

晶振工作时,RST脚持续2个机器周期高电平将使单片机复位。

看门狗计时完成后,RST 脚输出96个晶振周期的高电平。

特殊寄存器AUXR(地址8EH)上的DISRTO位可以使此功能无效。

DISRTO默认状态下,复位高电平有效。

ALE/PROG:地址锁存控制信号(ALE)是访问外部程序存储器时,锁存低8位地址的输出脉冲。

在flash 编程时,此引脚(PROG )也用作编程输入脉冲。

在一般情况下,ALE 以晶振六分之一的固定频率输出脉冲,可用来作为外部定时器或时钟使用。

然而,特别强调,在每次访问外部数据存储器时,ALE 脉冲将会跳过。

如果需要,通过将地址为8EH 的SFR 的第0位置 “1”,ALE 操作将无效。

这一位置 “1”,ALE 仅在执行MOVX 或MOVC 指令时有效。

否则,ALE 将被微弱拉高。

这个ALE 使能标志位(地址为8EH 的SFR 的第0位)的设置对微控制器处于外部执行模式下无效。

/PSEN: 外部程序存储器选通信号(/PSEN )是外部程序存储器选通信号。

当AT89S52从外部程序存储器执行外部代码时,/PSEN 在每个机器周期被激活两次,而在访问外部数据存储器时,/PSEN 将不被激活。

/EA/VPP: 访问外部程序存储器控制信号。

为使能从0000H 到FFFFH 的外部程序存储器读取指令,/EA 必须接GND 。

为了执行内部程序指令,/EA 应该接VCC 。

在flash 编程期间,/EA 也接收12伏VPP 电压。

XTAL1: 振荡器反相放大器和内部时钟发生电路的输入端。

XTAL2: 振荡器反相放大器的输出端。

[3]2.2 无线传输模块无线传输模块由发射模块和接收模块组成。

FST-3和CZS-3是由专业生产厂家设计生产的无线传输发射模块和接收模块。

用FST-3和CZS-3组成的无线传输系统具有很高的性价比。

其传输距离远,在无障碍物的情况下可以传输300米;信号传输可靠,能够传输0—10MHZ 的调制信号;价格低廉,发射模块和接收模块的价格加起来不超过20元;此外,还具有不要调整即可使用的特点。

(A) (B)图2-2 无线发射模块FST-3和接收模块CZS-3的管脚功能图FST-3发射模块如上图2-2(A )所示,在VCC 和GND 间加上3—12V 的直流电压即可使用,从天线发射出315MHZ 的无线电波。

而所需发射出去的信号可以加在DATA 端,去调制315MHZ 的无线电波,使其成为已调波从天线发出。

在加5V 电压时,实测FST-3发射模块的工作电流不超过15mA 。

CZS-3接收模块如上图2-2(B )所示,须在VCC 和GND 间加上5V 的直流电压。

从天线接收到的已调制无线电信号经过其内部解调,从其DATA 端输出已解调控制信号,在无信号时DATA 端输出高电平。

CZS-3接收模块的静态电流为5mA ,接收灵敏度为-103dBm 。

[12]2.3 用555定时器组成的多谐振荡器多谐振荡器是能产生矩形波的一种自激振荡器电路,由于矩形波中除基波外还含有丰富的高次谐波,故 称为多谐振荡器。

多谐振荡器没有稳态,只有两个暂稳态,在自身因素的作用下,电路就在两个暂稳态之 间来回转换,故又称它为无稳态电路。

由555定时器组成的多谐振荡器电路图如图4所示。

CC图2-3 由555定时器组成的多谐振荡器电路图如上图2-3所示,接通电源后,电容C 被充电,当c V 上升到cc 2V 时,使0V 为低电平,同时放电三极管T 导通,此时电容C 通过R2和T 放电,Vc 下降。

当Vc 下降到cc V /3时,V0翻转为高电平。

电容器C 放电所需的时间为22t ln 20.7pL R C R C =≈当放电结束时,T 截止,cc V 将通过R1、R2向电容器C 充电,Vc 由cc V /3上升到2 cc V /2所需的时间为1212()ln 20.7()pH t R R C R R C =+≈+当Vc 上升到cc 23V 时,电路又翻转为低电平。

相关文档
最新文档