第三次讨论课题目

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第三次讨论课题目

1、简易交通灯控制电路设计。需满足如下要求

1)南北方向和东西方向各一组红绿灯(红黄绿三色);

2)绿灯指示放行,红灯禁行,黄灯警示;

3)南北方向每次放行60秒,东西方向每次放行40秒;

4)放行结束后黄灯警示亮3秒,之后转为禁行。

要求使用同步状态机方法设计该控制电路,给出完整设计分析过程,状态机设计需要原理图和Verilog语言两种实现形式,并讨论如果需要实现倒计时显示功能时可以采取的方案。

2、以模37计数器为例讨论使用同步状态机和4位通用计数器74163

实现任意模计数器的方法。模37计数器的实现要求给出电路原理图和Verilog HDL代码,并给出仿真结果

3、分别使用D触发器同步状态机和移位寄存器设计一个110101序列

检测器,讨论序列可重复使用和不可重复使用在设计时的区别,给出电路原理图和Verilog HDL代码,并对结果进行仿真。

注意事项:

1.第3次讨论课定于第16周周五(2018年12月21日)上午进行;

2.讨论课上每组需要一个word文档和一个PPT文档用于讨论课报告,命名方式为:第3次讨论课_XXX.DOCX/PPTX,XXX为分组号;

3.每一位同学任意选择一个题目,写成详细的课程设计文档,至少应该包括需求分析(逻辑抽象),设计过程,原理图,Verilog HDL代

码,仿真验证等几个部分。课程设计文档为word文档形式,命名方式为:学号姓名_时序逻辑电路课程设计.DOCX

4.讨论课相关文档提交时间为讨论课完成后的一周之内,课程设计文档提交时间为讨论课后两周之内,请注意时间节点!

相关文档
最新文档