电子信息、通信、电类专业面试题
电子_公司_面试题目(3篇)

第1篇一、公司概况与行业背景1. 请简要介绍贵公司的发展历程和主营业务。
2. 在当前电子行业竞争激烈的环境下,贵公司如何保持竞争优势?3. 请谈谈贵公司在技术创新方面的主要成果和未来规划。
4. 贵公司所处的电子产业链位置及其在行业中的地位如何?5. 贵公司如何应对国家政策对电子行业的影响?二、技术能力与专业知识1. 请描述您在电子领域的工作经验,包括您所熟悉的技术领域。
2. 您在电子设计方面有哪些独到的见解和实践经验?3. 请谈谈您对模拟电路和数字电路的理解,以及在实际应用中的区别。
4. 您在信号处理方面有哪些经验?请举例说明。
5. 请描述您在嵌入式系统开发方面的技能和经验。
6. 您在单片机编程方面有哪些技能?请举例说明。
7. 您在电路仿真软件(如LTspice、Multisim等)方面有哪些经验?8. 您在电路板设计与PCB布局方面有哪些技能?9. 请谈谈您在电子元器件选型方面的经验。
10. 您在电子行业项目管理方面有哪些经验?三、项目经验与成果1. 请介绍您参与过的电子项目,包括项目背景、您的职责和项目成果。
2. 在项目实施过程中,您遇到了哪些技术难题?如何解决的?3. 您在项目过程中,如何与其他团队成员协作?4. 请谈谈您在项目成果转化方面的经验。
5. 您在项目实施过程中,如何确保项目进度和质量?四、沟通与团队协作1. 您如何描述自己的沟通能力?2. 请举例说明您在团队协作中的成功案例。
3. 您在团队中扮演什么角色?如何发挥自己的优势?4. 您如何看待团队冲突?如何解决?5. 请谈谈您在跨部门协作方面的经验。
五、职业规划与期望1. 您的职业规划是什么?为什么选择电子行业?2. 您在电子行业的发展目标是什么?3. 您希望从贵公司获得哪些方面的成长?4. 您对未来电子行业的发展趋势有何看法?5. 您对贵公司的期望是什么?六、个人素质与生活态度1. 您如何描述自己的性格特点?2. 您如何看待压力和挑战?3. 您如何平衡工作和生活?4. 您在业余时间有哪些兴趣爱好?5. 您如何看待电子行业的未来发展?七、面试技巧与心态1. 您在面试过程中,如何展示自己的优势?2. 您如何应对面试官的提问?3. 您如何看待面试失败?4. 您在面试过程中,如何保持良好的心态?5. 您在面试前,如何准备?以上是电子公司面试题目的内容,共计约2500字。
通信工程面试题目(3篇)

第1篇一、基础知识题1. 什么是功率谱密度?试列举三种信号变换方式,并说明他们之间的联系。
解析:功率谱密度是描述信号频谱特性的参数,表示信号能量在频域的分布情况。
三种信号变换方式包括傅里叶变换、拉普拉斯变换和z变换。
傅里叶变换将时域信号转换为频域信号,拉普拉斯变换将时域信号转换为复频域信号,z变换将时域信号转换为z域信号。
它们之间的联系在于,傅里叶变换是拉普拉斯变换和z变换的特例。
2. RC和CISC有什么区别?解析:RC是指精简指令集计算机(Reduced Instruction Set Computer),CISC是指复杂指令集计算机(Complex Instruction Set Computer)。
RC计算机采用精简指令集,指令执行速度较快,但需要更多的指令来完成复杂任务。
CISC计算机采用复杂指令集,指令执行速度较慢,但指令功能强大,可以一次完成多个操作。
3. 网络的拓扑结构有哪些?解析:网络的拓扑结构主要有星型、总线型、环型、树型、网状等。
星型拓扑结构中,所有设备都连接到一个中心节点;总线型拓扑结构中,所有设备都连接到一条总线;环型拓扑结构中,设备按环形顺序连接;树型拓扑结构中,设备按层次连接;网状拓扑结构中,设备之间无固定连接方式。
4. RC低通滤波器如何实现?解析:RC低通滤波器可以通过串联电阻和电容来实现。
当输入信号频率低于截止频率时,电容充电和放电速度较快,电路输出近似等于输入信号;当输入信号频率高于截止频率时,电容充电和放电速度较慢,电路输出信号衰减。
二、专业知识题1. 数字通信有何优点?解析:数字通信具有以下优点:抗干扰能力强、传输质量高、易于加密、易于处理和存储、便于计算机处理等。
2. 什么是多径效应?如何减小多径效应?解析:多径效应是指信号在传播过程中,由于遇到障碍物而反射、折射、散射等,导致信号在接收端出现多个时延和衰减的信号。
减小多径效应的方法有:采用分集技术、使用合适的传播介质、采用抗干扰算法等。
2023年电信电类专业将会遇到的面试题大全

电子信息、通信、电类专业将会碰到旳面试题大全!精!看了让人大... 模拟电.1.基尔霍夫定理旳内容是什么?(仕兰微电子.基尔霍夫电流定律是一种电荷守恒定律,即在一种电路中流入一种节点旳电荷与流出同一种节点旳电荷相等.基尔霍夫电压定律是一种能量守恒定律,即在一种回路中回路电压之和为零.2、平板电容公式(C=εS/4πkd)。
(未知.3、最基本旳如三极管曲线特性。
(未知.4、描述反馈电路旳概念,列举他们旳应用。
(仕兰微电子.5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈旳长处(减少放大器旳增益敏捷度,变化输入电阻和输出电阻,改善放大器旳线性和非线性失真,有效地扩展放大器旳通频带,自动调整作用)(未知.6、放大电路旳频率赔偿旳目旳是什么,有哪些措施?(仕兰微电子.7、频率响应,如:怎么才算是稳定旳,怎样变化频响曲线旳几种措施。
(未知.8、给出一种查分运放,怎样相位赔偿,并画赔偿后旳波特图。
(凹凸.9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优..,尤其是广泛采用差分构造旳原因。
(未知.10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。
(未知.11、画差放旳两个输入管。
(凹凸.12、画出由运放构成加法、减法、微分、积分运算旳电路原理图。
并画出一种晶体管级.运放电路。
(仕兰微电子.13、用运算放大器构成一种10倍旳放大器。
(未知.14、给出一种简朴电路,让你分析输出电压旳特性(就是个积分电路),并求输出端某..rise/fall时间。
(Infineon笔试试题.15、电阻R和电容C串联,输入电压为R和C之间旳电压,输出电压分别为C上电压和R上电压,规定制这两种电路输入电压旳频谱,判断这两种电路何为高通滤波器,何为低通滤波器。
当RC<.perio..setu..hol.16、时钟周期为T,触发器D1旳建立时间最大为T1max,最小为T1min。
光明电力通信类面试题

光明电力通信类面试题
以下是一些可能出现在电力通信类面试中的问题:
1. 你对我们电力通信行业的了解是什么?
2. 你过去在通信工程方面有哪些经验和技能?
3. 描述一下你过去在团队合作中扮演的角色,以及你的团队合作方式。
4. 你有处理过哪些网络故障?你如何诊断和解决这些问题?
5. 你对网络安全和数据保护有什么理解?你有什么样的措施来保护公
司的网络和数据?
6. 你如何确保通信设备的正常运行和维护?你有过什么样的实践经验?
7. 你对当前的5G技术有什么了解?你认为它对我们的行业有什么影响?
8. 你在项目管理和时间管理方面有什么经验?你是如何确保项目按时
完成的?
9. 如果你被录用,你将如何为公司带来价值?
10. 你如何处理压力和挑战?你有过什么样的经历?
11. 你如何保持对新技术的学习和更新?你有过什么样的学习经验?
12. 你如何与不同部门和团队进行有效的沟通和协作?你有过什么样
的实践经验?
13. 描述一下你过去的工作中最成功的项目,你是如何领导的?
这些问题可以帮助面试官了解你的专业知识和技能,以及你的工作态
度和团队合作能力。
在回答问题时,要尽量展现出你的专业素养、经
验和解决问题的能力。
电气类模拟面试题目(3篇)

第1篇一、基础知识题1. 请简述基尔霍夫电流定律和基尔霍夫电压定律的内容。
解析:基尔霍夫电流定律是电荷守恒定律,即在电路中流入一个节点的电荷与流出同一个节点的电荷相等。
基尔霍夫电压定律是能量守恒定律,即在电路中回路电压之和为零。
2. 请简述电阻、电感和电容的串联电路中,电压与电流的关系。
解析:在串联电路中,电压与电流的关系可以用欧姆定律表示,即U=IR,其中U为电压,I为电流,R为电阻。
3. 请简述三相交流电的特点。
解析:三相交流电具有以下特点:1)三相电压和电流的频率相同,但相位相差120度;2)三相电压和电流的幅值相等;3)三相电压和电流的波形相同。
4. 请简述电力系统稳定性及其影响因素。
解析:电力系统稳定性是指电力系统在受到扰动后,能够保持正常运行状态的能力。
影响电力系统稳定性的因素有:1)发电机、变压器等设备的参数;2)负荷变化;3)电力系统拓扑结构;4)控制策略等。
5. 请简述电力系统保护的基本原理。
解析:电力系统保护的基本原理是利用检测装置对电力系统进行监测,当系统发生故障时,保护装置能够迅速切断故障点,保护电力设备和人身安全。
二、专业应用题1. 请简述电力系统中的过电压及其防护措施。
解析:电力系统中的过电压包括操作过电压、雷电过电压和工频过电压。
防护措施有:1)选用合适的绝缘水平;2)采用避雷器;3)采取过电压保护装置;4)提高系统运行稳定性等。
2. 请简述电力系统中的谐波及其影响。
解析:电力系统中的谐波是指频率为基波频率整数倍的电压或电流。
谐波会对电力系统产生以下影响:1)降低电力设备寿命;2)影响电力系统稳定性;3)干扰通信等。
降低谐波影响的方法有:1)采用无谐波设备;2)提高系统运行稳定性;3)采用滤波器等。
3. 请简述电气设备绝缘性能的检测方法。
解析:电气设备绝缘性能的检测方法有:1)工频耐压测试;2)直流耐压测试;3)绝缘电阻测试;4)介质损耗角正切测试等。
4. 请简述电力系统调度自动化系统的功能。
(完整版)电子信息类面试题集

硬件工程师面试题集(DSP,嵌入式系统,电子线路,通讯,微电子,半导体)-—-Real_Yamede1、下面是一些基本的数字电路知识问题,请简要回答之。
(1)什么是 Setup和 Hold 时间?答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。
建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间.输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的 SetupTime.如不满足 Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。
保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。
如果 Hold Time 不够,数据同样不能被打入触发器.(2) 什么是竞争与冒险现象?怎样判断?如何消除?答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。
由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
(3)请画出用 D 触发器实现 2 倍分频的逻辑电路答:把 D 触发器的输出端加非门接到 D 端即可,如下图所示:(4)什么是”线与"逻辑,要实现它,在硬件特性上有什么具体要求?答:线与逻辑是两个或多个输出信号相连可以实现与的功能。
在硬件上,要用 OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏 OC 门,应在 OC 门输出端接一上拉电阻(线或则是下拉电阻)。
(5)什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别?答:同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。
电子面试题目大全(3篇)

第1篇1. 集成电路基础:- 请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSp、ASIC、FpGA等的概念)。
2. 研发工作特点:- 你认为你从事研发工作有哪些特点?3. 基尔霍夫定理:- 基尔霍夫定理的内容是什么?4. 集成电路设计流程:- 描述你对集成电路设计流程的认识。
5. 集成电路工艺:- 描述你对集成电路工艺的认识。
6. 模拟电路设计:- 最基本的如三极管曲线特性(太低极了点)。
- 基本放大电路,种类,优缺点,特别是广泛采用差分结构的原因。
- 反馈之类,如:负反馈的优点(带宽变大)。
7. 数字电路设计:- Verilog/VHDL设计计数器。
- 逻辑方面数字电路的卡诺图化简,时序。
8. 电容公式:- 平板电容公式(CS/4kd)。
9. 反馈电路:- 描述反馈电路的概念,列举他们的应用。
10. 负反馈种类:- 负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点。
11. 放大电路的频率补偿:- 放大电路的频率补偿的目的是什么,有哪些方法?12. 频率响应:- 频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。
13. A/D电路组成和工作原理:- A/D电路组成,工作原理。
14. 软件操作:- ic设计的话需要熟悉的软件: Cadence, Synopsys, Advant,UNIX当然也要大概会操作。
15. 实际工作所需要的一些技术知识:- 电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等。
请注意,这些题目仅供参考,实际面试中的题目可能会根据公司的具体需求和应聘者的背景有所不同。
第2篇一、基础篇1. 请简要描述电子工程的基本概念及其在现代社会中的应用。
2. 解释电子电路中的模拟信号和数字信号的区别。
3. 电流、电压和电阻之间的关系是什么?4. 电路中常见的电源有哪几种?5. 什么是基尔霍夫定律?6. 请简述二极管、晶体管和场效应晶体管的基本原理。
(完整版)电子信息类面试题集

硬件工程师面试题集(DSP,嵌入式系统,电子线路,通讯,微电子,半导体)-—-Real_Yamede1、下面是一些基本的数字电路知识问题,请简要回答之。
(1)什么是 Setup和 Hold 时间?答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。
建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间.输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的 SetupTime.如不满足 Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。
保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。
如果 Hold Time 不够,数据同样不能被打入触发器.(2) 什么是竞争与冒险现象?怎样判断?如何消除?答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。
由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
(3)请画出用 D 触发器实现 2 倍分频的逻辑电路答:把 D 触发器的输出端加非门接到 D 端即可,如下图所示:(4)什么是”线与"逻辑,要实现它,在硬件特性上有什么具体要求?答:线与逻辑是两个或多个输出信号相连可以实现与的功能。
在硬件上,要用 OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏 OC 门,应在 OC 门输出端接一上拉电阻(线或则是下拉电阻)。
(5)什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别?答:同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)基尔霍夫电流定律是一个电荷守恒定律,即在一个电路中流入一个节点的电荷与流出同一个节点的电荷相等.基尔霍夫电压定律是一个能量守恒定律,即在一个回路中回路电压之和为零.2、平板电容公式(C=εS/4πkd)。
(未知)3、最基本的如三极管曲线特性。
(未知)4、描述反馈电路的概念,列举他们的应用。
(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。
(未知)8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。
(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。
(未知)10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。
(未知)11、画差放的两个输入管。
(凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图。
并画出一个晶体管级的运放电路。
(仕兰微电子)13、用运算放大器组成一个10倍的放大器。
(未知)14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间。
(Infineon笔试试题)15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R 上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。
当RC<< period - setup ? hold16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。
组合逻辑电路最大延迟为T2max,最小为T2min。
问,触发器D2的建立时间T3和保持时间应满足什么条件.(华为)17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式。
(威盛VIA 2003.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点。
(威盛VIA2003.11.06 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。
(威盛VIA2003.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。
(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。
(未知)22、卡诺图写出逻辑表达使。
(威盛VIA 2003.11.06 上海笔试试题)23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。
(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (V out-Vin) And also explain the operationregion of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)27、用mos管搭出一个二输入与非门。
(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 inputAND gate and explain which inputhas faster response for output rising edge.(less delay time)。
(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。
(Infineon笔试)30、画出CMOS的图,画出tow-to-one mux gate。
(威盛VIA 2003.11.06 上海笔试试题)31、用一个二选一mux和一个inv实现异或。
(飞利浦-大唐笔试)32、画出Y=A*B+C的cmos电路图。
(科广试题)33、用逻辑们和cmos电路实现ab+cd。
(飞利浦-大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。
(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’。
(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简).37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。
(Infineon笔试)38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器。
(华为)40、给出两个门电路让你分析异同。
(华为)41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。
(未知)43、用波形表示D触发器的功能。
(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器。
(扬智电子笔试)45、用逻辑们画出D触发器。
(威盛VIA 2003.11.06 上海笔试试题)46、画出DFF的结构图,用verilog实现之。
(威盛)47、画出一种CMOS的D锁存器的电路图和版图。
(未知)48、D触发器和D锁存器的区别。
(新太硬件面试)49、简述latch和filp-flop的异同。
(未知)50、LATCH和DFF的概念和区别。
(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的.(南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图。
(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout 和next-stage. (未知)57、用D触发器做个4进制的计数。
(华为)58、实现N位Johnson Counter,N=5。
(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器。
(未知)61、BLOCKING NONBLOCKING 赋值的区别。
(南山之桥)62、写异步D触发器的verilog module。
(扬智电子笔试)module dff8(clk , reset, d, q);inputclk;inputreset;input[7:0] d;output [7:0] q;reg [7:0] q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用D触发器实现2倍分频的Verilog描述?(汉王笔试)module divide2( clk , clk_o, reset);inputclk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些?b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。
(汉王笔试)PAL,PLD,CPLD,FPGA。
module dff8(clk , reset, d, q);inputclk;inputreset;inputd;output q;reg q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule65、请用HDL描述四位的全加法器、5分频电路。
(仕兰微电子)66、用VERILOG或VHDL写一段代码,实现10进制计数器。
(未知)67、用VERILOG或VHDL写一段代码,实现消除一个glitch。
(未知)68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解的)。
(威盛VIA 2003.11.06 上海笔试试题)69、描述一个交通信号灯的设计。
(仕兰微电子)70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。
(扬智电子笔试)71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数。
(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求。
(未知)72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计工程中可使用的工具及设计大致过程。
(未知)73、画出可以检测10010串的状态图,并verilog实现之。