【上海交通大学(上海交大)计算机组成与系统结构】【习题试卷】10

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一.选择题(50分,每题2分,正确答案可能不只一个,可单选或复选)

1.到目前为止,使用最为广泛的计算机形态是:。C

A超级计算机B个人计算机C嵌入式计算机D服务器

2.1970年代开始出现的第四代计算机,使用作为电子器件。CD

A小规模集成电路B中规模集成电路

C大规模集成电路D超大规模集成电路

3.体系结构的计算机把程序及其操作数据一同存储在存储器里。AD

A冯•诺伊曼B哈佛(Harvard) C Zuse D存储程序

4.的基本任务是按照程序所排的指令序列,从存储器取出指令操作码到控制器中,

对指令操作码译码分析,执行指令操作。B

A. I/O设备

B. 控制器

C. 寄存器

D. 存储器

5.在计算机系统的层次结构中,采用二进制数语言。ABD

A微程序设计级B操作系统级C汇编语言级 D 机器语言级

6.是机器语言程序员所看到的传统机器级所具有的属性,其实质是确定计算机系

统中软硬件的界面。C

A计算机组成B计算机组织C计算机体系结构D计算机实现

7.在IEEE 754标准中,对于一个规格化的32位浮点数,其尾数域所表示的值是,

这是因为规格化的浮点数的尾数域最左(最高有效位)总是,故这一位经常不予存储,而认为隐藏在小数点的左边,这可以使尾数表示范围多一位,达位。C

A. 0.M、0、23

B. 0.M、1、24

C. 1.M、1、24

D. 1.M、0、23

8.在运算中,为了判断溢出是否发生,可采用双符号位检测法。不论溢出与否,其

符号位始终指示正确的符号。A

A 定点、最高

B 定点、最低

C 浮点、最高

D 浮点、最低

9.Cache由高速的组成。B

A. DRAM

B. SRAM

C.ROM

D. Flash

10.虚拟地址由生成。C

A. 操作系统

B. CPU地址引脚

C. 编译程序

D. 用户程序

11.指令的跳跃寻址方式,是指下一条指令的地址由本条指令直接给出,因此,的

内容必须相应改变,以便及时跟踪新的指令地址。D

A. 数据寄存器

B. 堆栈指示器

C. 状态寄存器

D. 程序计数器

12.堆栈是一种特殊的数据寻址方式,基于原理。BC

A. FIFO

B. FILO

C. LIFO

D. LILO

13.在CPU中,控制器通常由和操作控制器组成。ABCD

A程序计数器B指令寄存器C指令译码器D时序发生器

14.在CPU中,运算器通常由组成。ABCD

A算术逻辑单元B累加寄存器C数据寄存器D状态条件寄存器

15.为了执行任何给定的指令,必须对指令操作码进行测试,以便识别所要求的操作,CPU

中的就是完成这项工作的。B

A指令编码器B指令译码器C指令寄存器D指令缓冲器

16.在操作控制器中,是采用存储逻辑来实现的。A

A. 微程序控制器

B. 硬布线控制器

C. 程序控制器

D. 门阵列控制器

17.CPU的控制方式通常分为:,其实质反映了时序信号的定时方式。ABD

A同步控制方式B异步控制方式C随机控制方式D联合控制方式

18.广义地讲,并行性中的同时性是指两个以上事件在发生。A

A. 同一时刻

B. 不同时刻

C. 同一时间间隔内

D. 不同时间间隔内

19.以下关于流水线技术的描述中,正确的是。ACD

A 就一条指令而言,其执行速度没有加快

B 就一条指令而言,其执行速度大大加快

C 就程序执行过程的整体而言,程序执行速度大大加快

D 适合于大量的重复性的处理

20.在流水CPU中,指令部件本身又构成一个流水线,即指令流水线,由等几个

过程段组成。ABCD

A取指令B指令译码C计算操作数地址D取操作数

21.在流水过程中存在的相关冲突中,是由转移指令引起的。D

A. 资源相关

B. 数据相关

C. 性能相关

D. 控制相关

22.奔腾CPU是Intel公司生产的一种流水处理器。C

A. 标量

B. 矢量

C. 超标量

D. 超矢量

23.总线的特性包括。ABCD

A物理特性B功能特性C电气特性D时间特性

24.奔腾CPU的异常中断是由指令执行引发的,包括。CD

A可屏蔽中断B非屏蔽中断C执行异常D执行软件中断指令

25.从执行程序的角度看,最低等级的并行是并行。A

A 指令内部

B 指令级

C 过程级

D 程序级

二.简答题(20分,每题4分)

1.请简述现代计算机系统中的多级存储器体系结构。

【解】

为了解决对存储器要求容量大、速度快、成本低三者之间的矛盾,目前在计算机系统中,通常采用多级存储器体系结构,即使用高速缓冲存储器、主存储器和外存储器。

2.在主存与Cache间为什么要建立地址映射?请简述3种不同的地址映射方式。

【解】

与主存容量相比,Cache的容量很小,它保存的内容只是主存内容的一个子集。为了把主存块放到Cache中,必须应用某种方法把主存地址定位到Cache中,称作地址映射。

地址映射方式有全相联方式、直接方式和组相联方式三种:

全相联映射方式:将主存的一个块直接拷贝到Cache中的任意一行上。

直接映射方式:一个主存块只能拷贝到Cache的一个特定行位置上去。

组相联映射方式:将Cache分成u组,每组v行,主存块存放到哪个组是固定的,至于存到该组哪一行则是灵活的。

3.什么是虚拟存储器中的段页式管理?

【解】

采用分段和分页结合的方法。

程序按模块分段,段内再分页,进入主存仍以页为基本信息传送单位,用段表和页表进行两级定位管理。

4.请简述计算机并行处理技术中的时间并行和空间并行。

【解】

时间并行:让多个处理过程在时间上相互错开,轮流重叠地使用同一套硬件设备的各个部分,以加快硬件周转而赢得速度。时间并行性概念的实现方式就是采用流水处理部件,是一种非常经济而实用的并行技术,能保证计算机系统具有较高的性能价格比。

空间并行:以“数量取胜”为原则来大幅度提高计算机的处理速度。空间并行技术主要体现在多处理器系统和多计算机系统。

5.如何区分选择型DMA控制器和多路型DMA控制器?

【解】

选择型DMA控制器在物理上可以连接多个设备,而在逻辑上只允许连接一个设备,在某一段时间内只能为一个设备服务。

多路型DMA控制器不仅在物理上可以连接多个外围设备,而且在逻辑上也允许这些外围设备同时工作。

三.若浮点数的IEEE-754标准存储格式为(41D4C000)16,求该浮点数的十进制值,要求给出具体过程。(10分)

【解】

相关文档
最新文档