基于DSP与FPGA的蓝牙数据采集系统设计

合集下载

基于DSP和FPGA的CCD图像采集系统设计与实现

基于DSP和FPGA的CCD图像采集系统设计与实现

( )AD 2 3 ]及 转换 控 制 2 9 4
A 94 D 2 3是 A I 司 生 产 的 1 D公 4位 、3 p 高 性 能 模 数 Mss
转 换 器 。A 9 4 D 20与 A 9 4 D 2 3完全 兼 容 ,因 此 系统 的最 高 采
样率可兼容到 1M p。 0 ss
CoK Lc
求 非常 严 格 ,如 果 两 者 时序 关 系 电 阻 R, 阻 抗 匹配 作 用 。D 0 2 一 个 反 向驱 动 器 , 起 S 0 6是
它 的输 入 逻 辑 ‘ ’ 电 压 为 1 V,输 出 逻 辑 ‘ ’为 ( 1 . 5 1 V一 + .)V;输 入 逻 辑 ‘ ’为 06 0 7 0 . V,输 出逻 辑 ‘ ’ 为 ( + 0 V
s 或I 1 1 s 或I 2 2 s jI 3 3 l
囊 1 趁 l I 3 囊
换 ,以减 少 误 码 率 ,提 高采 样 精 度 。
图 2 C D驱 动 时 序 仿 真结 果 C ( )FF 的 实 现 及控 制 3 IO 在 两个 不 同 时钟 域 中传 送 数 据 时 ,异 步 先进 先 出 由于 F G P A产 生 的 驱 动 时 序并 不能 直接 输 送 给 C D 芯 C 片 ,一 方 而 是 因 为 C D 驱 动 电 平 比 较 特 殊 ; 另 一 方 而 , C ( IO,Fr n FrtO t FF i tI i u)通 常 被 用 来 保 证 数 据 传 送 的安 s s 全 性 。设 计 中采 用 F G 来 实 现 双通 道 数 据 的缓 存 和 数 PA
的 一 头 流 人 、从 另 一 头 流 出 ,先
进 入 的 数 据 先 流 出 。 FF 具 有 IO 两 套 数 据 线 而无 地 址 线 ,可 在 其

基于DSP和FPGA的通用数字信号处理系统设计

基于DSP和FPGA的通用数字信号处理系统设计

p e r f o r m d a t a p r o c e s s i n g a n d a c c o mp l i s h t h e c o n t r o l o f US B i n t e r f a c e,ADC ,DA C,e t c .r e s p e c t i v e l y .Th e s y s t e m c a n i m— p l e me n t s p e c t r a l a n a l y s i s ,d i g i t a l f i l t e r d e s i g n a n d o t h e r c l a s s i c d i g i t a l s i g n a l p r o c e s s i n g a l g o r i t h ms .Ha r d wa r e d e b u g r e —
Ab s t r a c t :I n n o wa d a y s ,t h e f u n c t i o n a n d s t r u c t u r e o f e l e c t r o n i c e q u i p me n t a r e b e c o mi n g i n c r e a s i n g l y c o mp l i c a t e d .Th e r e —
s u h s s u g g e s t t h a t i t me e t s t h e d e s i g n r e q u i r e me n t s , a n d c o u l d b e i mp l e me n t e d t o r e a l p r o j e c t a n d d i g i t a l s i g n a l p r o c e s s i n g

基于FPGA的高速数据采集器

基于FPGA的高速数据采集器

基于FPGA的高速数据采集器摘要:介绍了一种基于FPGA的高速数据采集器,给出了系统方案设计,并对系统各部分电路设计进行了详细介绍。

对高速数据采集系统中串并转换功能的实现方法进行了详细阐述。

该高速数据采集器由于采用了FPGA+DSP平台设计,使得该系统具有较强的通用性和应用价值。

关键词:高速数据采集FPGA 带通采样串并转换随着数字信号处理技术的迅猛发展,数字设备逐渐取代模拟设备。

而数据采集技术作为现代检测技术的基础,越来越多地被应用于雷达、通信、遥感、智能仪器等各个领域。

随着数据采集技术的广泛应用,人们对其技术指标的要求也越来越高,包括采样速率、分辨率、存储量和实时性等技术指标。

数据采集系统发展的趋势是往高速高分辨率方向发展,但是受到器件和工艺的限制,特别是采样速率和分辨率这一矛盾指标的限制,实现高速高分辨率的采样系统依然具有一定的难度。

目前国外高速采集器的采样速率可以达到几十GSPS,但国内尚不具备该类型的高速采集器。

本文设计了一种基于FPGA的高速数据采集器,由于采用了AT84AS003作为采样芯片,因此该高速数据采集器可实现1GSPS的采样速率,同时其分辨率可达到10bit。

该高速数据采集器的数据存储、处理均可以在FPGA内部实现,具有设计方便、灵活的特点。

1 高速数据采集理论及技术高速数据采集系统的理论基础是低通采样定理和带通采样定理。

1.1 低通采样定理低通采样定理即Nyquist第一采样定理,假设有一模拟信号x(t),其带宽限制在(0,fm),以采样频率fs进行等间隔采样,当fs≥2fm时,该模拟信号可由采样值无失真恢复。

当fm较大时,往往对采样速率fs要求较高,即需要A/D转换器采样速率较高,这样对器件提出了较高要求。

1.2 带通采样定理假设一个频率带限信号,频率范围(),如果,如果按照低通采样定理,则要求采样速率较高,至少,这不仅对A/D转换器采样速率较高,同时对后续信号的实时处理要求过高,不便于实现。

基于DSP+FPGA的数字信号处理系统设计

基于DSP+FPGA的数字信号处理系统设计


尤 其是 数据 传输 和运 算 速 度方 面 ,虽 然采 用 并 用 ,数 百万 门高 密度 的F G 问 世 ,新 型 的F G 采 PA PA
行 处理技 术 可 以提 高 系统 的运 算速 度 ,但是 并行 处 用 了大量 的新技 术 更加适 应 于信 号处理 的实 现 。归
理 使得 数据 传输 率 大大 提 高 ,D P 身 同定 的数据 纳起来 具有 如下 特点 : S本 ] 总 线宽度 和高 速数 据传输 的信 号完 整性使 得 并行处
[ 日 2 0 — 2 2 收稿 期] 7 1- 4 0
() 3 分布式存储器
f 作者简介] 郑伟亮 ( 9 0 ),男 ( 18 一 汉),讲师,E ma : g J zt - iz n w@si—m. lh i r n
维普资讯
第4 期
郑 伟 亮 :基 于 D P F G 的 数 字 信 号 处 理 系统 设 计 s+ P A
等模 块 。用 F G 来 实 现某 些 信 号处 理 算法 可 以很 资 源降低 了2 %。 PA 5
好地解 决并行 性和 运算 速度 问题 ,而且 其灵 活性 , 使 得 F G 构 成 的 系统 非常 易 于修 改 、易于 测 试及 PA ( 高速 I 接 口 2) / O 新 型F GA 件具 有上 百 个接 收 器 和发 送 器通 P 器
维普资讯
第5 第4 卷 期
2 0 年 l月 07 2
深圳信息职业技术学院学报
V 1 o o.N . 5 4
De . o0 c2 7
基于D P F G 的数字信号处理系统设计 S+P A
郑 伟 亮 ,张 贝 贝
( 深圳信 息职业技 术 学院 应用英语 系 ,广 东 深圳 5 8 2 ) 10 9

基于FPGA的ADC采集系统的设计_毕业设计论文

基于FPGA的ADC采集系统的设计_毕业设计论文

基于FPGA的ADC采集系统的设计摘要基于FPGA在高速数据采集方面有单片机和DSP无法比拟的优势,FPGA具有时钟频率高,内部延时小,全部控制逻辑由硬件完成,速度快,效率高,组成形式灵活等特点。

因此,本文研究并开发了一个基于FPGA的数据采集系统。

FPGA的IO口可以自由定义,没有固定总线限制更加灵活变通。

本文中所提出的数据采集系统设计方案,就是利用FPGA作为整个数据采集系统的核心来对系统时序和各逻辑模块进行控制。

依靠FPGA强大的功能基础,以FPGA作为桥梁合理的连接了ADC、显示器件以及其他外围电路,最终实现了课题的要求,达到了数据采集的目的。

关键词FPGA A/D转换AbstractFPGA is better than microcontroller and DSP in high speed data acquisition, FPGA has higher internal clock frequency, smaller delay than DSP,and all the control logic of FPGA is completed by hardware, FPGA has fast speed, high efficiency, and so on. Therefore, this paper introduces and develops a data acquisition system which is based on FPGA.The I/O pin of FPGA can be defined yourself without fixed limit,it’s very flexible. This design of data acquisition system use FPGA as the data acquisition system core to control the timing and the logic control module. Relying on the powerful function of FPGA, FPGA can connect ADC, display devices and other peripheral circuits, finally we can achieve the requirements of the subject, and the purpose of the data collection。

基于DSP的数据采集、存储和输出

基于DSP的数据采集、存储和输出

科技信息2008年第26期SCIENCE&TECHNO LO GY INFORMATION0.引言随着现代科学技术的发展,数字信号系统的应用越来越广泛。

由于数字信号处理器DSP芯片的不断发展,使得信号实时处理变得轻而易举。

本系统可以通过外部控制端的选择完成对外部信号的采集、存储和输出等功能,应用范围广泛,实用性强。

主控元件采用T M S320LF2407A芯片,T MS320L F2407A[1]是美国TI公司推出的新型高性能16位定点数字信号处理器,它专门为数字控制设计,集DSP 的高速信号处理能力及适用于控制的优化外围电路于一体,在数字控制系统中得以广泛应用。

1.系统工作原理采集系统主要由主控单元、数据采集、外部控制、存储器、输出单元等组成。

外部开关选择开始采集,则模拟量经外部输入电路进入T M S320LF2407A的A/D转换口,由2407A定时采样;采样数据由T M S320L F2407A实时处理后送入存储器分页储存;外部开关选择终止后采集停止;外部开关选择输出则由T M S320LF2407A调用存储信息送外部电路输出。

若需要对多个模拟量进行操作,则可在外部电路增加一多路开关(如C D4051)。

采样时DSP可采用级联模式,一次作16个转换;DSP 对转换后的数据进行比较、计算、存储等。

开关量输入经光耦和缓冲器进入DSP的IOPB口,DSP以对IOPB口的检测和数值处理的结果产生相应的控制动作。

2.系统模块的硬件设计采集系统主要采用T MS320L F2407A定点DSP控制器作为数据处理单元的处理器,它的供电电压为3.3伏,执行速度为30MIPS,片内有32K字的FL ASH程序存储器,1.5K字的数据程序RAM,544字的双口RAM和2K字的单口RAM,两个事件管理器模块,看门狗定时器模块,控制器网络(CAN)2.0B模块,10位A/D转换器,40个单独编程或复用的I/O口等。

基于DSP的数据采集及FFT实现

基于DSP的数据采集及FFT实现基于数字信号处理器(DSP)的数据采集和快速傅里叶变换(FFT)实现在信号处理和频谱分析等领域具有广泛的应用。

通过使用DSP进行数据采集和FFT实现,可以实现高速、高精度和实时的信号处理。

首先,数据采集是将模拟信号转换为数字信号的过程。

数据采集通常涉及到模拟到数字转换器(ADC),它将模拟信号进行采样并进行量化,生成离散的数字信号。

DSP通常具有内置的ADC,可以直接从模拟信号源获取数据进行采集。

采集到的数据可以存储在DSP的内存中进行后续处理。

数据采集的关键是采样频率和采样精度。

采样频率是指在单位时间内采集的样本数,它决定了采集到的频谱范围。

采样频率需要满足奈奎斯特采样定理,即至少为信号最高频率的2倍。

采样精度是指每个采样点的位数,它决定了采集到的数据的精确程度。

常见的采样精度有8位、16位、24位等。

在数据采集之后,可以使用FFT算法对采集到的数据进行频谱分析。

FFT是一种用于将时间域信号转换为频域信号的算法,它能够将连续时间的信号转换为离散频率的信号。

FFT算法的核心是将复杂度为O(N^2)的离散傅里叶变换(DFT)算法通过分治法转化为复杂度为O(NlogN)的算法,使得实时处理大规模数据成为可能。

在使用DSP进行FFT实现时,可以使用DSP芯片内置的FFT模块,也可以通过软件算法实现FFT。

内置的FFT模块通常具有高速运算和低功耗的优势,可以在较短的时间内完成大规模数据的FFT计算。

软件算法实现FFT较为灵活,可以根据实际需求进行调整和优化。

通常,FFT实现涉及到数据的预处理、FFT计算和结果后处理。

数据的预处理通常包括去除直流分量、加窗等操作,以减小频谱泄漏和谱漂的影响。

FFT计算是将采集到的数据通过FFT算法转换为频域信号的过程。

结果后处理可以包括频谱平滑、幅度谱归一化、相位分析等。

通过合理的数据预处理和结果后处理,可以获得准确的频谱信息。

除了基本的数据采集和FFT实现,基于DSP的数据采集和FFT还可以进行其他扩展和优化。

基于DSP和USB的数据采集系统的设计

c nv n e t n h lc rc fclte r c r e o e i n ,a d t e ee ti a ii sa e s a c . i Ke r s: DSP;d t c ii o y wo d aa a qust n; USB Ho t L i s ; ZW o r s in c mp e so
De i n o t qu sto S s e s d o sg f Da a Ac iii n y t m Ba e n DSP n a d USB
Z HANG F n — n ,ZHO o fn a gf g a U Hu — g,S e ONG L — u ,R i g n n i i EN N n — i g h
0 引 言
在工业控制领域 , 常需要 采集大量 的现 场数据 , 统 的数 传 据采集系统 以工控机为核心 , 现场信号通过 数据采集模块输 入 工控机进行处理 , 整个 系统体积大 、 功耗高 。在环境 恶劣 、 电力 设施 缺乏 的地 区, 如海上 和西 部沙漠地 区的油 气开采 现场 , 传
( ot ol eo eigUnvri f h mi l eh o g , a ga g0 50 , hn ) N rhC l g f in iesyo e c c n l y L n fn 6 2 1 C ia e Bj t C aT o
Ab ta t aa a q ii o y tm s d sg e a e n D P,c n i e ig te d f in i si rd t n ld t c u st n s r c :A d t c u st n s se wa e i n d b s d o S i o sd r h ei e ce n ta i o a aa a q ii o n c i i s s m.T e s se s l ce 5 0 st e c r rc s o ,u e yt e h y tm ee td VC 4 2 a h oe p o e s r s d DMA o t ld t c u st n,t e t c n r aa a q i i o o io h n DMA a d t eCP o l n h U c u d

基于Cameralink标准的DSP+FPGA数字图像处理系统设计

【 科技与管理 】 e h oo yAn n g me t T c n lg dMa a e n
2 I f 旃 7期 ( 第 4 0期 )上 02 : 总 0
基 a rn标 的DP PA 字 像 理 统 计 于C el 准 S F 数 图 处 系 设 mak i +G
黄 志 超
( 京化 工 大 学 , 京 10 2 ) 北 北 0 0 9
发 ,构 建 了基 于 C m rLn 准 的 D P F G a ea i k标 S + P A图 像 数 字 处 理
信息 系统 。

图 1 基 于 D + P A的 高速实 时数字 图像 处理 系统结 构框 图 SP F G

总述
二 、 a rLn C me a ik的进 步和 电子科技的快速发展 , 频通信作为人类视野 的延伸 , 视 应运 而生的数 字图像 处理技
术也 就 得 到 了飞 速 地 发展 。 基 于 此 , C meai 从 a rLn 件 接 口出发 。 细 介 绍 C meaik硬 件 接 口 电路 模 块 、P A 数 据 k硬 详 a rLn FG 采 集 和 逻 辑 控 制 模 块 、 P 图像 处理 模 块 等 ,并 通 过 相 互 组 合 合 并 的 方 式 重 组 了 图像 处 理 系 统 ,该 系 统 能 够 实现 对 DS
过 转 换 芯 片将 L D 信 号 转 换 成 1 L逻辑 电平 送 至 F G V S T r PA I路 模 块 。 F G 乜 P A模块 主要 处理 内容 : 收 到逻 辑 电平 之 后产 生 接
完成差分对信号和 T L信 号之 间的转换 。C me Ln T a r ik硬件 连 a
泛的应用 。 由于图像处理 的数据量大 , 数据处理相关性高 , 实时

基于DSP和FPGA的图像处理系统设计本科毕业设计

中文题目:基于DSP和FPGA的图像处理系统设计外文题目:IMAGE PROCESSING SYSTEM DESIGN BASED ON DSP AND FPGA摘要本文研究了以TI高性能DSP为核心处理器的视频实时图像处理系统的设计原理与组成,并基于DSP + FPGA架构实现了视频图像处理系统。

本图像处理系统主要由图像采集电路、图像处理电路、显示电路以及系统软件组成。

首先经过CCD图像传感器采集复合视频信号,经过视频A/D处理器(SAA7115)转换成8 bit的数字信号,通过DMA方式存放在双口RAM中,该处理器同时还输出像素时钟信号(PCLK),场同步(CS)、行同步(HS)、奇偶场(OE)、复合消隐信号(BLANK)。

数字信号处理器DSP(TMS320VC5501)是本处理器的核心部分,其功能是完成整个系统的图像预处理以及数据流存储时序控制等功能。

经过DSP处理后输出8 bit的数字视频信号以及像素时钟信号(PCLK)、场同步(CS)、行同步(HS),一起送FPGA产生视频信号的时序逻辑,然后送视频D/A处理器(SAA7105H ),最后通过VGA视频接口输出。

静态双口RAM用于存储图像数据的,图像数据的读写控制时序通过DSP来实现。

视频D/A 处理器(SAA7105H)将FPGA输出的数字视频信号、像素时钟、行场同步信号合成为彩色全电视信号然后通过VGA输出。

该视频图像处理系统可以实现实时的数据视频信号的采集、处理及显示,可以应用于视频处理的相关领域。

关键字:DSP;FPGA;图像处理;电路设计;系统软件AbstractThis paper studies the system design principle and composition the of TI high performance DSP core processor for real-time video image processing , and it can achieve video image processing system based on the architecture of DSP and FPGA. The image processing system is composed of image acquisition circuit, image processing circuit, display circuit and system software.After the first CCD image sensor collect the composite video signal, the video A/D processor (SAA7115) is converted into a digital signal of 8 bit, which is stored in dual-port RAM through DMA, the processor also outputs pixel clock signal (PCLK), field synchronization(CS), synchronous (HS), parity field (OE), composite blanking signal (BLANK).DSP digital signal processor (TMS320VC5501) is the core part of this processor, its function is to complete the whole system of image preprocessing and the sequence of data storage control . After DSP treatment, the output of the 8 bit digital video signal and a pixel clock signal (PCLK). The field synchronization (CS), synchronous (HS), which is send to FPGA for producing video signals, then transmitted to the video processor D/A (SAA7105), the final output through a VGA video. Static double port RAM is used to store the image data, the timing control of image data read and writed is realized by DSP. Video D/A processor (SAA7105) compose output digital video signal, a pixel clock and field synchronization signal of FPGA into color TV signal and then output by VGA.The video image processing system can achieve real-time data of the video signal acquisition, processing and display, which can be applied for video processing related fields.Keywords:DSP;FPGA;image processing ;circuit design ;system software目录0 前言 (1)1 绪论 (2)1.1 课题的提出及研究的背景 (2)1.2 研究的目的和意义 (2)1.3 课题研究的主要内容及重点 (3)2 系统总体设计方案 (5)2.1 系统硬件原理框图设计 (5)2.2 系统主要工作模块划分及工作流程 (5)2.2.1 模块划分 (5)2.2.2 系统工作流程 (6)3 图像采集电路设计 (8)3.1 数字图像基础知识 (8)3.1.1 彩色图像空间模型的空间变换 (8)3.2 数字图像传感器V220 (9)3.3 视频解码器SAA7115及I2C控制电路 (10)3.3.1 I2C控制电路 (11)3.3.2 采集解码电路 (11)4 DSP和FPGA为核心的电路设计 (13)4.1 可编程逻辑器件FPGA及DSP处理器概述 (13)4.2 DSP外围电路设计 (14)4.2.1 DSP外部数据存储器和外部程序存储器设计 (15)4.2.2 DSP时钟电路设计 (17)4.2.3 UART接口设计 (18)4.3 以FPGA为核心的电路设计 (20)4.3.1 XC3S100E-4TQ144C管脚功能特性 (21)4.3.2 FPGA外围电路设计 (21)5 系统软件设计 (26)5.1 软件实现的总体方案 (26)5.2 DSP外部数据和程序存储器的读写时序 (28)5.3 DSP内部时钟电路配置 (31)5.4 UART初始化程序设计 (33)5.5 DSP中的I2C模块配置 (34)5.6 FPGA(XC3S100E-4TQ144C)配置模式 (36)6结论 (38)致谢 (39)参考文献 (40)附录A译文 (41)附录B外文文献 (47)附录C电源电路 (54)附录D复位电路 (56)XX大学毕业设计(论文)0 前言视频图像处理[1]作为一种重要的现代技术,己经在通信、航天航空、遥感、遥测、生物医学、军事、信息安全等领域得到广泛的应用,视频图像处理实现技术对相关领域的发展具有深远意义。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

存 储 等 功 能 , 向下 位 机 发 送 命 令 。 该 系 统 主 要 实 现 现 并
场 数 据 高 精 度 、 速 度 、 通 道 实 时 采 集 , 用 蓝 牙 的无 高 多 利
理 器 , 牙 技 术 作 为 一 种 低 成 本 、 功 耗 、 距 离 的 无 线 蓝 低 近 通 信 技 术 , 广 泛 应 用 于 许 多 行 业 和 领 域 [。 本 设 计 采 已 1 l

CompuerTe hn lg d I pia i s t c oo y an t Ap l t s c on
基 于 D P与 F G 的蓝牙 数据 采集 系 统设 计 S PA
杨 勇 , 杨 润 生 , 刘 品
( .军 械 工 程 学 院 光 学 与 电子 工 程 系 ,河 北 石 家 庄 0 0 0 ; 1 5 0 3 2 .西 安 军 事 代 表 局 驻 2 3所 军 代 表 , 西 西 安 7 0 6 0 陕 1 0 5)
理 的 不 足 与 有 线 电 缆 传 输 的 弊 端 ,大 大 提 高 了 数 据 采 集 处 理 能 力 ,拓 宽 了系 统 在 环 境 较 为 恶 劣 或
特 殊 场 所 的应 用 。
2 S co fP A R peett n i 2 3 R sah Istt n ia 10 5 hn ) . et n o L ersnai n 0 eer ntui ,X n 70 6 ,C i i o i o a
Ab t c :T i p p ri t d c d t e T s r t h s a e nr u e h MS 2 F 2 8 a d E 2 5 a d l fc o eae n g me ta e t k n i h e in t c a o 3 0 1 1 n P C s mo u e o o p r t d ma a e n r a e n te d sg o a - c mp ih t e c n r l a d ds o a o h y tm,t e B u to h mo u e o l e o e E t r a r a e o r ls rn miso .T e o l h o t n ip s l f t e s se s o h l e o t d l f B u C r2- x e n l a e tk n fr wi e s t s s in h e a p n i l f t e h r w e a d s f r e d s n s sae s se t al .T e s se t s i d c t s t a h s se i r cp e o h a d a n ot r wa e i i ttd y tmai l g c y h y tm e t n i ae t t e y tm c n a c mp i h h a c o l h te s d t olc ig w t e l t ,p e iin a d h g s e d. aa c l t i r a i e n h me r cso n ih p e
摘 要 :介 绍 了采 用 T S2 F 2 8D P 与 E 2 5F G ) 为协 同处理模 块 完成 系统 的控 制 与 处理 M 3 0 1 l( S ) P C (P A 作
以 及 采 用 Bu C r2 E tra le oe 一 xen l蓝 牙 模 块 实现 数 据 无 线 传 输 、 牙 数 据 采 集 系 统 实现 的 硬 件 和 软 件 设 计 蓝
Th e in o l eo t aa olci g s se b s d o P a d F GA e d sg fb u toh d t -c l tn y tm a e n DS n P e
YANG Yo g ,YAห้องสมุดไป่ตู้G Ru h n I i n n S e g ,L U P n
用 了 D P与 F G 协 同控 制 处 理 , 用 蓝 牙 传 输 代 替 有 S PA 并
线 传 输 特 性 实 现 数 据 的无 线 传 输 。系 统 硬 件 框 图如 图 1
所示 。
本 系统 中 ,S D P与 F G 协 同 控 制 处 理 是 系 统 的 核 P A
线 电 缆 传 输 ,有 效 地 解 决 了 D P和 F G 单 独 处 S PA
原 理 。 测 试 表 明 , 系统 能 够 实 现 数 据 实 时 、 确 、 速 采 集 。 该 精 高 关 键 词 :F G P A;D P;蓝 牙模 块 ;S R M S D A
中 图分 类 号 :T 2 7 P 7 文 献 标 识 码 :A 文 章 编 号 :0 5 — 9 82 1 )8 O 5 一 3 2 8 7 9 (O O 0 一 10 O
K y wo d e r s:F GA;D P l e o t d l ;S P S ;b u toh mo ue DRAM
数据 采集系统广 泛地应 用于工 业 、 防 、 国 图像 处 理 、 信 号 检 测 等 领 域 。D P处 理 器 是 一 种 高 速 的 数 字 信 号 处 S
( . eat eto pi n lc oisE gne n ,O da c nier g C l g , h i ha g0 0 0 ,hn ; 1 D pr n fO t sad Eet nc nier g rn neE g e n o ee S ia un 50 3C ia m c r i n i l jz
相关文档
最新文档